Sei sulla pagina 1di 3

EdSD 1^ - 1^ parziale modulo 03 30.04.

2021

Timing: 50 minuti + 10 minutes per scan/upload


2 esercizi
NOME file da consegnare:
Parziale_01_2021_mod_03_<Cognome>_<matr>.pdf

Esercizio 07
Data la seguente tabella di verità della funzione logica Y, determinare:
a) Una forma di ridotta di secondo tipo (PoS) utilizzando mappe K, nonchè il
suo TF-If ;
b) Una scrittura ridotta di primo tipo (SoP) utilizzando le mappe K nonchè il
suo TF-If ;
c) La scrittura ridotta Robusta di primo tipo (SoP) utilizzando le mappe K;
d) Si individui la scrittura analitica che garantisca il minor TF-If in assoluto;
e) La sintesi utilizzando solo MUX 8to1 (e altre porte logiche base, se
necessarie).
A B C D Y
0 0 0 0 1
0 0 0 1 0
0 0 1 0 1
0 0 1 1 0
0 1 0 0 1
0 1 0 1 1
0 1 1 0 0
0 1 1 1 1
1 0 0 0 1
1 0 0 1 0
1 0 1 0 1
1 0 1 1 0
1 1 0 0 0
1 1 0 1 1
1 1 1 0 1
1 1 1 1 1

++++++++++++++++++++++++++++++++++++++++++++++++

1
EdSD1^ - 1^ parziale – 2021.04.30
Esercizio 08
Si consideri il gruppo di 5 funzioni booleane in
3 variabili la cui tabella di verità è mostrata A B C Y1 Y2 Y3 Y4 Y5
di lato: 0 0 0 1 1 0 0 1

a. Implementare il sistema utilizzando 0 0 1 1 1 1 0 0


blocchi MSI di tipo DEMUX ed altre 0 1 0 0 0 0 1 1
porte base che ritieni necessarie;
0 1 1 0 1 1 1 0
b. Sintetizzare in forma ridotta la funzione 1 0 0 0 0 0 0 1
Y3 con le mappe K, quindi scrivere la
1 0 1 0 0 0 1 1
funzione ridotta nella forma NOR;
1 1 0 1 1 1 0 0
c. Sintetizzare in forma ridotta la funzione
1 1 1 1 0 0 1 0
Y1, determinare quanti IC SSI – MSI
sono necessari per implementare il
circuito sintetizzato
1) in una forma ad un solo operatore
2) nella forma AOI.
++++++++++++++++++++++++++++++++++++++++++++++++

7451 7454 7464

2
EdSD1^ - 1^ parziale – 2021.04.30
Scanned by CamScanner

Potrebbero piacerti anche