Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
t ut t o co mput ...
Profilo Blog
Video
Sit o
Fot o
Amici
Es p lo ra
DIVISORI DI FREQUENZA
Si dice divisore di f requenza un circuito che riceve in ingresso un segnale di una certa f requenza f e d in uscita un segnale di f requenza f /n ove n un numero intero. La necessit di un divisore di f requenza si ha sia perch con uno stesso segnale di clock si devono pilotare circuiti a f requenza diversa, sia perch pi f acile stabilizzare mediante un circuito a quarzo un determinato circuito a f requenza superiore e poi ottenere una f requenza inf eriore, che sar anch'essa stabilizzata, anche se non esiste un cristallo di quarzo alla f requenza voluta. Collegando in cascata pi f lip f lop di tipo T si possono ottenere divisori di f requenza multipli di 2 secondo la seguente f ormula: fn = f / 2n dove n un numero intero. Volendo ottenere un divisore per 4, possiamo utilizzare il seguente schema:
PDFmyURL.com
Volendo, invece, ottenere un divisore diverso dalla potenza di 2, occorre arrestare il conteggio degli impulsi, quando si raggiunto il numero voluto. Come vediamo dalla seguente tabella: CLOCK 0 1 2 3 4 5 6 7 8 9 Q2 0 0 0 0 1 1 1 1 0 0 Q1 0 0 1 1 0 0 1 1 0 0 Q0 0 1 0 1 0 1 0 1 0 1
se arresto il divisore di f requenza, quando ho raggiunto la combinazione 101 pari al numero 5, ottengo un divisore per 5. Per realizzare il circuito occorre mettere una o pi porte AND ai cui ingressi vanno applicate le uscite dei corrispondenti f lip f lop di tipo T, come nel seguente schema:
PDFmyURL.com
Poich la combinazione 101 perch sia vera occorre che Q 0 = 1; Q 1 = 0; Q 2 = 1; la porta AND d in uscita 1, solo quando la combinazione richiesta vera, azzerando tutti e tre i f lip f lop di tipo T. Volendo ottenere un divisore per 10 possiamo mettere in cascata ad un divisore per 5 un divisore per 2 ottenendo 10 = 5 x 2. Come nel seguente schema:
pagina iniziale
se preleviamo le uscite Q 0 , Q 1, Q 2 , otteniamo un contatore per 8, di tipo asincrono. Il clock, inf atti, non si pu utilizzare per la sincronizzazione, perch usato come segnale di ingresso. Esistono, tuttavia, delle limitazioni alla f requenza di f unzionamento, dovute alle caratteristiche dei f lip f lop e ai tempi di ritardo, inf atti potrebbe accadere che alcune combinazioni vengano saltate. La condizione da rispettare che il segnale da contare non superi la f requenza di lavoro del primo f lip f lop, in quanto i successivi lavorano a f requenze sempre dimezzate. Il contatore sincrono in grado di essere sincronizzato dagli impulsi di clock. Analizziamo il seguente schema:
Si tratta di un contatore sincrono di modulo 8 . Essendo i f lip f lop di tipo T essi commutano ad ogni impulso di clock. L'uscita Q 0 commuta ad ogni impulso di clock, in quanto nel primo f lip f lop gli ingressi J e K sono collegati a livello alto. L'uscita Q 1 del secondo f lip f lop commuta ogni due impulsi di clock, di conseguenza af f inch gli ingressi della porta AND siano tutti e due ad 1 occorre attendere 4 impulsi di clock. Arrivati, dunque, i primi 4 impulsi di clock l'ultimo f lip f lop commuta e porta l'uscita Q 2 a d 1; quando si ad 8 impulsi di clock Q 0 = 1; Q 1 = 1; Q 2 = 1; ci, per, causa l'azzeramento delle tre uscite nell'istante successivo.
PDFmyURL.com
pagina iniziale
REGISTRI A SCORRIMENTO
Si dice registro un circuito in grado di memorizzare un dato. Il registro pu essere a 8 bit, 16 bit, 32 bit. Si dicono a scorrimento i registri in cui il dato scorre da un bit al successivo in f ase di scrittura o lettura. Ogni bit del registro e composto da un f lip f lop. L'ingresso dei dati in registro pu essere seriale o parallelo; si indica con la sigla SI l'ingresso seriale; si indica con la sigla PI l'ingresso parallelo, analogamente si indica con SO l'uscita seriale dei dati e con PO l'uscita parallela dei dati. Possono essere utili i seguenti schemi:
Vi inf ine un registro universale, il quale, cambiando modalit operative pu diventare seriale o parallelo sia in ingresso che in uscita. Lo schema il seguente:
In pratica, mediante un commutatore si seleziona il modo di operare tra seriale o parallelo, sia in ingresso che in uscita,
PDFmyURL.com
I l master reset azzera tutti e quattro i f lip f lop di tipo D, prima della memorizzazione dei dati; ad ogni impulso di clock il dato viene trasf erito da sinistra verso destra al successivo f lip f lop di tipo D. I registri di tipo SIPO e PISO possono essere utilizzati per la conversione dei dati da seriale a parallelo per il SIPO e da paralleo a seriale per il PISO.
Scuola Elettrica
PDFmyURL.com