Sei sulla pagina 1di 49

MARCOS MELO FERREIRA

ELETRNICA E SISTEMAS
EMBARCADOS
CIRCUITOS COMBINACIONAIS

SO LUIS
2016

TPICOS

CIRCUITOS COMBINACIONAIS;

ESTRUTURA E OPERAO DE PORTAS CMOS

REDES COMBINACIONAIS

INTRODUO

Sistemas Digitais: Sistemas que processam,


armazenam e transmitem sinais digitais;

Circuitos Combinacionais: Circuitos nos


quais o sinal de sada depende apenas da
combinao dos sinais de entrada.

Variveis Binrias
So variveis que podem assumir um valor,
entre dois valores possveis;
Esses valores so interpretados como 0 e 1
(bit);
Os bits podem ser agrupados, formando
nmeros binrios2;

Figura 1: Nmero binrio


http://www.ips.org.uk/faq/index.php?title=File:MSB-LSB.png

Bases Numricas

Bases numricas: Octal8, Decimal10 e


Hexadecimal16;
Binrio

Octal

Decimal

Hexadecim
al

0000

0001

0010

...

...

...

...

1101

15

13

1110

16

14

1111

17

15

Converso entre Bases

Binrio para decimal:

Binrio para octal:

Binrio para hexadecimal:

lgebra Booleana
Conjunto de operadores lgicos utilizados
em eletrnica para formar uma expresso
lgica;
Tabela Verdade: lista de combinaes das
entradas de um sistema digital e dos
valoresEntrada
de sada
para
cada combinao.
1
Entrada 2
Sada

Operaes Bsicas

Operao OU (OR);

Operao E (AND);

Operao NO (NOT);

E1 E2

E1 E2

Expresso Booleana
Comportamento de uma expresso lgica;
Mintermos ou Maxtermos;

Figura 2: Tabela Verdade e Mintermos


Fonte: http://slideplayer.com.br/slide/1700405/

Portas Lgicas

Representaes grficas de uma operao


booleana;

Utilizadas para formar o circuito lgico;

Figura 3: Portas Lgicas


http://www.ebah.com.br/content/ABAAAAva0AC/apostilas-sobre-portas-logicas

Circuito Lgico

Representao grfica de uma expresso


lgica;

Figura 4: Expresso Lgica


Fonte: https://sistemasumma.com/2012/09/09/diagrama-de-circuitos-logicos/

Propriedades

Figura 5: Propriedades
http://www.dpi.inpe.br/~carlos/Academicos/Cursos/ArqComp/aula_5bn1.html

Mapa de Karnaugh

Usado para simplificar expresses;

Figura 6: Mapas de 3 e 4 entradas


http://pt.slideshare.net/fpassold/mapas-de-karnaugh-introduo-at-4-variveis

Outras Funes

Funes NAND, NOR, XOR e XNOR;

Figura 7: Portas Lgicas


http://www.ebah.com.br/content/ABAAAAva0AC/apostilas-sobre-portas-logicas

Implementao Fsica
As portas lgicas so fabricadas utilizandose transistores;
Dois tipos principais de CI:

Famlia TTL: Utiliza transistores Bipolares (NPN e


PNP);
Famlia CMOS: Utiliza transistores de efeito de
campo (MOSFET).

Famlia TTL
Transistor Transistor Logic
Constitudo de trs terminais: Base, Emissor
e Coletor;
Dois tipos: PNP e NPN;
Operaes: Corte e Saturao;

Figura 8: Modelos de Transistor


http://www.tandyonline.co.uk/components/semiconductors/transist
ors.html

Operaes como chave

Figura 9: Transistor PNP e NPN


Fonte:
https://www.reddit.com/r/arduino/comments/43pwpf/eli5_when_to_use_npn_tra
nsistors_and_when_to_use/

Porta Inversora

Figura 10: Porta not com transistor


Fonte: http://www.hardware.com.br/artigos/portas-logicas-lego-mundoeletronico/

Caractersticas

(Vcc): Tenso entre 4.75 e 5.25;

Dissipao de energia: 10mW;

Atraso de propagao: 10ns;

Nvel Lgico 0: Tenso entre 0V e 0.8V;

Nvel Lgico 1: Tenso entre 2V e Vcc.

Sries TTL
74 Srie padro;
74L Baixa potncia;
74S Schottky;
74LS Schottky baixa potncia;
74F Fast;
74H Alta velocidade;
74AS Advanced Schottky
74ALS - Advanced Schottky de Baixa
Potncia.

Famlia CMOS
Complementary MOS
Componentes construdos com transistores
MOSFET;
Constitudo de trs terminais: Dreno (D),
Fonte (S) e Porta (G);
PMOS;
NMOS.

Operaes como Chave

NMOS
VG = 0; Corte.
VG = 1; Saturao.

PMOS
VG = 0; Saturao.
VG = 1; Corte.
Figura 11: PMOS e CMOS
http://www.marcotomas.eu/electronica/varios11.htm

Porta Inversora

Figura 12: Porta inversora


http://www.sabereletrico.com/leituraartigos.asp?valor=47

Caractersticas

Alimentao: VDD

Potncia dissipada: 1 nW;

Atraso de propagao: Verso 4000: 90ns;


Verso HC/HCT: 8ns;

Sries CMOS
4000: primeira famlia;
74C: Srie padro;
74HC: High speed;
74HCT: Compatvel com TTL;
74VHC: Very High Speed;
74VHCT: Compatvel com TTL;
74LVC: Baixa Potncia;
74ALVC: Baixa Potncia (Avanado);
74AUP: Potncia mais Baixa.

TTL x CMOS
Componentes CMOS so mais caros;
Componentes CMOS consomem menos
energia;
Circuitos mais simples com CMOS;
Tempo de propagao maior nos CMOS;
Componentes CMOS so mais suscetveis a
danos por esttica;

Circuitos Integrados

Vrios resistores, diodos e transistores


fabricados em um nico componente de
material semicondutor;

Figura 13: Parte de um CI


Fonte:
http://recursostic.educacion.es/secundaria/edad/4esotecnologia/quincena4/4q2_saberm
as_1b.htm

Circuitos Integrados

Figura 14: Pinagem portas lgicas


Fonte: http://testandoeletronica.blogspot.com.br/2013/01/pinagem-de-algumas-portaslogicas.html

Encapsulamentos
DIP (Dual Inline Package)
SOIC (Small Outline Package)
QFP (Quad Flat Package)

Figura 15: encapsulamentos


http://pt.slideshare.net/gs_fernandes/palestra-tecnologia-smd-smt-27092013

Decodificadores

Circuito Digital que faz a converso de um


cdigo binrio para um outro cdigo ou
nmero;

Recebe um cdigo binrio nas entradas e


ativa uma sada;

Um decodificador 3:8 possui 3 entradas e 8


sadas. Cada combinao possvel das
entradas ativa 1 sada.

Tabela Verdade

Figura 16: Tabela verdade decodificador


Fonte: http://fpgaparatodos.com.br/exemplos-de-aplicacao/exemplos-didaticos/1-em-construcaoexemplo-decodificador-3x8-diagrama-de-blocos.html

Cdigos

Gray e BCD
Decimal

Gray

BCD

000

0000

001

0001

011

0010

010

0011

110

0100

111

0101

101

0110

100

0111

Diagrama

Figura 17: Bloco decodificador


Fonte: Fonte: http://fpgaparatodos.com.br/exemplos-de-aplicacao/exemplos-didaticos/1em-construcao-exemplo-decodificador-3x8-diagrama-de-blocos.html

Circuito Lgico

Figura 18: circuito lgico


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Enable

Os circuitos combinacionais possuem outra


entrada, enable, que habilita o seu
funcionamento;

Caso essa entrada esteja em nvel 0


nenhuma sada ser ativada.

Enable

Figura 19: Circuito com enable


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Associao

possvel associar decodificadores para


implementar um decodificador maior;

Figura 20: associao


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Aplicao

Selecionar dispositivos;

Figura 21: aplicao


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Codificadores

Operao inversa do decodificador;

Uma das entradas fica em nvel lgico


diferente das demais;

Para cada entrada escolhida, uma palavra


aparece nas sadas.

Circuito Lgico

Figura 22: Codificador e tabela


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Prioridade
Possui lgica para obter uma sada relativa
entrada mais significativa;
Elimina o problema de duas entradas
ativas;

Figura 23: Tabela com prioridade


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Conversores de Cdigo

Utilizado para converter um cdigo binrio


em outro;

Figura 24: Conversor


Fonte: www.univasf.edu.br/~romulo.camara/novo/wpcontent/uploads/2013/07/Codificadores_Decodificadores.pdf

Multiplexador
Circuito combinacional que seleciona uma
das entradas e a transfere para a sada;
Possui dois tipos de entrada: dados e
seleo;
Possui uma sada;

Figura 25: mux


Fonte: www.inf.ufsc.br/%7Eguntzel/isd/isd3.pdf

Circuito Lgico

Figura 26: mux circuito lgico


Fonte: www.inf.ufsc.br/
%7Eguntzel/isd/isd3.pdf

S1

S0

A0

A1

A2

A3

Circuito Integrado

74151

Figura 27: mux circuito integrado e tabela


Fonte: www.inf.ufsc.br/%7Eguntzel/isd/isd3.pdf

Demultiplexador

Possui uma entrada, e esta transmitida


para uma das sadas;

Figura 28: demux


Fonte: www.inf.ufsc.br/%7Eguntzel/isd/isd3.pdf

Circuito Lgico

Figura 29: demux circuito lgico


Fonte: www.inf.ufsc.br/%7Eguntzel/isd/isd3.pdf

S1

S0

Y3

Y2

Y1

Y0

Deslocador

Utilizado para mover um conjunto de bits


para esquerda ou direita;

Deslocamento para direita de 2 bits:


00001111 00000011

Nesse caso as posies foram completadas


com 0.

REFERNCIAS

TOCCI R.J.; WIDMER, N.S.; Sistemas digitais:


princpios e aplicaes. 8 edio, Pearson Brasil.
2003.
TAUB, H. Circuitos Digitais e
Microprocessadores. McGraw-Hill, 1984.

Potrebbero piacerti anche