Sei sulla pagina 1di 96

1

Jerarquas Digitales: Sumario


Introduccin
Flujos de nivel 0 y 1: estndares de la UIT.
Jerarqua Digital Plesiocrona (PDH):
caractersticas y proceso de Justificacin
Jerarqua Digital Sincrona (SDH).
Perspectivas del SDH: nueva -generacin
No. 1 y 2
2
Bibliografa

Recomendaciones UIT: G.707, G.732 y
733, G742 y 743, G751 y 753
Jerarqua Digital Sncrona (SDH). Dra.
Carmen Moliner Pea. VII Congreso
Internacional de Ciencias de la
Computacin. Bolivia. 2000

3
X
X
X
X
X
X
ACCESO
TRANSITO
SDH/WDM
PDH/SDH
PDH
PDH/SDH
PDH
Red de Transporte de Voz tradicional
4
LAN
WAN
LAN
MAN
(Acceso)
IP/FR/ATM
SDH/WDM
IP/PPP/FR
o
xDSL/E1
Ethernet
TRANSITO
ACCESO
(Cliente)
(Servidor)
Red de Transporte de Datos
5
Multiplex por Divisin en Tiempo
MDT (TDM)
S1(t)


S2(t)


S3(t)

Multiplexor
seal multiplexada
1 2 3
Asignacin de intervalos de tiempo FIJOS para
cada canal en el flujo de la seal global .
Permite uso eficiente de los medios de
comunicacin al permitir la TX de mltiples
seales por el mismo soporte fsico.

canales tributarios
seal global
6
Digitalizacin de la SX Telefnica
Para la Seal telefnica:
Ancho de Banda: Bt = 3400 Hz.
Frecuencia de muestreo segn Teorema de Nyquist:
Fs = 8000 Muestras por segundo ( Fs 2 Bt),
Ts= 125 s
Cuantificacin en 256 niveles
Codificacin de 8 bits / muestra, con ley A para
mantener S/N constante para todos los niveles de seal.
Velocidad Binaria de la seal de voz digitalizada Vb =
8000 x 8 = 64000 bps
La UIT estandariz los circuitos de 64Kbps como
circuitos Eo
7
Estndares de la UI T
Circuito E
0
con una velocidad de
64Kbps.
Circuito E
1
compuesto por 32
canales de 64Kbps de los cuales el
primero se emplea para la sincrona.


8
Multiplex Digital de Seales Telefnicas
Usado inicialmente en TX. telefnica con velocidades estandarizadas
por la UIT.
S1
S2
S3

S29

S30
2.048 Mbps
Ejemplo particular de
Circuito E1 (30 canales de inf.
y 2 canales de servicio)
Multiplexor
1 trama = 125 s = 32 intervalos = 2.048 Mbps
sincronizacin sealizacin
8 bits codificados
Eo
64Kbps
31 0 1 2 3 4 5 16 17 18 19 20 21 30 31 0 1
9
X 0 0 1 1 0 1 1
Y 0 A X X X X X
Estructura del Canal 0: Alineacion de Trama y Bits de
Servicio
Tramas pares: A de
Trama
Tramas impares:
Y Uso Internacional
X Uso Nacional
A Alarma distante
10
Proceso de sincronizacin
(Rx)
Recup.
de Reloj
Localiz.
Al. Trama
Sx IN
Sx OUT
Chequeo
de error
Ritmo del Reloj
Identificacin patrn de
comienzo de trama
Verificacin de la
Informacin

Cdigos de
lnea
Algoritmo de
Alineacin
Cdigos detectores y
correctores
11
Tcnicas de Transmisin para
altas velocidades
Jerarqua Digital Plesicrona (PDH)
Jerarqua Digital Sincrnica (SDH)
12
J erarqua Digital Plesicrona
(PDH)
La necesidad de transmitir flujos crecientes de
informacin hizo multiplexar seales E1 para
formar seales de jerarqua superior.
Cada nuevo nivel requiere de bits de servicio y
se forma entrelazando bits de los flujos
tributarios.
Plesio significa cercano y cronos tiempo:
variaciones alrededor del valor Nominal de
frecuencia.

13
Eo
1
2

30
E1
E2
E3
1
2
3
4

1
2
3
4

circuito velocidad Mbps canales de voz

Eo 0.064 1
E1 2.048 30
E2 8 . 448 120
E3 34. 368 480
E4 139. 264 1920
E5 565.148 7860
UI T
Multiplex Digital J errquico
Multiplexores
E4
1
2
3
4

PDH
14
circuito velocidad (Mbps) canales de voz
DS1 (T1) 1. 544 24
DS1C 3. 152 48
DS2 (T2) 6. 312 96
DS3 (T3) 44. 736 672
DS4 (T3) 272. 176 4032
velocidades inferiores a T1/E1 son
denominadas fractional T1/E1
Velocidades empleadas actualmente en redes digitales
J erarqua Digital en Amrica del Norte
15
Sincronismo en PDH
2.048 Mbps
64 Kbps
Los 30 canales estn generados con el
mismo reloj y se puede formar la trama
sincrnica en la que cada canal tiene
definido su intervalo de tiempo.
En la recepcin una vez sincronizada la
trama se pueden identificar cada canal
tributario (afluente).






30 Eo
16
Los relojes de cada E
1
son generados
independientemente y por lo tanto
diferentes.
2.048 Mb/s +/- 50 ppm E1
8.448 Mb/s +/- 30 ppm E2
34.368 Mb/s +/- 20 ppm E3
139.264 Mb/s +/- 15 ppm E4
Sincronismo en PDH
E
0













E
1

E
2

17
Al multiplexar bit a bit los canales
tributarios, se presentan sobrelecturas o
prdidas de bits.
Las tributarias con velocidades ms
lentas sufriran sobrelectura => bit ledo
dos veces
Las tributarias ms rpidas sufriran
over run => se perdera un bit sin leer.
Sincronismo en PDH












E
1

E
2

E
0

18
Si por el contrario f
c1
< f
c2
pasara que
un bit de S2 quedara sin ser ledo (over
run)
Sincronismo en PDH
bit ledo dos veces (sobrelectura)
S
1
S
2

S
1
S
2

f
c1
> f
c2

19
Proceso de J ustificacin en
MDT de jerarqua superior
Es preciso ajustar las velocidades de los
flujos tributarios mediante un proceso de
justificacin antes de entrelazar los bits.
Para no perder ningn bit en el proceso
de lectura se ajustan todas a una
velocidad nominal V
0
, superior que la
mxima permitida, aadiendo bits de
relleno.

20
En T
0
corresponden n bits del canal afluente
ms dgitos de justificacin con el siguiente
comportamiento.
Proceso de J ustificacin
P N
justificacin positiva
justificacin negativa n bits de V
0
To
21
1 .- Si el canal afluente tiene exactamente la
velocidad V
0
nominal :
I R
Proceso de J ustificacin
P N
P siempre de informacin y N siempre de relleno
n bits de V
0

22
2 .- Si el canal afluente tiene una velocidad
menor que la nominal se introducen
peridicamente bits de relleno
I
o
R
R
Proceso de J ustificacin
P N
P de informacin o relleno y N siempre de relleno
Justificacin positiva
n bits de V
0

23
3 .- Si el canal afluente tiene una velocidad
mayor que la nominal se emplean en
informacin mayor cantidad de bits que
los nominales, se emplea N unas veces de
informacin y otras de relleno.
I
I
o
R
Proceso de J ustificacin
P N
P de informacin y N de informacin o relleno
Justificacin negativa
n bits de V
0

24
Con este proceso se ajustan las
velocidades a la velocidad mxima
mediante bits de relleno.
En la trama se destinan bits para indicar
la condicin de cada bit P y N de forma
que en la recepcin se pueda reconstruir
fielmente cada flujo tributario .
En el receptor los bits de relleno se
eliminan.
Proceso de J ustificacin
25
Proceso de extraccin de un
afluente de la seal multiplexada
Por la forma en que se construye E
1

puede, una vez sincronizada la trama,
extraerse cada uno de los canales E
0
que
la componen. Ej.Canal 3, los octetos de la
tercera posicin en la trama.
No sucede igual con la extraccin de un
E
0
de dentro de un E
2
o de cualquier otra
jerarqua superior. Para saber cual bit es
de informacin y cual de relleno es
preciso demultiplexar las tramas.
Proceso de J ustificacin
resumen
Todo equipo multiplex debe ser capaz de
manejar entradas, cuyos relojes difieran unos de
otros, hasta y ms all de las tasas normadas.
Este problema se resuelve aadiendo bits de
ajuste o relleno a cada tributaria de entrada,
llevndolas a una tasa ligeramente ms alta, pero
todas iguales. Hasta que esto no sucede no se
realiza el MDT.
Dentro de cada seal de tasa superior hay cuatro
oportunidades por trama (uno por tributaria)
para insertar bits de relleno.
27
Bits de servicio de la seal
multiplexada
Cuando se combinan 4 tributarios, la tasa de
transmisin resultante es ligeramente mayor que
4 veces la tasa de la seal de entrada. Por
ejemplo, 4 x 2048 = 8192 Kb/s pero la tasa real de
transmisin es de 8448 Kb/s.
Estos bits extras conforman una tara (overhead)
introducida como parte del proceso de
multiplexaje. Estos son requeridos para los
siguientes propsitos :
*Estructura de Tramas (Secuencia sincronismo)
*J ustificacin (Relleno e indicador de relleno)
*Alarmas Remotas
*Bits Restantes
28
ESTRUCTURA DE TRAMA DE UNA SEAL DE 8 MBITS

BIT 2
CONTROL
DE JUST
BIT 3
CONTROL
DE JUST
BIT 1
CONTROL
DE JUST.

PALABRA DE
ALINEAMIENTO DE
TRAMA
1111010000
1 2 3 4
1
BIT PARA USO NACIONAL
BIT PARA ALARMA DE TRANSMISION
1 2 3 4
50
1 2 3 4
102
1 2 3 4
51
1 2 3 4
103
1 2 3 4
154
1 2 3 4
155
1 2 3 4
156
1 2 3 4
206
BITS DISPONIBLES PARA JUSTIFICACION
848
212
424
636
29
B
Matriz de
conmutacin




C
central de conmutacin A
conmutacin de canales de 64 Kbps
circuitos PDH de 140 Mbps
Un nuevo usuario solicita circuitos arrendados de 2Mbps para
crear una red privada en puntos . pero los flujos de
2Mbps no son identificables
30
usuario
34 Mbps
8 Mbps
2 Mbps
140 Mbps
140 Mbps
Multiplexor de insercin/extraccin de canal
de 2 Mbps (ADM)
31
B
C
circuitos PDH de 140 Mbps
A
ADM
ADM ADM
sitios de
usuario
Red lgica
32
J errquica Digital
Sincrnica
(SDH)
33
SDH: Sumario
Generalidades y Caractersticas.
Estructura de STM-1
Justificacin en SDH
Elementos lgicos y secuencia de estructuracin
Trama de alto nivel STM-N
Concatenacin
Equipos de SDH
Proteccin en SDH
SDH de nueva generacin
34
Exigencias actuales
Necesidad de multiplexar velocidades
an superiores.
Se requiere acceder a los afluentes o
tributarios a travs de esquemas ms
simples y econmicos.
Se requiere incrementar el nivel de
gestin en la red para mejorar la calidad
de servicio.

35
Sincrona Digital J errquica
(SDH)
Origen en EU bajo el nombre de Synchronous
Optical Network SONET. (1985)
Estandarizada por la UIT como SDH mediante
G707 (anteriormente G707, G708 y G709).
(1989)
Velocidad bsica de 155 Mbps.
Synchronous Transport Module level 1=STM-1
Adecuada para transportar celdas ATM.
36
Niveles de SDH
SONET SDH Mbps
STS-1/OC-1 51.84
STS-3/OC-3 STM-1 155.52
STS-9/OC-9 466.56
STS-12/OC-12 STM-4 622.08
STS-48/OC-48 STM-16 2488.32
STS-192/OC-192 STM-64 9953.28


37
SDH
SDH es una tcnica de multiplex con
mayores anchos de banda dedicados a
gestin
Aparentemente su instalacin no es
notada por el usuario pero el operador de
la red responde con mayor rapidez y
eficiencia ante problemas en la red.
(Mayor overhead pero permitido por el
empleo de fibra ptica)
38
Caractersticas de SDH
Entrelazado por octetos o bytes.
Duracin de las tramas de 125 s
(compatibilidad con otros sistemas).
Las tramas se repiten 8000 veces por
segundo==> cada byte transporta 64 Kbps.
Empleo de justificacin para compensar
las diferencias de los relojes de los
afluentes.
39
Caractersticas de SDH
Los bits de carga til (provenientes de los
afluentes) flotan en la cadenas de bits de SDH.
Localizados gracias a los punteros que indican
comienzo de la informacin.
Posee una tara muy grande que permite
mltiples canales de gestin.
Opera principalmente sobre FO monomodo con
capacidad superior a 30 mil canales y distancias
de mas de 100 Km sin repetidor.
Hay versiones sobre radio hasta 155 Mbps
40
Ventajas de SDH
Tcnica simplificada de
multiplex/demultiplex.
Acceso directo a los afluentes de menor
velocidad sin multiplexar/demultiplexar la
seal completa.
Capacidades superiores de operacin,
administracin y mantenimiento (OAM)
Fcil crecimiento hacia mayores velocidades
binarias acorde a la evolucin de la
tecnologa.
Permite las velocidades de la PDH y de banda
ancha.
41
Conceptos Bsicos
Trama STM-1 (Synchronous Transport
Module) es el mdulo bsico para SDH.
Duracin de la trama de 125 s
(compatible con PCM)
Longitud de la trama 2430 = (270 x 9)
octetos.
Capacidad til 2340 = (260 x 9) octetos
Velocidad de transmisin: 155.52 Mbps.

42
1 9 10 270
Trama Bsica STM-1
RSOH
PTR AU
MSOH
Carga til
2430
270 octetos (columnas )
1




4





9
9 filas
260
RSOH: Regeneration Seccion Overhead
MSOH: Multiplex Seccion Overhead
POH: Path Overhead
transmisin
P

O

H
43
44
Niveles de SDH
multiplexor
fuente
multiplexor
destino
multiplexor
adicin sustraccin
ADM
regeneradores
regeneradores
seccin r.
seccin
regeneradora
seccin de multiplexacin
trayectoria
La estructura de la trama contiene informacin de
control para la gestin de cada parte constituyente del
sistema.
45
Seccin de Regeneracin
La seal de SDH contiene funciones
integradas de mantenimiento muy
poderosas.
La seccin regeneradora (RS) es la unidad
de mantenimiento de nivel inferior
La seccin regeneradora es importante en la
localizacin de fallas.
Tiene asociada la tara de seccin de
regeneracin que es revisada y puede ser
modificada por las estaciones terminales de
una seccin multiplex y por los
regeneradores de lnea
46
La Seccin multiplexora
La seccin multiplexora (MS) constituye el
segmento entre nodos de la red.
En sus extremos tiene lugar el multiplexaje,
la interconexin, la conmutacin de
proteccin y la sincronizacin.
Tiene asociada la tara se seccin de
multiplex que es revisada y es modificada en
cada paso de multiplexaje.
La seccin multiplexora es importante en el
control de la red.

47
Trayecto (Path)
El ltimo elemento es la trayectoria.
Este es el segmento de la red desde el
punto en el cual una seal tributaria se
proyecta en la SDH, a travs de la isla
SDH, hasta el punto donde el tributario
se convierte de nuevo en una seal
plesicrona.
Tiene asociada la tara de trayectoria que
se calcula e inserta en la constitucin de
un flujo SDH.
48
RSOH
PTR AU
MSOH
P

O

H
Carga til
1

4

9
multiplexor
fuente
multiplexor
destino
multiplexor
insercin7extraccin
regenerador
regenerador
seccin
seccin
multiplexora
trayectoria
Estructura SDH
D3 D1
B1 E1
D2
A1 A1 A1 A2 A2 A2
NU NU J0/C1
NU NU F1
APUNTADOR de UA
D11 D10
S1
B2 B2 B2 K1
D5
D8
D4
D7
K2
D6
D9
D12
NU NU E2 M1
RSOH
MSOH
SECCION
REGENERADORA
SECCION
MULTIPLEXORA
3
5
1
9
Tara de Seccin (SOH)
STM-1
Cada Byte significa un flujo de 64Kbps
50
Tara de Seccin
Regeneradora
Su contenido es examinado y puede ser
modificado por las estaciones terminales de
una seccin multiplex y por los
regeneradores de lnea.
Funciones:
Alineacin de la trama
Chequeo de paridad
Identificacin de la STM-1
Canales de comunicacion de datos, voz y
usuario
D3
A1 A1 A1 A2 A2 A2
D1
NU
B1 E1
NU
D1
J0/C1
NU NU F1
Seccin Regeneradora
A1:Palabra de alineamiento de trama Valor= 11110110 =F6
H

A2: Palabra de alineamiento de trama Valor= 00101000=28
H

J0/C1: identificador de punto de acceso de seccin/ .
. identificador de STM-1 en STM-N. (1 a 4)
B1: Bits de monitoreo de errores (Octeto de paridad) BIP-8 es
la suma modulo 2 de todos los bytes de la trama anterior.
E1:Canal de voz-dato de servicio entre re-generadores
F1:Canal de usuario (operadores de red)
D1-D3:Canal de comunicacion de datos DCC.
NU:Reservado para uso nacional
Reservado para uso futuro
D11 D10
S1
B2 B2 B2 K1
D5
D8
D4
D7
K2
D6
D9
D12
NU NU E2 M1
Seccin Multiplexora
B2: Bytes de monitoreo de errores (paridad) BIP-24
K1:Automatic Protection Switch Chanel APS
K2:Bit 1-5 Automatic Protection Switch Chanel
Bit 6-8 Multiplex Section Remote Defect Indication y
Alarm Indication signal
D4-D12: (DCC) Canales de control de datos para la seccin
multiplexora
S1 :Bits 5-8 Estado de la sincronizacin
M1:Multiplex seccion remote error indication(MS-REI)
E2:Canal de servicio de voz para la seccion multiplexora
NU:Reservado para uso nacional
Reservado
para usos
futuros
53
Contenedores
La informacin de usuario es transportada
en unidades denominadas contenedores.
Contenedores: Unidad definida para
transportar cualquiera de los niveles de
PDH y capacidades de banda ancha
(afluentes).
Hay distintos tipos de contenedores.

54
C
11
Para contener la velocidad de 1.544 Mbps
C
12
Para contener la velocidad de 2.048 Mbps
C
2
Para contener la velocidad de 6.312 Mbps
C
3
Para contener la velocidad de 34.368 y
44.736 Mbps
C
4
Para contener la velocidad de 139.264
Mbps
Tipos de Contenedores
55
Orden de los contenedores
Contenedores de orden superior:
contienen otros contenedores.
Contenedores de orden inferior: Ellos son
contenidos y no contienen otros
contenedores
Uso de Carga til
AREA DE CARGA UTIL
9 Bytes
Un STM-1 puede transportar:
1 seal de 139.264 Mbit/s
3 Seales de 45.736 Mbit/s
3 Seales de 34.368 Mbit/s
21 Seales de 6.312 Mbit/s
63 Seales de 2.048 Mbit/s
84 Seales de 1.544 Mbit/s
261 Bytes
Indicador
57
Contenedor virtual VC
P
O
H
C
n

VC
n

58
1 BYTE
VC-4
C-4
POH
J1
B3
C2
G1
F2
H4
F3
K3
N1
Estructura de tara de
trayecto (POH)
59
ANLISIS DE UNA SEAL DE 140 M
ESTRUCTURA DEL ENCABEZADO DE TRAYECTO
J1
B3
C2
G1
F2
H4
Z3
Z4
Z5
J1: Identificador de trayecto
B3: Deteccin de errores (paridad) dentro de
VC4
C2: Identificador de carga (contenedor
utilizado, No utilizado, ATM, etc..)
G1: Estado del trayecto (# errores y alarmas)
F2: Canal de usuario de trayecto
H4: Indicador de posicin de multitrama
Z3, Z4: Canales de reserva
Z5: Vigilancia de subred

60
Unidad Administrativa (AU)
Contenedor Virtual de orden superior e
indicador de Unidad Virtual.
El indicador seala el emplazamiento del
inicio del contenedor virtual.
61
Constitucin de AU 4
VC
4

P


O


H
PTR = Indicador
Indicador seala
la direccin de inicio del VC
4
o sea la

ubicacin de J1 dentro de VC4
J1
B3
C2
G1
F2
H4
Z3
Z4
Z5
AU4 = VC4 + I ndicador
62
522 522 522 523 608 608 608
609 609 609 610 695 695 695
696



782
0 0 0 1 86 86 86







521 521 521
1 2 3 4 260 261
Indicador
RSOH
MSOH
Numeracin de octetos dentro de VC4
El I ndicador de AU (Pointer)
Campo con posicin fija en la trama SDH.
Contiene el nmero del octeto donde
inicia el CV (Octeto J
1
de POH).
Permite compensar diferencias de fase
entre contenedores virtuales dentro de un
mismo mdulo de transporte.
Permite compensar diferencias de
frecuencias entre un Contenedor Virtual
y el Mdulo de Transporte Sncrono.
64
Trama con I ndicador en 0
Indicador en 0
RSOH
MSOH
J
1

P
O
H
Trama N






Trama N+1
65
Trama con I ndicador en 522
522
522
J
!

J
!

J
!


Trama N




Trama
N +1
66
I ndicador O, 522
Indicador
Indicador
Trama
N
Trama
N+1
J
1

J
1

67
Proceso de ajuste del indicador
La clave de SDH para acceder directamente a
los afluentes esta en su capacidad de resolver
las diferencias de relojes entre tramas y
contenedores virtuales a travs de un proceso
de justificacin.
El indicador se mantendr apuntando al byte
J
1.

Eso hace que el contenedor virtual flote en la
trama.
68
El I ndicador de AU4
H
1


H
1

*
H
1

*
H
2


H
2
**

H
2
**

H
3


H
3


H
3


0



0



0



1



1



1



1
2
3
4
5
6
7
8
9
oportunidad de
justificacin
negativa
oportunidad de
justificacin
positiva
N N N N S S I D I D I D I D I D
1er H
1
1er H
2

Valor del indicador codificado
en 10 bits
ANALISIS DE UNA SEAL DE 140 M
APUNTADOR
APUNTADOR
POH C-4 C-4
RSOH
MSOH
H2 1* 1* H3 H3 H3 Y Y
H1
H1 + H2 Bits de NDF (New Data Flag)
Flag no activa NNNN= 0101
Flag activa NNNN= 1001
Y 1001SS11 (bits S sin especificar)
1* Octeto todos unos
H3 Oportunidad de justificacion negativa
ANALISIS DE UNA SEAL DE 140 M
APUNTADOR
0 1 1 0 s s I D I D I D I D I D
H1 H2
Se invierte el valor de todos los bits (decremento)
Indican justificacion negativa

Se invierte el valor de todos los bits (incremento)
indican justificacion positiva
S Indicacion de tamao (No usados en AU-4)
I Bits de incremento
D Bits de decremento
I - D Bits que indican el valor del pointer
El rango es de 0 a 782
ANALISIS DE UNA SEAL DE 140 M
APUNTADOR: JUSTIFICACION POSITIVA
0 1 1 0 s s 0 0 0 0 1 1 0 1 1 0
H1 H2
0 1 1 0 s s 1 0 1 0 0 1 1 1 0 1
H1 H2
0 1 1 0 s s 0 0 0 0 1 1 0 1 1 1
H1 H2
VALOR
54
SE
INVIERTEN
BITS I
NUEVO
VALOR
55
SE COLOCAN TRES BYTES
DE JUSTIFICACION
N
N +1
N +2
ANALISIS DE UNA SEAL DE 140 M
APUNTADOR: JUSTIFICACION NEGATIVA
0 1 1 0 s s 0 0 0 0 1 1 0 1 1 0
H1 H2
0 1 1 0 s s 0 1 0 1 1 0 0 0 1 1
H1 H2
0 1 1 0 s s 0 0 0 0 1 1 0 1 1 1
H1 H2
VALOR
54
SE
INVIERTEN
BITS D
NUEVO
VALOR
53
SE COLOCAN TRES BYTES
DE JUSTIFICACION EN H3
N
N +1
N +2
73
Indicador
RSOH
MSOH
POH
POH
POH
C-4
POH
C-4
C-4
C-4
C-4 C-4
POH C-4
C-4
VC-4 DE LA TRAMA
ANTERIOR
ANALISIS DE UNA SEAL DE 140 M
9 x 260 BYTES
POH
C-4
VC-4
1 BYTE
74
75
Pointer processing
Multiplexing
Aligning
Mapping
VC-4
STM-N AUG
x N
AU-4
x 1
TUG-3
TUG-2
VC-3 AU-3
TU-3
TU-2
x 1
TU-12
TU-11
x 3
x 4
VC-3
VC-2
VC-12
VC-11
C-3
C-2
C-12
C-11
C-4
139.264
34.368
44.736
6.312
2.048
1.544
x 1
x 7
x 7
x 3
x 3
ITU-T
G.707
No prevista en la Recomendacion
ETSI ETS DE/TM 3001
Esquema general de Multiplexacion SDH
76
Unidad tributaria (Tributary
Unit TU)
TU = VC
n
(Orden inferior) + Indicador
Indicador es el puntero que muestra el
emplazamiento del VC
77
Grupo de Unidades de
tributarias (Tributary Unit Grup
TUG)
Conjunto homogneo de unidades
tributarias multiplexados o de otros TUG
de menor orden.
TUG = TU TUG
78
Ejemplo de TUG
TU-12
VC-12 Puntero
1
2
3
4
5
6
7
8
9

TUG-2 = 12 columnas
Trama
N
Trama
N-1
Trama
N+1
79
STM-N (Synchronous Transfer
Module - N)
Tramas multiplexadas de n AUG a la cual
se le agrega el SOH (Overhead de seccin)
STM-1 ==> 155.52 Mbps, 1 AUG
STM-4 ==> 622.080 Mbps, 4 AUG + SOH
STM-16 ==> 2.48883 Gbps, 16 AUG +
SOH
80
Secuencia de estructuracin
Contenedor Cn
==> Contenedor Virtual VC (orden
inferior)
===> Unidad Tributaria TU
==> Grupo de Unidades Tributarias TUG
==> Contenedor Virtual (orden superior)
==> Unidad Administrativa AU
==> Grupo de Unidad Administrativa AUG
==> STM-1
==> STM-N
81
Multiplexacin de alta velocidad
Una trama STM-N se compone de N x 270
columnas por 9 filas.
Carga til
PTR AU
RSOH



MSOH
9 x N 261 x N
270 x N
9
Tiempo
de la
trama
125s
82
Multiplexor STM-N
I ndicador
VC4
1
VC4
VC4
2
VC4
VC4
3
VC4
VC4
N
VC4
AUG
AUG
AUG
AUG
MUX
de
octetos



9 x N 261 x N
83
Multiplexacion de STM-4
84
Multiplexacion de STM-4
85
Concatenacin de VC
La concatenacin de VC consiste en relacionar
varios VC entre s para obtener velocidades de
transmisin que no formen parte de las velocidades
estandarizadas.
Permite optimizar el relleno de la trama de
transporte.
La G.707 solo contempla la Concatenacin de VC4
por 4, 16, 64, 256, para velocidades superiores a
150 Mbps.
Se introduce la concatenacin de VC2, VC12
(velocidades entre 6 y 150Mbps), en soluciones
recientes NG SDH.
86
Trminos (G.707)
Concatenacin

Procedimiento en una multiplicidad de contenedores virtuales que
se asocian unos a otros de modo que su capacidad combinada
puede utilizarse como un contenedor sencillo en el que se mantiene
la integridad de la secuencia de bits.

87
Pointer processing
Multiplexing
Aligning
Mapping
VC-4-4c
STM-1
x 1 x 1
TUG-3
TUG-2
VC-3
TU-3
TU-2
x 1
TU-12
TU-11
x 3
x 4
VC-3
VC-2
VC-12
VC-11
C-3
C-2
C-12
C-11
139.264 E4
34.368 E3
44.736 DS3
6.312 DS2
2.048 E1
1.544 DS1
x 1
x 7
x 7
x 3
x 3
Esquema de Multiplexacion y Concatenacion SDH
x 1
STM-4
x 1
AUG-256
STM-16
x 1
STM-64
x 1
STM-256
x 1
STM-0
AU-4-4c
AU-3
AUG-1
AUG-64
AUG-4
AUG-16
VC-4 AU-4
C-4-4c
C-4
VC-4-16c AU-4-16c C-4-16c
VC-4-64c AU-4-64c C-4-64c
VC-4-256c AU-4-256c C-4-256c
x 1
x 1
x 1
x 1
599.040
ATM
ATM
x 4
x 4
x 4
x 4
2.396.160
9.584.640
38.338.540
ATM-IP Eth
ATM-IP Eth
ATM-IP Eth
ATM-IP Eth
88
Estructura de la Concatenacion Contigua
J1
B3
C2
G1
F2
H4
F3
K3
N1
9
1
125 s
Fixed
Stuff
POINTER
X-1 X * 260
X * 261
1
VC-4-Xc
89
Capacidad de Transporte Disponible en VCs
VC type VC bandwidth (kbit/s) VC payload (kbit/s)

VC-11 1 664 1 600
VC-12 2 240 2 176
VC-2 6 848 6 784
VC-3 48 960 48 384
VC-4 150 336 149 760
VC-4-4c 601 304 599 040
VC-4-16c 2 405 376 2 396 160
VC-4-64c 9 621 504 9 584 640
VC-4-256c 38 486 016 38 338 560


90
Equipos utilizados en la red
SDH
Multiplexores Terminales.
Multiplexores de insercin/extraccin
(Add/Drop Multiplexers, ADM).
Regeneradores intermedios.
Transconectores Digitales (Digital Cross-
Connect Systems, DXC).
Otros equipos de monitoreo y supervisin.

91
Red SDH tipica: Consiste de Multiplexores formando anillos o enlaces lineales
que pueden interconectarse mediante Cross-Conectores digitales
92
(a) Line
topology
(b) Star
topology
(c) Tree
topology
(d) Ring
topology
(e) Mesh
topology
TM
TM
TM
TM
TM TM TM
TM
TM
TM
ADM
ADM
ADM
ADM
ADM
ADM
ADM
ADM
DXC/ADM
DXC/ADM
DXC/ADM
DXC/ADM
DXC/ADM
DXC/ADM
TM
Redes SDH
93
Redes SDH en anillo
La configuracin en anillo es la de mxima
conectividad con mnimo de ramas.
Permite la constitucin de redes gestionables flexibles.
Permite redes tolerantes a fallos.
Estructuras en anillo permite proteccin eficiente al
establecer los cables de servicio y de proteccin por
caminos diferentes.

94
Opcion de proteccion en SDH
95
Resumen
SDH ha sido la tecnologia de transporte principal sobre
FO.

Usa el modelo TDM (Time Divission Multiplexing)
Modula una sola longitud de onda
96
Resumen..
Las redes SDH representan la solucin para redes de
transportes de altos volmenes de informacin por:
Acceso directo a los flujos afluentes.
Solucin flexible y reconfigurable.
Capacidades para potentes sistemas de gestin que
garantizan mayor calidad de servicio y sistemas con
proteccin.
Compatibilidad con redes PDH.
Evoluciona hacia nuevas prestaciones en las redes de
Datos

Potrebbero piacerti anche