Sei sulla pagina 1di 71

CasIngenieros Autor:

http://www.gratisweb.com/casingenieros Juan Pablo Mart


U.T.N. F.R.M. Pgina 1 de 71 Resumen de Electrnica Aplicada I
E EL LE EC CT TR R N NI IC CA A A AP PL LI IC CA AD DA A I I
SEALES Y FUENTES TPICAS DE GENERACIN
Caractersticas generales de las seales que manipulan los sistemas electrnicos:
Los sistemas electrnicos pueden, en general, manejar dos tipos de seales:
Seales analgicas: Son seales continuas que representan valores y variaciones reales de parmetros
fsicos. Como ejemplos estn las seales de audio.
Seales digitales: Son seales representadas por pulsos que manejan valores discretos. Como ejemplo
estn las seales binarias manejadas en una computadora.
Seales de audio:
Las seales de audio son ondas senoidales con frecuencias que estn entre 20Hz y 20KHz. La mxima sensibilidad
del odo humano, en promedio, se da a una frecuencia de 1KHz.
Seales provenientes de transductores biolgicos e industriales:
Los transductores son elementos que transforman en energa elctrica otros tipos de energa. Se utilizan por ejemplo
para transformar una onda sonora en una seal electrnica de audio, o viceversa.
AMPLIFICADORES
Clases de amplificadores:
Existen tres modos bsicos de funcionamiento de los amplificadores: clase A, clase B y clase C, dependiendo de
dnde ubicamos el punto de trabajo y de la seal de entrada del sistema, lo que determina qu porcin de esa seal
es amplificada.
Clase A:
Se define amplificador clase A como aquel en el cual el punto de trabajo y la seal de entrada son tales que
circula corriente de salida para todo el ciclo de la seal de entrada. Es decir, que la seal de entrada es
ntegramente amplificada.
Clase B:
Un amplificador clase B se define como aquel en el cual el punto de trabajo y la seal de entrada son tales
que circula una corriente de salida durante medio ciclo de la seal de entrada. Es decir que solo la mitad de
la seal es amplificada.
Clase AB:
Un amplificador clase AB se define como aquel en el cual el punto de trabajo y la seal de entrada son
tales que circula una corriente de salida durante un tiempo que va entre medio ciclo y el ciclo completo de
la seal de entrada.
Clase C:
Un amplificador clase C se define como aquel en el cual el punto de trabajo y la seal de entrada son tales
que circula una corriente de salida durante menos de medio ciclo de la seal de entrada. Es decir que slo
una porcin de la seal es amplificada.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 2 de 71 Resumen de Electrnica Aplicada I
Distorsin:
Distorsin es toda modificacin no deseada de la seal en un dispositivo.
De amplitud:
Se denomina distorsin de amplitud a la debida a la no linealidad de las caractersticas de un dispositivo
activo, lo que provoca que se pierda la simetra de las seales.
De fase:
sta se debe a los elementos reactivos del circuito o a los asociados a los dispositivos activos, que
provocan un defasaje indeseado de las seales.
Armnica:
Toda seal no senoidal se compone de infinitas componentes senoidales configurando una serie de Fourier.
Al aparecer distorsin de amplitud, la seal original presentar armnicos indeseados que estando en el
circuito provocan distorsin de la seal.

Si representamos una seal, tomando como referencia su valor pico para establecer simetra par, mediante
la serie de Fourier, obtenemos lo siguiente:
( ) ( ) ( ) [ ] L + + + + = t I t I t I I i
o o o oA o
. . 3 cos . . . 2 cos . . cos . . 2
3 2 1

En el caso de trabajar con transistores, los armnicos mayores al cuarto pueden despreciarse, por lo que la
seal quedar representada como:
( ) ( ) ( ) ( ) [ ] t I t I t I t I I i
o o o o oA o
. . 4 cos . . . 3 cos . . . 2 cos . . cos . . 2
4 3 2 1
+ + + + =
Los parmetros desconocidos de sta frmula son las magnitudes de los armnicos, as como la magnitud
del valor medio de la seal. Para encontrarlas tomaremos 5 valores de t . distintos, a saber


y
3
2
,
2
,
3
, 0 . Queda determinado as un sistema de ecuaciones, que resuelto nos presenta las
siguientes soluciones:
2 3 12
. 2
3 6
. 2
2 4
. 2
3 3
. 2
3 6
min max
4
min max
3
min max
2
min max
1
min max
oT
o o
o o
o
o o
o o
o
oT o o
o
o o
o o
o
o o
o o
oA
I
I I
I I
I
I I
I I
I
I I I
I
I I
I I
I
I I
I I
I
+
+

+
=

+
=

=
+
+
+
=





/*Estudiar la demostracin*/

Determinando las amplitudes de los armnicos generados, podemos expresar la distorsin armnica
porcentual de cada componente (respecto al armnico fundamental) como:
% 100
1
2
2
=
o
o
I
I
D % 100
1
3
3
=
o
o
I
I
D % 100
1
4
4
=
o
o
I
I
D

Otra cantidad de inters es la distorsin armnica total porcentual, que es:
( ) ( ) ( )
% 100
1
2
4
2
3
2
2

+ +
=
o
o o o
I
I I I
D

La potencia total de salida es la suma de la potencia de la componente fundamental mas la de los
armnicos, por lo que vemos que la existencia de armnicos disminuye el rendimiento de un amplificador,
pues se necesita ms potencia de la fuente, que ser distribuida en los armnicos.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 3 de 71 Resumen de Electrnica Aplicada I
Existe tambin una distorsin por intermodulacin cuando la seal de entrada es composicin de dos
seales de distinta frecuencia. En ste caso, aparecern, adems de los armnicos que ya aparecan, un
armnico con una frecuencia que es la diferencia de las dos frecuencias de las seales originales, y otro
cuya frecuencia es la suma.
TRANSISTOR BIPOLAR
Etapas Amplificadoras de seales dbiles
Modelos de pequea seal:
Sabemos que las curvas caractersticas de los transistores presentan alinealidad, lo que implica una distorsin en la
amplificacin de una seal. A pesar de eso, si la seal introducida en l es pequea, podemos considerar con
bastante aproximacin que el dispositivo es lineal, lo que nos permite aplicar todas las leyes de la teora de circuitos
al anlisis del mismo.
sta aproximacin nos permite representar los efectos del transistor mediante elementos lineales considerando al
mismo como un cuadripolo. Dependiendo de la situacin en la que el transistor trabaja, ser considerada la validez
de cada modelo.

Modelo hbrido:
Cuando estamos trabajando con seales de audio, se pueden despreciar los efectos reactivos, constituyendo
un modelo basado en elementos resistivos y generadores. ste modelo es el de parmetros hbridos y las
ecuaciones que lo representan, junto con el modelo circuital, son los siguientes:

+ =
+ =
ce oe b fe c
ce re b ie be
v h i h i
v h i h v
. .
. .


donde los parmetros se definen como:
0 =
=
ce
v
b
be
ie
i
v
h Impedancia de entrada con salida en cortocircuito
0 =
=
b
i
ce
be
re
v
v
h Transferencia inversa de tensin con entrada abierta
0 =
=
ce
v
b
c
fe
i
i
h Ganancia de corriente con salida en cortocircuito
0 =
=
b
i
ce
c
oe
v
i
h Admitancia de salida con entrada abierta

Los parmetros hbridos son dados por el fabricante para una situacin de corriente de reposo, temperatura
y rango de frecuencias dados. Para otros valores de stas magnitudes, el modelo pierde validez, porque los
parmetros hbridos son funciones de la corriente de reposo, temperatura y frecuencia.

La validez del modelo hbrido se limita a frecuencias de audio.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 4 de 71 Resumen de Electrnica Aplicada I
Modelo de Giacoletto:
Como la respuesta del transistor es funcin de la frecuencia, debemos suponer que el modelo a utilizar
tenga elementos reactivos en su interior. Para representar esta situacin es que existe el modelo de
Giacoletto o modelo , que es figurativo de las caractersticas fsicas del transistor. El circuito que lo
define es el siguiente:

Los parmetros son los siguientes:
b b
r

Resistencia de difusin de base: Se debe a la corriente mayoritaria que atraviesa la base del
transistor, que produce una cada de tensin en el semiconductor.
e
r Resistencia de base: Es la resistencia dinmica del diodo configurado entre base y emisor.
e
C Capacidad de difusin: Es la capacidad de difusin del diodo polarizado en directo de la juntura
base-emisor.

r Resistencia base-colector: Es la resistencia del diodo en inverso configurado entre base y


colector. Se debe al efecto Early. Es un valor alto.

C Capacidad base-colector: Es la capacidad de transicin de la juntura base-colector, que est


polarizada en inverso.
o
r Resistencia de salida: Compensa las variaciones de la resistencia de entrada debidas al efecto
Early, ya que la corriente de colector no vara con el mismo.
o
C Capacidad de salida: Es la capacidad que se presenta entre colector y emisor. No se tiene en
cuenta por ser un valor muy pequeo.
m
g Transconductancia del transistor: Depende de la corriente de reposo.

Podemos conocer el valor de la transconductancia con la siguiente frmula:
T
C
m
V
I
g =
/*Estudiar demostracin*/
donde mV 26 =
T
V es la tensin trmica.

Capacidades del modelo de Giacoletto:
e
C se determina midiendo la frecuencia
T
f a la que la ganancia de corriente en cortocircuito en Emisor
Comn es igual a 1. La frmula para calcularla es:
T
m
e
f
g
C
. . 2


Es posible medir

C con un puente normal de capacitancia, con el Emisor abierto.



Tambin podemos obtener la suma de ambas capacidades como:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 5 de 71 Resumen de Electrnica Aplicada I
e
e
r f
C C C
. . . 2
1

= + =
donde

f es la frecuencia de corte del transistor (a la cual la


fe
h cae al 70% de su valor).
/*Estudiar las demostraciones*/

Los dems valores no pueden obtenerse por medicin directa, por lo que deben encontrarse en relacin con
parmetros medibles.

Los parmetros de ste modelo son constantes con la frecuencia, varan con el punto de reposo y se
suponen constantes para un determinado valor de ste cuando la seal es pequea.
Vinculacin entre ambos:
Si ignoramos los efectos capacitivos, podemos establecer relaciones entre ambos modelos. stas son:

ie e
h r o
m
fe
e
g
h
r

m re
fe
re
e
g h
h
h
r
r
.
= =


oe
o
h
r
1

/*Estudiar las demostraciones*/
Polarizacin:
Polarizar un transistor es establecer la ubicacin del punto de reposo. sta ubicacin depende nicamente del
circuito de entrada, y no del de salida.
Dependiendo de la configuracin de las resistencias, es el parmetro que determinar principalmente ese punto.
Sobre la base de ello, existen diversos tipos de polarizacin.
La seleccin del punto de reposo depende de:
Carga esttica y dinmica
Fuente de alimentacin
Valores lmite del transistor
Valor pico de la seal de entrada
Distorsin permisible.
Polarizacin fija:

Como vemos, el parmetro que determina
el punto de trabajo es la corriente de
base constante.
La principal desventaja de ste circuito es
que si cambiamos el transistor, cambiarn
las condiciones de reposo, por lo que el
circuito presentar un comportamiento
distinto en condiciones dinmicas.
La principal ventaja es que el circuito
presenta muy buena ganancia de potencia,
debido a la poca cantidad de elementos
resistivos en el mismo.
Polarizacin colector-base:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 6 de 71 Resumen de Electrnica Aplicada I

Como vemos, el parmetro que determina el
punto de trabajo es la tensin de trabajo
del transistor, porque ese valor es el que
determina la corriente de base. Por ello
tambin llamamos a sta polarizacin con
realimentacin de tensin.

Cuantitativamente, podemos obtener la
ecuacin para la corriente de colector:
( )
( )
C B
BEQ CC
CQ
R R
V V
I
. 1
.

+ +

=

Una ventaja que se presenta es que se hace
ms estable el punto de reposo. Esto se ve en
la siguiente tabla:

Variable Situacin 1 ( ) Situacin 2 ( )
Corriente de colector
CQ
I
CQ
I
Tensin sobre
C
R
RC
V
RC
V
Tensin colector-emisor
CE
V
CE
V
Tensin colector-base
CB
V
CB
V
Corriente de base
B
I
B
I
Corriente de colector
CQ
I
CQ
I
Observamos que las primeras variaciones de la corriente de colector se compensan luego con la
consiguiente variacin inversa. La pregunta es: cmo hacemos para minimizar la dependencia de la
corriente de colector con el del transistor? Para hacerlo, deberamos hacer que:
( )
C B
R R . 1 + <<
C
BEQ CC
CQ
R
V V
I


Pero sta condicin no es posible en la prctica, porque con una
B
R muy chica, la ganancia de la etapa
tiende a 1; y con una
C
R muy grande, la potencia que debe proveer la fuente de alimentacin debe ser
alta. No obstante esto, la condicin que ms se aplica si es necesario es la segunda.
Polarizacin con resistor en emisor:

Como vemos, el parmetro que determina el punto
de trabajo es la corriente de emisor, porque ese
valor es el que determina la corriente de base. Por
ello tambin llamamos a sta polarizacin con
realimentacin de corriente.

Cuantitativamente, podemos obtener la ecuacin
para la corriente de colector:
( )
( )
E B
BEQ CC
CQ
R R
V V
I
. 1
.

+ +

=

Una ventaja que se presenta es que se hace ms
estable el punto de reposo. Esto se ve en la
siguiente tabla:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 7 de 71 Resumen de Electrnica Aplicada I

Variable Situacin 1 ( ) Situacin 2 ( )
Corriente de colector
CQ
I
CQ
I
Corriente de emisor
E
I
E
I
Tensin sobre
E
R
RE
V
RE
V
Tensin sobre
B
R
RB
V
RB
V
Corriente de base
B
I
B
I
Corriente de colector
CQ
I
CQ
I
Observamos que las primeras variaciones de la corriente de colector se compensan luego con la
consiguiente variacin inversa.
Anlogamente al caso anterior, podemos minimizar la dependencia de la corriente de colector con el beta
del transistor haciendo:
( )
E B
R R . 1 + <<
E
BEQ CC
CQ
R
V V
I


Vemos que no podemos tomar que
B
R sea muy chica, porque la corriente de base sera muy grande. La
opcin ms factible es hacer
E
R grande, pero con ello veremos que se pierde ganancia y rendimiento. Un
buen criterio sera tomar:
( )
10
. 1
E
B
R
R
+
=
con lo que aceptamos un 10% de tolerancia.
Polarizacin por divisor de tensin:
El circuito es el siguiente:

Como vemos en el circuito, la tensin en la resistencia
2 B
R es fija, por lo que fijamos el punto de trabajo
a travs de la relacin entre las dos resistencias de base.

La ventaja que presenta es que es el circuito que hace ms estable el punto de reposo. Esto se ve en la
siguiente tabla:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 8 de 71 Resumen de Electrnica Aplicada I
Variable Situacin 1 ( ) Situacin 2 ( )
Corriente de colector
CQ
I
CQ
I
Corriente de emisor
E
I
E
I
Tensin sobre
E
R
RE
V
RE
V
Tensin base-emisor
BE
V
BE
V
Corriente de base
B
I
B
I
Corriente de colector
CQ
I
CQ
I
Observamos que las primeras variaciones de la corriente de colector se compensan instantneamente con la
consiguiente variacin inversa.
Cuantitativamente, podemos obtener la ecuacin para la corriente de colector:
( )
( )
E B
BEQ BB
CQ
R R
V V
I
. 1
.

+ +

=
donde :
2 1
2
.
B B
B CC
BB
R R
R V
V
+
=
2 1
2 1
.
B B
B B
B
R R
R R
R
+
=
Igual que en el caso anterior, podemos minimizar la dependencia del transistor haciendo:
( )
E B
R R . 1 + <<
E
BEQ BB
CQ
R
V V
I


Vemos que no podemos tomar que
B
R sea muy chica, porque para ello, la tensin
BB
V tambin lo sera.
La opcin ms factible es hacer
E
R grande, pero al igual que en el caso anterior, se pierde ganancia y
rendimiento. Un buen criterio es tomar:
( )
10
. 1
E
B
R
R
+
=
con lo que aceptamos un 10% de tolerancia.
Rectas de carga esttica y dinmica:

Para la situacin esttica y dinmica, las cargas
que se ven son distintas. Analicemos el circuito
de la figura que ejemplifica completamente la
situacin.
El caso que analizbamos hasta ahora en todas las
configuraciones, es el caso esttico, con una
=
L
R . Ahora, suponiendo que
L
R ,
veremos que la carga que ve el circuito en
condiciones estticas es distinta a la que ve en
condiciones dinmicas, debido a que los
capacitores
o
C y
E
C es un cortocircuito para la
seal y un circuito abierto para la corriente
constante.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 9 de 71 Resumen de Electrnica Aplicada I

Haciendo el anlisis de polarizacin de la etapa, podemos ver que la pendiente de la recta de carga esttica, es:
E C dc
R R R +
=
1 1

Entonces definimos que la carga que ve el circuito en condiciones estticas es:
E C dc
R R R + =
/*Estudiar demostracin*/

Viendo ahora las condiciones dinmicas, en el grfico podemos observar que la seal recorre la recta dinmica,
cuya pendiente es mayor. Dicha pendiente tiene un valor de:
L L C ac
R R R R
= =
1
//
1 1

con lo que la ecuacin de la recta dinmica es:
( ) ( )
CEQ CE
ac
CQ C
V v
R
I i =
1

Entonces decimos que la carga que ve el circuito en condiciones dinmicas es:
L L C ac
R R R R = = //
/*Estudiar demostracin*/

Podemos sacar de aqu una conclusin bastante importante:
La mxima corriente pico de seal que se puede obtener en el circuito de colector es igual al valor de la
corriente de reposo de la etapa. Esto se cumple en todos los amplificadores clase A.
CQ cp
I i =
max
(clase A)

Establecemos entonces una condicin de diseo que ser utilizada posteriormente: Para obtener la mxima
excursin de seal en un amplificador, la corriente de reposo debe ser:
ac dc
CEsat CC
CQ
R R
V V
I
+

=
/*Estudiar demostracin*/
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 10 de 71 Resumen de Electrnica Aplicada I
La mxima excursin pico a pico de tensin en la salida ser de:
( )
ac CQ ce
R I v . . 2
max
=
/*Estudiar demostracin*/
Anlisis de las distintas configuraciones:
Realizaremos el clculo de los parmetros para la forma ms general de cada configuracin del transistor,
utilizando el modelo hbrido aproximado, para poder tener una idea cuantitativa aproximada de los valores de
dichos parmetros
Emisor Comn:
Con la resistencia de emisor desacoplada:
Impedancia de Entrada:
ie i
h Z = ( )
ie B s is
h R R Z // + =
Ganancia de Corriente:
fe i
h A =
L C
C
fe
L C
C
ie B
B
fe is
R R
R
h
R R
R
h R
R
h A
+

+ +
=
Ganancia de Tensin:
ie
L fe
v
h
R h
A

=
.

( )
ie s
L fe
ie B s ie B
B L fe
vs
h R
R h
h R R h R
R R h
A
+


+ +

=
.
. .
. .

Impedancia de Salida:
=
o
Z
L o
R Z =
/*Estudiar demostraciones*/
Con la resistencia de emisor sin desacoplar:
Impedancia de Entrada:
( )
E fe E fe ie i
R h R h h Z . . 1 + + = ( )
i B s is
Z R R Z // + =
Ganancia de Corriente:
fe i
h A =
L C
C
fe
L C
C
ie B
B
fe is
R R
R
h
R R
R
h R
R
h A
+

+ +
=
Ganancia de Tensin:
E
L
i
L
fe v
R
R
Z
R
h A

=
( )
( )
i B s
i B
v vs
Z R R
Z R
A A
//
//
+
=
Impedancia de Salida:
=
o
Z
L o
R Z =
/*Estudiar demostraciones*/
Con realimentacin entre colector y base:
Impedancia de Entrada:
F
C fe
ie
i
R
R h
h
Z
.
1+
=
i s is
Z R Z + =
Ganancia de Corriente:
C
F
C fe F
F fe
i
R
R
R h R
R h
A
+
=
.
.

Ganancia de Tensin:
ie
C fe
v
h
R h
A
.
=
i s
i
v vs
Z R
Z
A A
+
= .
Impedancia de Salida:
F C o
R R Z // =
/*Estudiar demostraciones*/
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 11 de 71 Resumen de Electrnica Aplicada I
Colector Comn:
Emisor Seguidor:
Impedancia de Entrada:
( )( )
L E fe ie i
R R h h Z // . 1 + + = ( )
i B s is
Z R R Z // + =
Ganancia de Corriente:
( ) 1 + =
fe i
h A ( )
L E
E
i B
B
fe is
R R
R
Z R
R
h A
+ +
+ = 1
Ganancia de Tensin:
1 =
v
A
( )
( )
i B s
i B
vs
Z R R
Z R
A
//
//
+
=
Impedancia de Salida:
( )
ie B s o
h R R Z + = // ( ) [ ]
L E ie B s o
R R h R R Z // // // + =
/*Estudiar demostraciones*/
Base Comn:
Impedancia de Entrada:
ib i
h Z = ( )
ib E s is
h R R Z // + =
Ganancia de Corriente:
= =
fb i
h A
L C
C
ib E
E
fb is
R R
R
h R
R
h A
+ +
=
Ganancia de Tensin:
ib
L
ib
L
fb v
h
R
h
R
h A

=
( )
( )
ib E s
ib E
v vs
h R R
h R
A A
//
//
+
=
Impedancia de Salida:
=
o
Z
L o
R Z =
/*Estudiar demostraciones*/
Etapas Amplificadoras de seales fuertes
Amplificadores de potencia clase A:
Un amplificador se compone de varias etapas pre-amplificadoras y una etapa de potencia. El propsito de sta
ltima es proporcionar una tensin de salida con la mxima excursin simtrica sin distorsin a una carga de baja
resistencia. Para obtener potencia en la carga se requiere una alta ganancia de corriente.
Configuraciones de carga:
Carga inductiva:
La tensin en la carga se puede incrementar
utilizando un inductor en vez de un resistor
en el circuito de colector, como se muestra
en la figura.
El inductor se selecciona para que sea un
circuito abierto para la frecuencia de la seal
de entrada, pero un cortocircuito para la
componente de continua. En otras palabras:
L
R L >> .
E
R R <<
bob

En ste caso:
L ac
R R = y
bob
R R R
E dc
+ =


CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 12 de 71 Resumen de Electrnica Aplicada I
Queremos averiguar el punto de trabajo. Si despreciamos
bob
R y
CEsat
V , el clculo ser:
E L
CC
CQ
R R
V
I
+
=
/*Estudiar demostracin*/
Estableciendo las ecuaciones de las rectas de carga esttica y dinmica:
( ) ( )
( )

+ =
=
E CQ CEQ CC
CEQ ce
L
CQ c
R I V V
V v
R
I i
1

se puede demostrar que:
CC
i
ce
V v
c
. 2
0

=
y
CC CEQ
V V
/*Estudiar demostracin*/
Esto se ve claramente en la figura:

Utilizar un inductor, que almacena
energa, produce una excursin en
tensin que efectivamente equivale a
duplicar la fuente de alimentacin.
El rendimiento de stos
amplificadores, como se ver ms
adelante, es idealmente del 50%. La
ecuacin que lo relaciona con los
elementos resistivos es:
% 50
L E
L
R R
R
+
=
/*Estudiar demostracin*/
En la prctica, el rendimiento mximo
es:
% 33
max

Carga acoplada con transformador:
Recordemos las ecuaciones importantes
que representan a un transformador ideal:
2
1
N
N
n =
2 1
.v n v =
n
i
i
2
1
=
2
2
refl
.Z n Z =
Utilizaremos un transformador, y su
propiedad de reflejar impedancias en
alterna, para acoplar la carga al circuito de
colector, y lograr una mayor excursin de
seal. El diagrama representa sta
configuracin.

Vemos que podemos a travs de ste circuito acoplar una carga de baja impedancia al transistor por medio
de un transformador que tiene n vueltas en el primario por cada vuelta del secundario. Como la seal ve
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 13 de 71 Resumen de Electrnica Aplicada I
una impedancia mayor, a la misma corriente en el colector, ste circuito produce mayor tensin en la
carga. El anlisis es el mismo que para acoplamiento por inductor, slo que se debe reemplazar la
L
R
anterior por la
L
R n Z .
2
refl
= de ahora en los clculos de alterna. Esto es:
L ac
R n R .
2
= y
E dc
R R =
El rendimiento es el mismo que en el caso anterior, y la ecuacin que lo determina es:
% 50
refl
refl
Z R
Z
E
+
=
/*Estudiar demostracin*/
En estos amplificadores, la relacin de vueltas del transformador se obtiene una vez averiguada la
refl
Z
necesaria de la siguiente manera:
L
R
Z
N
N
n
refl
2
1
= =
Siempre, para clase A, ste valor se trata de elegir o que se tienda a estar:
2 1 < < n
Distorsin y alinealidad:
Los transistores usados en las etapas de seales fuertes, como deben manejar corrientes y tensiones grandes, tienen
un ancho de base mayor, para que no se destruyan por efecto Early, lo que provoca que haya ms recombinacin en
sta zona y el beta ya no sea tan grande. Por este mismo efecto las curvas de salida tienden a juntarse para los
valores altos de la corriente de colector. Tambin vemos que el beta primero aumenta con la corriente de colector y
luego de cierto valor disminuye. Esto tiene un efecto que no se presentaba hasta ahora, y que es indeseado: la
distorsin de amplitud. Vemos en la siguiente figura que si introducimos una corriente de base senoidal, la corriente
de colector no ser senoidal.

Para solucionar ste inconveniente, imaginemos que podemos excitar al transistor con una corriente de base como
muestra la figura:

Nuestro problema ahora es ver cmo obtenemos una corriente de esa manera.
Excitacin por tensin:
Un generador de seal puesto en la entrada de una etapa de transistor, ve el siguiente circuito:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 14 de 71 Resumen de Electrnica Aplicada I

Si
ie s
h R >> la corriente de base se considera constante y
aproximadamente igual a
s
s
b
R
V
I =
Se dice entonces que el circuito est excitado por corriente. Esto nos produce el problema visto
anteriormente.
Caso contrario, si
ie s
h R << , la tensin
be
V se considera constante y aproximadamente igual a
s
V . Se
dice que el circuito est excitado por tensin. Entonces
be
V es senoidal, pero como
ie
h no es lineal, sino
que presenta la alinealidad propia del transistor, la corriente de base tendr la forma que deseamos.
La condicin entonces ser que:
ie s
h R <<
Si dibujamos la recta que representa al circuito de entrada cuando le aplicamos una seal
s
V , como se
observa en la figura, vemos que quedan determinadas las siguientes ecuaciones:

+ =
+ =
+ =
s b be s
s BQ BEQ BB
s b be s
R I V V
R I V V
R I V V
.
.
.
max max max
min min min

Disipacin de potencia
Clculos de potencia en amplificadores:
La potencia promedio consumida o producida por cualquier componente activo o pasivo, lineal o alineal, es:
( ) ( )

=
T
dt t V t I
T
P
0
. .
1

Donde ( ) t I y ( ) t V representan a la seal completa, es decir, la parte continua superpuesta con la alterna.
Para nuestros fines suponemos que la seal es una senoidal pura.
Caso sin
L
R :
En un circuito bien general de amplificador clase A en Emisor Comn, la corriente de reposo, suponiendo que el
punto de trabajo est ubicado en el centro de la recta de carga, es:
( )
E C
CC
CQ
R R
V
I
+
=
. 2

/*Estudiar demostracin*/
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 15 de 71 Resumen de Electrnica Aplicada I
Caso con
L
R :
En un circuito bien general de amplificador clase A en Emisor Comn, con resistencia de carga y resistencia de
Emisor sin desacoplar, la corriente de reposo es:
E C L
CC
E C L
CEsat CC
CQ
R R R
V
R R R
V V
I
. 2 . 2 + +

+ +

=
/*Estudiar demostracin*/
Potencia de seal en la carga:
Caso sin
L
R :
Resolviendo la integral y reemplazando la corriente de reposo, obtenemos:
( )
2
2
. 8
.
E C
C CC
L
R R
R V
P
+
=
/*Estudiar demostracin*/
Caso con
L
R :
Resolviendo la integral y reemplazando la corriente de reposo, obtenemos:
2
.
. 2
2
L
E C L
CEsat CC
L C
C
L
R
R R R
V V
R R
R
P
(

+ +

+
=
/*Estudiar demostracin*/
Potencia entregada por la fuente:
Sabemos que la potencia que entrega la fuente es, despreciando la corriente que circula por el circuito de
base:
CC CQ CC
V I P . =
Caso sin
L
R :
Reemplazando la corriente de reposo, obtenemos:
( )
E C
CC
CC
R R
V
P
+
=
. 2
2

Caso con
L
R :
Reemplazando la corriente de reposo, obtenemos:
E C L
CC
CC
R R R
V
P
. 2
2
+ +

Potencia disipada en el transistor:
Resolviendo la integral y reemplazando la corriente y la tensin por sus expresiones , obtenemos:
( )
( )
2
.
. .
2
max
2
E C
E C CQ CC CQ C
R R I
R R I V I P
+
+ =
/*Estudiar demostracin*/
Analicemos la ecuacin anterior:
El primer trmino representa la potencia suministrada por la fuente.
El segundo trmino es la potencia continua que disipan las resistencias del circuito de colector.
El tercer trmino es la potencia de seal que disipan esas mismas resistencias.

Se puede observar que la mxima potencia es disipada en reposo, por lo que el ltimo trmino desaparece
y nos queda que:
( )
E C CQ CC C
R R I P P + = .
2
max


Vamos a postular como condicin de diseo, para tomar un margen de seguridad, que la potencia mxima
que disipa el transistor es la potencia de la fuente:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 16 de 71 Resumen de Electrnica Aplicada I
CC C
P P =
max

Rendimiento:
Se define el rendimiento de un circuito al cociente entre la potencia de seal entregada a la carga y la
potencia suministrada por la fuente de alimentacin:
% 100 .
CC
L
P
P
=
Caso sin
L
R :
Para el circuito analizado, obtenemos:
|
|

\
|
+
=
C
E
R
R
1
% 25

/*Estudiar demostracin*/
Vemos que:
Si 0 =
E
R , el rendimiento es el mximo para sta configuracin, y es del 25%.
Si
C E
R R = , el rendimiento decae a la mitad de su mximo, es decir al 12,5%
Si
E
R aumenta, aumenta la estabilidad del circuito, pero decae el rendimiento y por lo tanto, la
cantidad de potencia que puedo suministrar a la carga.

Caso con
L
R :
Para el circuito analizado, obtenemos:
( ) [ ]
% 100 .
. 2 . . 2
.
2
2
E C L L C
C L
R R R R R
R R
+ + +
=
/*Estudiar demostracin*/
Vemos que si 0 =
E
R , el rendimiento es el mximo para sta configuracin se da para
C L
R R = , y es
del 8,33%.
Factor de mrito:
Se define el factor de mrito o calidad de un circuito al cociente entre la potencia disipada por l y la
potencia til entregada a la carga:
L
C
C
P
P
f =
Caso sin
L
R :
Para el circuito analizado, obtenemos:
|
|

\
|
+ =
C
E
C
R
R
f 1 . 4
/*Estudiar demostracin*/
La frmula anterior nos dice que cuando el rendimiento es mximo, estamos disipando 4 veces ms
potencia que la entregada a la carga.

Caso con
L
R :
Para el circuito analizado, obtenemos:
( ) [ ]
2
2
.
. 2 . . 2
C L
E C L L C
C
R R
R R R R R
f
+ + +
=
/*Estudiar demostracin*/
La frmula anterior nos dice que cuando el rendimiento es mximo, estamos disipando 12 veces ms
potencia que la entregada a la carga.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 17 de 71 Resumen de Electrnica Aplicada I
Disipacin del calor:
Cuando un transistor maneja grandes potencias, por ley de Joule, sta produce calor. ste calor generado produce
un aumento de la temperatura de juntura, lo que provoca un aumento de
CBO
I y a su vez de
C
I . Al aumentar la
corriente de colector, aumenta la potencia disipada y vuelve a comenzar el ciclo. Si ste calor no es evacuado, el
ciclo sigue hasta superar la temperatura mxima y el transistor se destruye.
La juntura que disipa ms potencia es la de colector-base pero, como margen de seguridad se toma para el clculo
la tensin entre colector y emisor, siendo la potencia que disipa el transistor la siguiente:
CE C C
V I P . =
Como necesitamos evacuar el calor de la juntura, es preciso entender cmo se propaga el mismo y las formas en las
que lo hace. El calor se propaga siempre desde un cuerpo con mayor temperatura hacia otro con menor, y ste
intercambio termina cuando ambos cuerpos quedan en equilibrio trmico. Dos cuerpos a distintas temperaturas
intercambian tanto ms calor cuanto mayor sea la diferencia de temperatura entre ellos. Mientras mayor sea el
volumen del cuerpo que genera calor respecto al que lo recibe, mayor ser la transferencia del mismo. Las formas
de propagacin son:
Conduccin: propagacin en el interior de un cuerpo slido, o entre dos puestos en contacto entre s.
Conveccin: propagacin en el seno de un fluido (lquido o gaseoso), producida por el desplazamiento de
la materia que por tener distinta temperatura presenta distintas densidades.
Radiacin: intercambio de calor entre dos cuerpos slidos situados a una cierta distancia, teniendo o no
materia el espacio que los separa.
De lo expuesto anteriormente, deducimos que para que el transistor pueda manejar mayor potencia, es necesario
que aumentemos su volumen para que evacue ms rpido el calor. Esto se logra por medio de los disipadores de
calor.
Resistencia trmica:
Definimos como resistencia trmica a la oposicin de un cuerpo a transferir calor de un medio al otro.
Entre la juntura del transistor y el ambiente existir una cierta resistencia trmica
ja
que representa la
oposicin del sistema a la propagacin del calor generado. Si esa resistencia no es lo suficientemente baja
para una determinada potencia de disipacin, ocurre tarde o temprano la destruccin del dispositivo. Para
evitar esto, debemos reducir de alguna manera la misma.
Podemos subdividir sta resistencia en dos:
jc
(resistencia trmica entre juntura y carcaza) y
ca

(resistencia trmica entre la carcaza y el ambiente). La primera no se puede modificar a voluntad, viene
especificada en el manual del transistor. La que debemos modificar es la segunda. Para ello colocamos un
paso intermedio, que es el disipador de calor. Con ello dividimos la resistencia trmica en dos:
cd

(resistencia trmica entre carcaza y disipador) y
da
(resistencia trmica entre el disipador y el ambiente).
Ambas pueden ser modificadas segn la eleccin del disipador y la colocacin del transistor en el mismo.
Equivalencia elctrica de un circuito trmico:
Podemos asimilar la propagacin del calor mediante un equivalente elctrico:

Podemos establecer una ley de Ohm para ste circuito que sera:
( )
da cd jc C ja C a j
P P T T + + = = . .
De aqu podemos inferir que la unidad de la resistencia trmica es [ ]
W
C
=
Clculo de disipadores:
Antes de calcular nada, debemos obtener o elegir ciertos datos:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 18 de 71 Resumen de Electrnica Aplicada I
Potencia disipada por el transistor (
C
P ): Potencia que disipa el transistor en un circuito
determinado. Depende del tipo de circuito.
Potencia mxima permitida (
max C
P ): Potencia mxima que disipa el transistor con un disipador
de rea infinita y a 25C. ste valor es dado por el fabricante. El mximo de potencia que puedo
extraer de un transistor dado depende de la temperatura ambiente en la cual se encuentre. A
mayor temperatura ambiente, ms lenta es la propagacin, y por lo tanto menos potencia puedo
disipar. Esto se ve en la curva de degradacin respecto a la temperatura ambiente, que viene en el
manual de cada dispositivo.
Temperatura mxima de juntura (
max j
T ): Temperatura mxima que puede alcanzar la juntura
sin destruirse. Est dada por el fabricante, y si ste no la proporcionara, se toma como 135C para
transistores de Silicio y 90C para transistores de Germanio.
Temperatura de juntura (
j
T ): Es la temperatura efectiva que alcanzar la juntura. Depender
del modo en que refrigeremos al dispositivo y la potencia que le hagamos disipar. Existe un
mtodo prctico, que consiste en multiplicar la temperatura mxima por un coeficiente
dependiendo de ciertas condiciones:
max
.
j j
T k T =
o 5 , 0 < k no es aconsejable por las dimensiones del disipador
o 5 , 0 = k si deseamos que el transistor permanezca poco caliente o va a estar dentro de
una carcaza con poca ventilacin. Esto aumentar el tamao del disipador.
o 6 , 0 = k si deseamos reducir el tamao del disipador sin preocuparnos que el dispositivo
se caliente.
o 7 , 0 = k si necesitamos extraer mucha potencia, a condicin de que el disipador est al
aire libre.
o 7 , 0 > k no es aconsejable por el peligro de alcanzar por alguna falla la temperatura
mxima de juntura.
Resistencia trmica juntura-ambiente (
ja
): Viene dada por el fabricante o est tabulada,
dependiendo del tipo de carcaza.
Resistencia trmica juntura-carcaza (
jc
): ste valor viene dado por lo general en los
manuales. En el caso de no obtener este dato, se puede calcular como:
max
max
C 25
C
j
jc
P
T
=
Resistencia trmica carcaza-disipador (
cd
): Est tabulada para las distintas carcazas
dependiendo de dos factores: el uso o no de mica para aislar el colector del disipador, y el uso de
grasa siliconada. El primer caso aumenta la resistencia trmica, pero permite un aislamiento
elctrico necesario en algunos casos. El segundo caso disminuye la misma debido a que rellena
las porosidades de ambos materiales, permitiendo mayor traspaso de calor entre ellos.

Ahora debemos hacer los clculos pertinentes para hallar el disipador necesario.
La resistencia trmica entre juntura y ambiente mxima para que no se destruya el transistor puede
calcularse mediante la frmula:
C
a j
ja
P
T T
=
nec

Si el dato del fabricante es menor que ste, podemos usar el transistor sin necesidad de colocar un
disipador de calor, procurando solamente que la temperatura ambiente no se modifique.
Si no ocurriera lo anterior, debemos calcular la resistencia trmica entre el disipador y el ambiente
necesaria. Esto se realiza con la siguiente frmula:
( )
cd jc
C
a j
da
P
T T
+

=
es decir que la resistencia trmica necesaria entre juntura y ambiente, se compone de las otras tres. Por lo
tanto despejando obtenemos el valor mximo que tiene que tener el disipador para hacer funcionar al
dispositivo como queremos.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 19 de 71 Resumen de Electrnica Aplicada I
Los valores de resistencia trmica de los disipadores comerciales estn tabulados dependiendo de su
forma, tamao y color. Debemos elegir entre ellos el que tenga una resistencia igual o menor que la
calculada. Por supuesto que al elegir uno de menor resistencia, tendr un tamao y un costo mayor, por lo
que esto debe justificarse en el diseo.

Funcionamiento con aire forzado:
Si la resistencia trmica entre disipador y ambiente necesaria fuera demasiado pequea que requiriera un
disipador muy grande o no existente debemos tomar otras medidas para reducir ste parmetro eligiendo
uno de resistencia mayor. Esto se hace colocando un ventilador que haga circular el aire de manera
forzada por la superficie, permitiendo propagar ms calor ms rpidamente por conveccin, y por lo tanto
disminuyendo la resistencia trmica del disipador, en un coeficiente que depender de la cantidad de aire
por unidad de tiempo pueda desplazar el ventilador. ste coeficiente est tabulado, y disminuye a medida
que aumenta la cantidad de aire desplazado o la velocidad del ventilador.
El ventilador debe siempre estar situado para que el aire atraviese longitudinalmente la aleta, debe disponer
de orificios de donde extraer y sacar el aire y tiene que estar lo ms cerca posible del disipador, para que
todo el aire se concentre en l.
Estabilidad del punto de reposo
Inestabilidad Trmica:
En un circuito con transistores, los factores que producen una variacin en el punto de reposo son los siguientes:
Amplia variacin del de un dispositivo a otro.
Variacin (aumento) de la
CBO
I con la temperatura.
Variacin (disminucin) de
BE
V con la temperatura.
Variaciones de la tensin de alimentacin (mala regulacin).
Variacin de las resistencias del circuito debido a su tolerancia y efectos de la temperatura.
Las variaciones ms significativas son las variaciones trmicas, porque pueden, dadas ciertas condiciones, provocar
la destruccin del dispositivo. Llamamos inestabilidad trmica al conjunto de variaciones en el punto de reposo,
debidas a distintos parmetros, que dependen de la temperatura.
Respecto a la Corriente Inversa de Saturacin:
Si recordamos la ecuacin que describe de manera exacta la corriente de colector en un transistor, vemos
que es:
( )
CBO B C
I I I . 1 . + + =
Donde
CBO
I es la corriente inversa de saturacin de la juntura colector-base. Se ve claramente que si vara
sta corriente, variar tambin la corriente de colector, produciendo un desplazamiento del punto de
reposo.
La ecuacin matemtica que describe de forma aproximada la dependencia trmica de sta corriente es:
( ) ( )
10
2 .
ref
T T
ref CBO CBO
T I T I

=
Donde ( )
ref CBO
T I es la corriente evaluada a una temperatura de referencia. Vemos claramente que la
corriente inversa de saturacin se duplica por cada 10C de aumento de la temperatura. sta variacin
tiene ms importancia en los transistores de Germanio que en los de Silicio.
Respecto a la Tensin Base-Emisor:
En cualquier configuracin de transistor, la tensin base-emisor est directamente relacionada con la
corriente de colector, de tal manera que si la primera vara, variar tambin la segunda.
La variacin de
BE
V con la temperatura se puede expresar mediante la siguiente ecuacin:
( ) ( ) ( )
ref BE ref BE
T V T T T V + =
C
mV
2 , 2
Esto nos indica que por cada grado de aumento de temperatura, la tensin base-emisor cae 2,2mV. Si sta
tensin cae y tenemos una tensin constante en la base, el voltaje en el emisor aumentar, aumentando con
ello la corriente de colector y nuevamente la temperatura.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 20 de 71 Resumen de Electrnica Aplicada I
Respecto al Beta:

No existe un vnculo matemtico entre el beta
del transistor y la temperatura, pero existen
grficas que lo relacionan con la corriente de
colector, la cual vara con la temperatura, por
lo que en ese puente encontramos la
variacin buscada. Vemos en el grfico que
existe una zona en que el beta aumenta y otra
en donde disminuye.
Factores de inestabilidad:
Definicin:
Para hacer estable a un circuito debo disminuir al mnimo el efecto de los distintos parmetros que hacen
que mis condiciones cambien. Existen dos tcnicas: estabilizacin y compensacin. Dejaremos el
tratamiento de la segunda para ms adelante.
La tcnica de estabilizacin utiliza circuitos de polarizacin resistivos que permiten que vare la corriente
de base, manteniendo la corriente de colector constante, respecto a las variaciones de
CBO
I ,
BE
V , ,
CC
V , etc. Cada uno produce un efecto independiente de los otros sobre la corriente de colector, por lo que
podemos escribir:
L
4 48 47 6 48 47 6 48 47 6 48 47 6
+

=

=
=
=

=
=
=

=
=
=
=
=
=
T
V
V
I
T
I
T
V
V
I
T
I
I
I
dT
dI
CC
S
V
I
CC
C
S
V
V
I
C BE
S
V
I
BE
C CBO
S
V
V
CBO
C C
BE
CBO
CC
BE
CBO
CC
CBO
CC
BE
ctte
ctte
ctte
ctte
ctte
ctte
ctte
ctte
ctte
ctte
ctte
ctte


donde S , S , S y S son los llamados factores de inestabilidad, pues mientras ms grande es su
valor, ms inestable es el sistema, porque ms vara la corriente de colector respecto a esos parmetros.
Variacin total de la corriente de colector:
Expresando la frmula anterior en funcin de los factores de inestabilidad, reemplazando las derivadas
parciales respecto a la temperatura por cocientes incrementales y despejando la variacin de temperatura,
podemos encontrar la variacin total de la corriente de colector como:
CC BE CBO C
V S S V S I S I + + + = . . . .
Aqu vemos que para que no exista variacin de la corriente de colector o sta sea mnima,
C
I debe
tender a cero, por lo que todos los trminos deben hacerlo. Los incrementos en cada parmetro no son
nulos, de hecho existen. Concluimos que para que el sistema sea lo ms estable posible, los factores de
inestabilidad deben ser lo ms pequeos posibles (es imposible que sean nulos).
Anlisis en las diferentes configuraciones:
Polarizacin fija:
+ =1 S
B
R
S

=
1 2
1 2

=
C C
I I
S
B
R
S

=
/*Estudiar las demostraciones*/
Polarizacin colector-base:
C B
C
R R
R
S
+
+
+
=
.
1
1


( )
C B
R R
S
. 1

+ +
=
( )
( ) [ ]
C B
C B C
R R
R R I
S
2 1
1
1 + +
+
=
( )
C B
R R
S
. 1

+ +
=
/*Estudiar las demostraciones*/
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 21 de 71 Resumen de Electrnica Aplicada I
Vemos que el circuito es ms estable mientras
B C
R R >> , pero esto en la prctica no es posible.
De todas maneras la estabilidad es buena para
B C
R R = , ya que los factores se reducen a la
mitad de los de polarizacin fija.
Polarizacin por divisor de tensin:
E B
E
R R
R
S
+
+
+
=
.
1
1


( )
E B
R R
S
. 1

+ +
=
( )
2 1
2 1
1 .
.
+
=
S I
S
C

( )
E B
R R
S
. 1

+ +
=
/*Estudiar las demostraciones*/
2
S es el factor de estabilidad S calculado con
2
= .
Vemos que el circuito es ms estable mientras
B E
R R >> , pero esto en la prctica reduce el
rendimiento de potencia.
Tambin se nota que el circuito es muy estable frente a variaciones de la corriente inversa de
saturacin y al beta, pero no es tan estable frente a variaciones de la tensin base-emisor.
Variacin debida a factores no trmicos:
El punto de reposo puede variar tambin debido a la dispersin en las resistencias y la mala regulacin de
la fuente de alimentacin.
Escape trmico:

La disipacin de la mxima potencia permitida para
un transistor se especifica a 25C de temperatura
ambiente (cpsula del transistor). Como
consecuencia de la potencia disipada en la juntura, la
temperatura de sta aumenta. Esto a su vez produce
un aumento de la corriente de colector, lo que
implica un aumento de la potencia disipada. Si ste
fenmeno, denominado escape trmico, contina, el
transistor se puede destruir.
Vemos en la figura la curva de degradacin de la
potencia del transistor respecto a la temperatura de la
juntura. Se observa que para temperaturas mayores
que la de ambiente, la juntura no puede disipar la
mxima potencia, sino que sta es menor y
disminuye en relacin a la resistencia trmica entre
juntura y ambiente.
Para obtener la mayor eficacia, debemos encontrar
el punto en el cual la hiprbola de potencia mxima
y la recta de carga esttica tengan la misma
pendiente.
Se puede demostrar que dicha interseccin se da
siempre para:
2
max
CC
P
ce
V
v
D
=
/*Estudiar demostracin*/
Si ubicramos el punto de trabajo en una tensin
menor, el calentamiento no traera problemas, pues
movera el punto hacia hiprbolas de menor
disipacin. El problema se da al ubicar el punto de
reposo en una tensin menor que 2
CC
V , ya que
de por s estara ubicado en cierta hiprbola y al
calentarse se movera a hiprbolas de mayor
disipacin que la esperada.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 22 de 71 Resumen de Electrnica Aplicada I
Condicin para evitar el escape trmico:
La condicin que debe cumplirse para evitar el escape trmico es que la velocidad a la que el calor es
generado en la juntura, debe ser menor o igual a la velocidad con que se puede disipar el mismo.
Matemticamente:
ja j
C
T
P

1

/*Estudiar desarrollo*/
Si aplicamos circuitalmente ste concepto, encontraremos que para un circuito de transistores en general,
se obtiene la siguiente ecuacin a satisfacer:
ja j j
BE
j
CBO
C
C
T
S
T
V
S
T
I
S
I
P

|
|

\
|
+

1
. . . . L


/*Estudiar desarrollo*/
Puesto que para un circuito en particular todas las derivadas de la ecuacin son conocidas (o por lo menos
de manera incremental), el diseador debe satisfacer sta ecuacin mediante la adecuada seleccin de los
factores de inestabilidad y la resistencia trmica entre juntura y ambiente, para evitar el escape trmico.

En la mayora de los casos prcticos, el efecto predominante es el de
CBO
I en transistores de Germanio, y
el de
BE
V en transistores de Silicio. Podemos entonces aproximar este anlisis para ambos casos por
separado:
Silicio:
ja C
C
S
I
P

\
|

1
C
mV
2 , 2
/*Estudiar demostracin*/
Germanio:
( ) [ ]
ja
ref CBO
C
C
S T I
I
P

1
. 07 , 0
/*Estudiar demostracin*/
Compensacin trmica:
Fundamentos:
En las etapas de potencia, donde el rendimiento que queremos debe ser alto para poder transferir la mayor
cantidad de potencia a la carga, no conviene estabilizar la polarizacin mediante circuitos resistivos, pues
stos elementos disipan potencia extra que podra haberse transferido a la carga. Para lograr hacer estables
trmicamente stos circuitos, debemos compensar la polarizacin, es decir, introducir un elemento en el
circuito que cense las variaciones trmicas y las corrija sin disipar potencia apreciable.
Sabemos que en general, los transistores de Silicio son ms sensibles a las variaciones de la tensin base-
emisor, mientras que los de Germanio lo son a las fluctuaciones en la corriente inversa de saturacin entre
colector y base.
Compensacin de tensin en transistores de Silicio:
Compensacin con un diodo en el circuito de Emisor:
Podemos compensar las variaciones de la tensin base-emisor de un transistor de Silicio
colocando un diodo en el circuito de Emisor. Para que compense las variaciones, ste diodo debe
estar puesto en direccin opuesta a la juntura base-emisor del transistor. Para poder circular la
corriente de seal por l, debemos poner una fuente y una resistencia polarizndolo en directo, de
tal manera que la corriente de reposo se desviar por stos dos elementos encontrando la misma
cada de tensin que en el diodo (por estar stos en paralelo).Vemos sta configuracin en la
figura:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 23 de 71 Resumen de Electrnica Aplicada I

La ecuacin de la corriente de colector es (sacada de la malla
de entrada y despreciando los efectos de
CBO
I ):
( ) [ ]
( )
E B
o BE BB
C
R R
V V V
I
. 1
.

+ +

=
Si derivamos dicha ecuacin respecto a la temperatura (y
considerando al beta constante con la misma), obtenemos lo
siguiente:
( )
E B
o BE
C
R R
T
V
T
V
T
I
. 1
.

+ +
(

\
|


Para que la corriente de colector no vare con la temperatura
se debe cumplir que la variacin trmica de la tensin base
emisor sea igual a la de la tensin del diodo.
Matemticamente:
T
V
T
V
o BE


Con lo que la corriente de colector ser:
( )
E B
BB
C
R R
V
I
. 1
.

+ +
=
Si adems ( )
B E
R R >> + . 1 y 1 >> , entonces la
corriente de colector ser:
E
BB
C
R
V
I =
pero esto ltimo no se cumple en etapas de potencia, porque
disminuye mucho el rendimiento.
Compensacin con un diodo en el circuito de Base:

Podemos compensar las variaciones de la tensin base-emisor de un transistor de
Silicio colocando un diodo en el circuito de Base. Consideraremos constante la
corriente
BB
I , ya que a fines prcticos lo es, debido a que
B
R es grande. La
configuracin es la que se ve en la figura.
Analizando:

+ = +
+
+ =

+ = + =
+ =
E EQ BEQ D D D
EQ
D BB
E EQ BEQ D D D B
BQ D BB
R I V R I V
I
I I
R I V R I V V
I I I
. .
1
. .


Reemplazando una ecuacin en otra, llegamos a:
( )
( )
( )
E B
BE D D BB
EQ
R R
V V R I
I
. 1
.
. 1

+ +
+
+ =
Derivando respecto de la temperatura (y considerando al beta constante con la
misma) obtenemos:
( )
( )
E B
BE D
EQ
R R
T
V
T
V
T
I
. 1
. 1

+ +
|

\
|

+ =


Para que la corriente de emisor no vare con la temperatura se debe cumplir que
la variacin trmica de la tensin base emisor sea igual a la de la tensin del
diodo. Matemticamente:
T
V
T
V
BE D



CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 24 de 71 Resumen de Electrnica Aplicada I
Con lo que la corriente de emisor ser:
( )
( )
E B
D BB
EQ
R R
R I
I
. 1
. . 1

+ +
+
=
Si adems ( )
B E
R R >> + . 1 , entonces la corriente de emisor ser:
E
D BB
EQ
R
R I
I
.
=
pero esto ltimo no se cumple en etapas de potencia, porque disminuye mucho el rendimiento.
Compensacin con dos diodos en el circuito de Base:

Podemos mejorar la compensacin utilizando dos diodos en el circuito
de base. La configuracin y su equivalente de Thvenin son los que
muestran las figuras.

La condicin de compensacin se cumple si:
R R R
D B
= =
y el circuito equivalente queda como se ve en la siguiente figura:

Aqu la corriente de emisor es:
( )
E
BE D
CC
EQ
R
R
V V
V
I
. 1
2
2
+ +
+
=
Para que la misma no vare con la temperatura se debe cumplir que la variacin trmica de la
tensin base emisor sea igual a la de la tensin del diodo. Matemticamente:
T
V
T
V
BE D


Si adems ( )
2
. 1
R
R
E
>> + , entonces la corriente de emisor ser:
( )
E
CC
EQ
R
V
I
. 1 . 2 +
=
pero esto ltimo no se cumple en etapas de potencia, porque disminuye mucho el rendimiento.
/*Estudiar el desarrollo*/

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 25 de 71 Resumen de Electrnica Aplicada I
Veremos que la condicin de compensacin (igualdad de resistores) en la realidad no se cumple
siempre, porque generalmente la resistencia entre base y masa es menor que entre base y fuente.
Mientras ms me acerque a la condicin planteada, mejor se logra compensar el circuito.
Compensacin de corriente en transistores de Germanio:

Para compensar las variaciones de la corriente inversa de saturacin colector-
base en transistores de Germanio, donde su efecto es mayor, ponemos un diodo
de germanio en inverso entre la base y el emisor, como se muestra en la figura.
Si hacemos un anlisis detallado, vemos que:
( )
( )
CBO D C
CBO B C
D B
B
CC
B
BE CC
I I I I
I I I
I I I
R
V
R
V V
I
. 1 . .
. 1 .


+ + =
+ + =
=

=

Si 1 >> , entonces: ( )
D CBO C
I I I I + = .
Derivando respecto a la temperatura (y considerando al beta constante con la
misma):
|

\
|

+ =

T
I
T
I
I
T
I
D CBO C
.

Para que la corriente de colector no vare con la temperatura se debe cumplir
que la variacin trmica de la corriente inversa de saturacin colector-base
sea igual a la de la corriente inversa del diodo.
Matemticamente:
T
I
T
I
D CBO


Con lo que queda:
I I
C
. =
Compensacin usando NTC y PTC:


NTC NTC BE
V R V T
ctte =
E
I


NTC
R T
B E NTC
I V I
ctte =
C
I
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 26 de 71 Resumen de Electrnica Aplicada I


B PTC PTC BE
V V R V T
ctte =
E
I


B PTC PTC
I V R T
ctte =
C
I
Procedimientos de diseo
Datos:
Para poder disear una etapa amplificadora clase A, conocemos o establecemos ciertos datos antes de disear:
Carga (
L
R ): Debemos conocer qu valor tiene la impedancia de carga, que puede ser de un transductor o
la impedancia de entrada de otra etapa.
Ganancia de tensin (
v
A ) y Tensin de Salida (
o
v ): Sabemos qu tensin quiero en la salida y cul es
la tensin que ponemos en la entrada, por lo tanto sabemos la ganancia de tensin. En algunos casos, como
son las etapas intermedias, sabemos la tensin de salida, pues es la que debe excitar la etapa posterior, y
estimamos o establecemos una cierta ganancia, por lo tanto lo que se debe calcular es la tensin de entrada
necesaria.
Fuente de alimentacin (
CC
V ): En ciertos casos conocemos ste valor, ya que podemos haber estado
diseando una etapa posterior y, por lo tanto, ya la hemos establecido. No es prctico disear un
amplificador con varias fuentes. Si no conociramos el dato, debemos elegirlo en funcin de la mxima
tensin de salida que queremos.
Rango de frecuencias de operacin: Debemos saber a qu frecuencias trabajar el amplificador, ya que
esto influye en el tipo de transistor a usar y en el clculo de la reactancia de los capacitores de
acoplamiento.
Diseo de Etapa de Pequea Seal en Emisor Comn:
Podemos establecer ciertos pasos de diseo. Algunos pueden ser salteados si conociramos el dato que se quiere
obtener. stos pasos son:
1. ELECCIN DE
C
R : Teniendo en cuenta el teorema de la mxima transferencia de potencia, debemos
elegir
C
R lo ms parecida posible a la resistencia de carga, idealmente igual. Por ende:
L C
R R =
2. SELECCIN DE
CQ
I : Teniendo en cuenta la tensin de salida, calculo qu corriente pico habr en la
carga:
L
o
L
R
v
i =
max

Como hemos seleccionado
L C
R R = la corriente total de colector pico ser el doble de la corriente pico
en la carga, esto es:
max max
. 2
L c
i i =
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 27 de 71 Resumen de Electrnica Aplicada I
Sabemos que para obtener la mxima excursin de seal en el colector, la corriente de reposo debe ser
igual a la corriente pico de seal. Tomamos siempre un margen de un 20%, para evitar con seguridad que
no entremos ni en saturacin ni en corte. Esto es:
max
. 2 , 1
c CQ
i I =
3. ELECCIN DE
E
R : Veremos que si hacemos cumplir las condiciones dinmicas de ganancia de
tensin, no obtendremos el punto de trabajo esttico esperado, o por lo menos eso es lo que pasa en la
mayora de los casos. Resolvemos ste problema dividiendo en dos la resistencia de emisor. Una parte ser
desacoplada con un capacitor, para que la seal no la vea. La figura al final de la seccin muestra cmo
quedar la configuracin.
Tendremos ahora entonces que redefinir las resistencias de carga dinmica y esttica:
2 1 E E C dc
R R R R + + =
1 E L ac
R R R + =
2 1 E E E
R R R + =
El clculo de
1 E
R se realiza a travs de la frmula de la ganancia de tensin, que en este caso es
aproximadamente
1 E L v
R R A . Entonces, despejando, obtenemos:
v
L
E
A
R
R

=
1

Ahora, debemos obtener la
2 E
R que debe satisfacer las condiciones estticas. Por lo tanto, la despejamos
de la frmula del punto de reposo:

+ + +

=
2 1
. 2
E E C L
CEsat CC
CQ
R R R R
V V
I
1 2
. 2
E C L
CQ
CEsat CC
E
R R R
I
V V
R

=
En ste caso, puede darse la situacin que 0
2
<
E
R , por lo tanto es imposible disear con las condiciones
establecidas. Si para solucionarlo aumentamos la ganancia para disminuir
1 E
R , caer
CQ
I y seguiremos
teniendo el mismo problema. Existen dos formas para solucionarlo: una es aumentando el valor de la
fuente de alimentacin hasta que
2 E
R se vuelva mayor o igual que 0. Si queremos que sea igual a cero, la
reemplazo por ese valor en la frmula anterior y despejo
CC
V ; la otra forma es adaptando la carga
mediante un adaptador de impedancias a un valor menor, entonces disminuye la corriente de reposo.
Como debo sustituir los valores calculados de ambas resistencias por valores comerciales, deber
corroborar que se sigan cumpliendo las condiciones de diseo establecidas.
4. CLCULO DE
CEQ
V Y
C
P : Mediante la malla de salida que ya est constituida, calculo la tensin de
reposo entre colector y emisor de la siguiente manera:
dc CQ CC CEQ
R I V V . =
Luego calculo la potencia que disipa el transistor. Como vimos en la seccin dedicada a ese tema,
tomamos por seguridad el valor:
CQ CC CC C
I V P P . = =
pero sabemos que en realidad es:
CEQ CQ C
V I P . =
5. ELECCIN DEL TRANSISTOR: El transistor debe ser elegido teniendo en cuenta el rango de
frecuencias de operacin (audio, radiofrecuencias, etc.), el tipo de etapa que estamos diseando (de
pequea seal, de seales fuertes o de potencia) y los valores mximos de corriente y tensin o potencia
que hemos obtenido de los pasos anteriores.
6. DETERMINACIN DE
B
R : Para poder cumplir con la estabilidad del circuito polarizado por divisor
de tensin, tenamos una condicin:
( )
E B
R R . 1
10
1
min
+
Si tomamos un valor mayor de
B
R que el que establece esta condicin, haremos inestable al circuito. Si
tomamos uno demasiado menor, baja la ganancia de corriente, porque la seal se deriva a masa a travs de
sta. Concluimos que tomando el valor igual, estamos dentro de los valores de dispersin normales de los
componentes, por lo que es suficiente para que la estabilidad se cumpla. Entonces:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 28 de 71 Resumen de Electrnica Aplicada I
( )
E B
R R . 1
10
1
min
+ =
7. OBTENCIN DE
BB
V : Para determinar la tensin en la base, debemos primero calcular la corriente que
toma el transistor en la misma. sta es:
tip

CQ
BQ
I
I =
Como sabemos,
CQ EQ
I I , estableciendo la malla de entrada, obtenemos:
E CQ BEQ B BQ BB
R I V R I V . . + + =
8. CLCULO DE
1 B
R Y
2 B
R : Como sabemos el teorema de Thvenin nos dice que:
2 1
2
.
B B
B CC
BB
R R
R V
V
+
=
2 1
2 1
.
B B
B B
B
R R
R R
R
+
=
Podemos despejar de estas ecuaciones los valores desconocidos de ambas resistencias en funcin de
valores ahora conocidos. Las ecuaciones quedan de la siguiente manera:
B
BB
CC
B
R
V
V
R =
1

( )
CC BB
B
B
V V
R
R

=
1
2

Al elegir valores comerciales para ambas resistencias, nuevamente debemos verificar que se sigan
manteniendo las condiciones de reposo y los parmetros del diseo.
9. CLCULO DEL CAPACITOR DE EMISOR: Calcularemos dicho valor teniendo en cuenta que la
reactancia del mismo debe ser por lo menos 10 veces menor que la resistencia de emisor, para la menor
frecuencia de operacin. Suponiendo que estamos en audio:
2
. . Hz 40
10
E
E
R
C

=
El amplificador finalmente queda de la siguiente manera.

Diseo de Etapa de Seales Fuertes:
El diseo de amplificadores de seales fuertes utiliza un mtodo grfico, por lo que es necesario contar con las
curvas caractersticas del transistor a usar. Los clculos para los valores de resistencia son los mismos que para el
caso de seales dbiles. Los pasos para el diseo de la excitacin por tensin son:
1. CONSTRUCCIN DE LA CURVA DE TRANSFERENCIA DINMICA: De las curvas de salida del
transistor y con la recta de carga dinmica se obtienen los valores necesarios para trazar la curva de
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 29 de 71 Resumen de Electrnica Aplicada I
transferencia dinmica de la etapa. sta se obtiene tomando para cada valor de
b
I que intercepta la recta
de carga dinmica su correspondiente valor de
c
I , y luego se grafica.
2. TRANSFERENCIA HACIA LA ENTRADA: Con la ayuda de la curva de transferencia dinmica,
pasamos los correspondientes valores mximo, mnimo y de reposo del colector a la base del transistor.
Veremos all que stos valores no cumplirn la simetra.
3. OBTENCIN DE
s
R : Conociendo las ecuaciones planteadas anteriormente para las curvas de entrada
del transistor, y con la restriccin de que la tensin
s
V es simtrica, por lo tanto:
min max s BB BB s
V V V V =
podemos despejar la siguiente frmula para calcular
s
R :
( )
( )
min max
min max
. 2
. 2
b b BQ
BEQ be be
s
I I I
V V V
R
+
+
=
/*Estudiar demostracin*/
ste sera el valor ptimo de la resistencia del generador (o impedancia de salida de la etapa anterior),
para que la alinealidad del circuito de entrada compense a la alinealidad del circuito de salida.

4. ANLISIS Y ADAPTACIN A LAS CONDICIONES DE DISEO: Vemos que una vez calculado
s
R , ste puede ser negativo, cero o positivo.
a. Caso de 0 <
s
R : Deber realizarse nuevamente el diseo, modificando alguna de las
condiciones, debido a la inexistencia de tal componente.
b. Caso de 0 =
s
R : Deber usarse el mnimo valor prctico posible.
c. Caso de 0 >
s
R : sta puede o no ser coincidente con la resistencia del generador especificado:
i. Caso de
gen
R R
s
= : Aqu termina el diseo. Simplemente se utiliza el generador
considerado.
ii. Caso de
gen
R R
s
> : Se deber conectar en serie con la resistencia del generador una
resistencia
x
R tal que
x s
R R R + =
gen
. La desventaja es que sta ocasiona una prdida
de potencia.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 30 de 71 Resumen de Electrnica Aplicada I
iii. Caso de
gen
R R
s
< : Se deber conectar en paralelo una resistencia
x
R tal que
x s
R R R //
gen
= . sta ocasiona una divisin de tensin.

Diseo de Etapa de Potencia acoplada por Transformador:
Para poder implementar sta configuracin debemos tener como datos la resistencia de carga (generalmente de un
altavoz) y la potencia necesaria en esa carga. Los pasos a seguir son:
1. ESTABLECIMIENTO DE LA RELACIN DE TRANSFORMACIN: Debemos elegir una relacin
de transformacin que sea:
2 1 n
2. DETERMINACIN DE LA CORRIENTE DE REPOSO: Calculamos la corriente mxima en la carga
de la siguiente manera:
|

\
|
=
L
L
L
R
i
P .
2
2
max
L
L
L
R
P
i
. 2
max
=
Una vez encontrada la corriente mxima en la carga, hallamos la corriente de reposo como:
n
i
i I
L
c CQ
max
max
= =

Siempre tomamos un margen de seguridad de un 20% aproximadamente en sta eleccin para no entrar en
regin de saturacin o corte:
CQ CQ
I I = . 2 , 1
3. DETERMINACIN DE LA RESISTENCIA DINMICA: Podemos determinar qu resistencia
dinmica debe ver el transistor en el colector para funcionar en ese punto de trabajo. Para ello hacemos:
L ac
R n Z R .
2
refl
= =
4. DETERMINACIN DEL PUNTO DE TRABAJO: Conocemos la corriente de reposo, debemos
determinar la tensin:
ac CQ CEQ
R I V . =
5. ESTABLECIMIENTO DE LA FUENTE DE ALIMENTACIN: La determinamos con la siguiente
frmula:
CQ
CC
CC
I
P
V =
6. DETERMINACIN DE LA RESISTENCIA ESTTICA: La resistencia esttica ser:
+ =
dc CQ CEQ CC
R I V V .
CQ
CEQ CC
dc
I
V V
R

=
Con lo que podemos calcular la resistencia de emisor como:
bob
R R R
dc E
=
7. ELECCIN DEL TRANSISTOR: Sabemos que el rendimiento real mximo de ste tipo de
configuracin es del 33%, entonces la potencia que debe ser capaz de disipar el transistor es de:
L CC C
P P P . 3
max
=
La corriente mxima que debe soportar es de:
CQ C
I I . 2
max
=

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 31 de 71 Resumen de Electrnica Aplicada I
Y la tensin mxima es aproximadamente:
CC CE
V V . 2
max

8. CIRCUITO DE BASE: Finalmente, con el
FE
h del transistor y las consideraciones de estabilidad y
rendimiento de la configuracin de polarizacin elegida (en este caso una polarizacin fija estabilizada por
emisor), obtenemos la resistencia de base como:
( )
CQ
E CQ BEQ CC FE
B
I
R I V V h
R
. .
=
En otros casos, como por ejemplo en polarizacin por divisor de tensin, reemplazo la
CC
V por
BB
V .
TRANSISTOR UNIPOLAR
Clasificacin y caractersticas constructivas:
Los transistores de efecto de campo presentan las siguientes ventajas y desventajas:
Ventajas Desventajas
Son dispositivos sensibles a la tensin con una muy
alta impedancia de entrada
Generan un nivel de ruido menor que los BJT
Son ms estables con la temperatura
Se comportan como resistores variables controlados
por tensin para pequeos valores de la tensin de
salida
Los FET de potencia suelen disipar una potencia
mayor y conmutar corrientes grandes
Presentan una pobre respuesta en frecuencia debido a
la alta capacidad de entrada
Presentan gran distorsin armnica con seales que
no son pequeas
Se pueden daar al manejarlos, debido a la
electricidad esttica
JFET:

Existen JFET de Canal n y de Canal p. Analizaremos todo para
el Canal n, siendo el otro de similar anlisis.
El FET de Juntura (JFET) tiene la composicin interna que
vemos en la imagen. Un canal de tipo n que conecta la fuente (S)
con el drenaje (D). La compuerta (G) controla el ancho de la
zona de transicin, y por ende, el del canal. Es importante aclarar
que por el terminal de compuerta no entra corriente (o es
despreciable), porque es una juntura polarizada en inverso,
entonces:
0 =
G
I
La ecuacin que describe la conductividad del canal es la
siguiente:
L
W q
G
T e e
. . .
=
siendo q la carga del electrn,
e
la movilidad de los electrones,
e
su densidad,
T
W el ancho del canal
y L su longitud. El nico parmetro sobre el que tenemos control externo es el ancho del canal.

Siempre polarizamos la unin compuerta-fuente en inverso. La polaridad de la tensin a aplicar entre
drenaje y fuente es indistinta, aunque se suele utilizar el positivo en el drenaje.
MOSFET Decremental:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 32 de 71 Resumen de Electrnica Aplicada I

El MOSFET de tipo Decremental tiene la estructura
que vemos en la figura. El canal viene construido
con el dispositivo, y la funcin que realiza el
potencial de la compuerta es disminuir su tamao. El
sustrato se conecta al terminal de la fuente (el de
menor potencial), para disminuir las corrientes de
prdida a su valor mnimo posible. Funciona de la
siguiente manera: cuando aplicamos una tensin
entre drenaje y fuente, la corriente pasa por la regin
n de la fuente, sigue por el canal, donde hay
portadores que permiten la conduccin, llega a la
zona n del drenaje y sale por ese terminal. Cuando
polarizamos ms negativa la compuerta que la
fuente, los electrones en el canal son repelidos por el
potencial negativo, y se recombinan con los huecos
del sustrato p, que son atrados por el mismo
potencial. Esa recombinacin implica una
disminucin en la cantidad de portadores en el canal,
y por lo tanto, una disminucin de la corriente que
circular por el mismo.
MOSFET Incremental:

El MOSFET de tipo Incremental tiene la estructura que
vemos en la figura. No existe un canal fabricado con el
dispositivo por el cual circule la corriente. La funcin de
la compuerta es inducir ese canal e incrementar su
tamao. El sustrato se conecta al terminal de la fuente (el
de menor potencial), para disminuir las corrientes de
prdida a su valor mnimo posible.
Se establecen potenciales
DS
V y
GS
V ambos positivos.
El potencial positivo en la compuerta repele a los huecos
del sustrato, y atrae a los electrones (minoritarios), que
inducirn un canal. A medida que
GS
V aumenta a
valores ms positivos, aumenta el tamao del canal,
porque se atraen ms portadores negativos.
Parmetros del JFET:
Tensin de estrangulamiento:
Definimos como tensin de estrangulamiento
P
V a la tensin mnima necesaria entre compuerta y
fuente para que, con un
DS
V pequeo se anule la corriente de drenador, es decir, el canal se agote de
portadores. Matemticamente:
<<
= =
DS
D
V
I
GS P
V V 0
Corriente de drenador de saturacin:
Para
GS
V fijo, si vamos aumentando
DS
V , aumentar la resistencia del canal, y llegar un momento en el
que se producir un estrechamiento del canal en el extremo del drenador. Esto se produce cuando
P DG
V V = . A partir de ese momento,
D
I se mantendr constante en el valor alcanzado. ste valor,
cuando 0 =
GS
V , se denomina corriente de drenador en saturacin
DSS
I , y se define como el mximo
valor que alcanza la corriente de drenador. Matemticamente:
P DS
GS
V V
V
D DSS
I I
=
= = 0
Regiones de Operacin:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 33 de 71 Resumen de Electrnica Aplicada I
Las curvas caractersticas del JFET son las siguientes:

Vemos tres zonas bien marcadas. La
regin de triodo o regin hmica, es
alineal y sirve para utilizar al dispositivo
como una resistencia controlada por
tensin. La regin de saturacin es lineal
y es la regin activa del dispositivo, para
su uso como amplificador. La regin de
ruptura es el lmite de funcionamiento,
ya que aqu se produce la avalancha de
portadores y el dispositivo se destruye.
Regin de triodo:
En la regin de triodo el JFET acta como una resistencia (
ds
r ), cuyo valor es controlado por la tensin
entre la compuerta y la fuente. Esta resistencia es lineal para pequeos valores de
DS
v .
Ecuacin caracterstica:
La relacin tensin-corriente en la regin de triodo es parablica y se describe mediante la
siguiente ecuacin:
(
(

|
|

\
|

|
|

\
|
=
2
1
. 2
P
DS
P
GS
P
DS
DSS D
V
v
V
v
V
v
I i
Para
DS
v pequeo tenemos:
DS
P
GS
P
DSS
D
v
V
v
V
I
i
|
|

\
|
= 1
. 2

Uso como resistencia variable:
Cuando
DS
v es pequeo, si derivamos la expresin anterior, encontraremos la resistencia del
canal para un valor determinado como:
1
1
. 2

(

|
|

\
|
=
P
GS
P
DSS
ds
V
v
V
I
r
Regin lmite:
El estrangulamiento del canal se alcanza cuando
P DG
V V = y por lo tanto
P GS DS
V v v = . Si lo
sustituimos en la relacin tensin-corriente en la regin de triodo, obtenemos:
2
|
|

\
|
=
P
DS
DSS D
V
v
I i
Condiciones:
Si
P DG
V v < estamos en la regin de triodo.
Si
P DG
V v > estamos en la regin de saturacin.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 34 de 71 Resumen de Electrnica Aplicada I
Regin de saturacin:
El JFET en la zona de saturacin opera como una fuente
de corriente constante controlada por
GS
v .
Ecuacin de transferencia:
La ecuacin que vincula la corriente de salida
con la tensin de entrada del JFET es la
denominada Ecuacin de Shockley:
2
1
|
|

\
|
=
P
GS
DSS D
V
v
I i para 0 < <
GS P
v V
sta ecuacin describe la curva de transferencia
del JFET que se muestra en la figura.

Polarizacin del JFET
Introduccin:
Las variaciones ms significativas que producen inestabilidad en el punto de operacin son las dadas en los
parmetros del JFET, es decir, en
P
V e
DSS
I . Como los JFET tienen una gran dispersin entre uno y otro del
mismo tipo, si queremos que sea estable el punto de reposo, debemos buscar configuraciones de polarizacin que
hagan que ste no dependa en gran medida del dispositivo usado. Por suerte, los dispositivos con grandes corrientes
de saturacin tienen grandes tensiones de estrangulamiento, y a la inversa.
Polarizacin Fija:
La polarizacin fija se configura de la siguiente manera:

Colocamos un resistor en el drenaje para
controlar
D
I , y una tensin
GG
V inversa con
una resistencia
G
R entre la compuerta y la
tensin de polarizacin de la misma. Conectamos
tambin a masa la fuente del JFET.
Obtenemos una polarizacin cuyo
GS
V
depender solamente de
GG
V .
Las ecuaciones de ambas mallas son:

+ =
=
DS D D DD
GS GG
V R I V
V V
.

Recta de carga:
De la malla de entrada sacamos la recta de polarizacin del
circuito:
GG GS
V V =
que es la ecuacin de una recta vertical en el punto cuyo
valor es el de la tensin de la fuente colocada en la
compuerta, con lo que nos queda la configuracin de la
figura.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 35 de 71 Resumen de Electrnica Aplicada I
Estabilidad de la polarizacin:
Vemos en la figura que, si bien para el dispositivo alto el punto de operacin es adecuado, para el
dispositivo bajo el punto es muy cercano al corte y est en una regin muy alineal. Concluimos que la
estabilizacin frente a variaciones de los parmetros del JFET es mala.
Autopolarizacin:
Una autopolarizacin se configura de la siguiente manera:

Para ste tipo de polarizacin, colocamos un resistor
en el drenaje, otro en la fuente, y otro entre la
compuerta y masa. Vemos que la fuente es ms
positiva que la compuerta, que est a 0V, con lo que
obtenemos la polarizacin deseada.
Las ecuaciones de ambas mallas son:

( )

+ + =
=
DS S D D DD
S D GS
V R R I V
R I V
.
.

Recta de carga:
De la malla de entrada sacamos la recta de
polarizacin del circuito:
S
GS
D
R
V
I =
que es la ecuacin de una recta con pendiente de
valor
S
R / 1 , con lo que nos queda la
configuracin de la figura.

Estabilidad de la polarizacin:
Vemos en el grfico anterior que para ambos dispositivos, alto y bajo, el punto de operacin est en una
regin central, por lo tanto es ms estable. Para estabilizar mejor, vemos que podramos aumentar
S
R para
disminuir la pendiente, pero esto hace que la corriente sea pequea y, como veremos ms adelante, la
ganancia tambin disminuye.
Polarizacin por divisor de tensin:
Una polarizacin por divisor de tensin se configura de la siguiente manera:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 36 de 71 Resumen de Electrnica Aplicada I

Para ste tipo de polarizacin, colocamos un
resistor en el drenaje, otro en la fuente, y un divisor
de tensin que fije el valor de
G
V . Deberemos
tratar de que
2
R tenga un valor tal que la tensin
en la compuerta sea menor que la tensin en la
fuente del JFET.
Las ecuaciones de ambas mallas son:

( )

+ + =
+ = =
+
DS S D D DD
S D GS G
DD
V R R I V
R I V V
R R
R V
.
.
.
2 1
2


Se debe recordar que el valor de
D
R debe ser tal
que siempre el voltaje entre drenador y compuerta
sea mayor que
P
V , para estar en modo activo.
Recta de carga:
De la malla de entrada sacamos la
recta de polarizacin del circuito:
S
GS
S
G
D
R
V
R
V
I =
que es la ecuacin de una recta
con pendiente de valor
S
R / 1 ,
y ordenada al origen
S G
R V / ,
que corta al eje de
GS
V en el valor
G
V , con lo que nos queda la
configuracin de la figura.
Estabilidad de la polarizacin:
La solucin al problema presentado en la polarizacin anterior se da en sta: la pendiente de la recta es
baja, pero pasa por una corriente mayor ya que intercepta al eje horizontal en
G GS
V V = (voltaje positivo).
Esto, como se ve en la figura, hace que no tengamos tanta variacin del punto de reposo entre un
dispositivo y otro, haciendo que el circuito sea muy estable.
El JFET como amplificador:
Modelo de seales dbiles:
El JFET para seales dbiles es considerado lineal, por eso podemos
encontrar un modelo basado en elementos lineales que lo represente. En
fuente comn, en la entrada idealmente vemos un circuito abierto y en la
salida vemos un generador de corriente controlado con una impedancia
en paralelo. El parmetro de control del generador de corriente es una
transconductancia, porque vincula la corriente de salida con la tensin
de entrada. El modelo queda representado como muestra la figura.
Aqu
m
g es la transconductancia del JFET, que depende del punto de
trabajo, y
ds
r es la resistencia de salida entre drenador y fuente.
Aplicando conversin de fuentes, encontramos un modelo ms sencillo
para el anlisis, que vemos en la figura que sigue. All el parmetro
ds m
r g . = es el factor de amplificacin.
Se puede demostrar que
DQ
ds
I
r
1


CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 37 de 71 Resumen de Electrnica Aplicada I
Transconductancia:
Aplicando el anlisis de cuadripolos, vemos que la
transconductancia es:
GS
D
m
v
i
g

=
Si derivamos la ecuacin de la corriente de drenador, veremos
que llegamos a las siguientes expresiones:
DSS
DQ
P
DSS
P
GSQ
g
P
DSS
m
I
I
V
I
V
V
V
I
g
mo
. 2
1
. 2
=
|
|

\
|
=
3 2 1

donde se nota que la transconductancia depende de los
parmetros del JFET y del punto de trabajo.
Anlisis dinmico y distorsin de segundo armnico:
Sabiendo que al aplicar una seal, ( ) t V V v V v
GS gs GS GS
. sin .
max
+ = + = y reemplazando esto en la ecuacin
de transferencia del JFET, obtenemos:
( ) ( ) t
V
V I
t V
V
V
V
I
V
V I
I i
P
DSS
P
GSQ
P
DSS
P
DSS
DQ D
. . 2 cos
2
. sin . 1
. 2
2
2
max
max
2
max

|
|

\
|

|
|

\
|

|
|

\
|
+ =
/*Estudiar demostracin*/
Analicemos sta expresin:
1. El primer trmino
DQ
I es el punto de trabajo.
2. El segundo trmino
2
max
2
|
|

\
|
P
DSS
V
V I
es un desplazamiento del punto de trabajo esttico que depende de
la amplitud de la seal ingresada al cuadrado.
3. El tercer trmino ( ) t V
V
V
V
I
P
GSQ
P
DSS
. sin . 1
. 2
max

|
|

\
|
es la seal de entrada amplificada en un factor
igual a la transconductancia. El signo menos indica que la seal est en contrafase con la entrada
4. El cuarto trmino ( ) t
V
V I
P
DSS
. . 2 cos
2
2
max

|
|

\
|
es una seal de segundo armnico que aparece como
distorsin.
Como conclusin vemos que cuando ingresamos una seal al JFET se producen dos fenmenos: desplazamiento del
punto de trabajo y distorsin armnica.
Para evitar que se produzcan stos dos fenmenos indeseables debemos restringir el funcionamiento del JFET a:
P
V V <<
max

es decir, una pequea seal de entrada comparada con la tensin de estrangulamiento, para obtener linealidad de
una curva que no lo es. La ecuacin dinmica del JFET quedar entonces:
( ) t V
V
V
V
I
I i
P
GSQ
P
DSS
DQ D
. sin . 1
. 2
max

|
|

\
|

Reflexin de impedancias:
Colocando un generador de seal en cada terminal del JFET, obtendr, haciendo un anlisis dinmico, el siguiente
circuito:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 38 de 71 Resumen de Electrnica Aplicada I

Dependiendo qu generador enmudezca y cul tome como el de ingreso de la seal, es la configuracin en la cul
estar analizando. A travs de ste anlisis puedo obtener las relaciones dinmicas necesarias en cada caso.
Circuito visto desde el drenador:

/*Estudiar demostracin*/
Circuito visto desde la fuente:

/*Estudiar demostracin*/
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 39 de 71 Resumen de Electrnica Aplicada I
Diseo
Datos:
Por lo general, el diseo de la primera etapa (FET) es el ltimo paso en el diseo de un amplificador. Por
ende, conocemos nuestra
L
R que es la impedancia de entrada de la siguiente etapa.
Tambin, por el diseo que venimos haciendo, ya escogimos una fuente de alimentacin, entonces
conocemos tambin
DD
V . Sino podemos estimarla o establecerla de acuerdo a la excursin de salida.
Adems, conocemos la tensin de entrada requerida en la siguiente etapa y la tensin que obtenemos del
transductor, entonces conocemos la
v
A de la etapa.
Pasos de diseo:
1. ELECCIN DEL FET:
Debemos en primera instancia elegir el dispositivo a utilizar. Para ello debemos tener en cuenta la
frecuencia de trabajo de nuestro amplificador, porque los FET tienen una muy pobre respuesta en
frecuencia, y cada tipo responde a un ancho de banda determinado para su uso. Adems, como
generalmente elegiremos
2
DD
DSQ
V
V = , el dispositivo debe ser capaz de soportar esa tensin. Por otra
parte, como conocemos la
i
V que nos entrega el transductor, debemos elegir un FET con
DSS
I y
P
V
adecuados, para que la excursin de la seal de entrada cumpla la condicin de linealidad, es decir que sea
mucho menor que la tensin de estrangulamiento, y as no tengamos distorsin armnica.
2. DIAGRAMA DEL CIRCUITO:

3. DETERMINACIN DEL PUNTO DE TRABAJO:
La ubicacin sugerida de la corriente de reposo de drenador puede ser seleccionada entre 0,3 y 0,7 de
DSS
I para trabajar en la regin de mayor linealidad de la curva de transferencia del JFET.
Generalmente fijaremos un punto de trabajo con las siguientes caractersticas, como un buen comienzo en
el diseo:
2
DD
DSQ
V
V =
P GSQ
DSS
DQ
V V
I
I . 3 , 0
2
= =
En ese punto, la transconductancia vale:
P
DSS
P
GSQ
P
DSS
m
V
I
V
V
V
I
g 42 , 1 1
. 2
=
|
|

\
|
=
4. DETERMINACIN DE RESISTORES DE DRENADOR Y FUENTE:
Hacemos la ecuacin de la malla de salida:
( )
S D DQ DSQ DD
R R I V V + + = .
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 40 de 71 Resumen de Electrnica Aplicada I
Despejando calculamos con datos conocidos, la suma de los dos resistores, que utilizaremos como una
constante:
DQ
DSQ DD
S D
I
V V
R R K

= + =
Como ya sabemos, la ganancia de tensin responde a la frmula:
( )
( )
m
D
L D
S
m
L D
v
g
R K
R R
R
g
R R
A
1
//
1
//
+
=
|
|

\
|
+
=
De donde despejamos el valor de
D
R , lo que nos dar por resultado una ecuacin cuadrtica.
0
1
.
1
.
2
=
|
|

\
|
+ +
(
(

+
|
|

\
|
+ +
L
m
V D L L
m
V D v
R
g
K A R R R
g
K A R A
Por ende habr dos resultados: uno positivo y otro negativo.
Tomaremos como vlido el resultado positivo y tendremos dos opciones:
Que K R
D
> , lo que implica que
S
R ser negativo. Como esto no es posible, se elige un nuevo
punto de trabajo y se recomienza el diseo. Para solucionar el problema podemos aumentar el
valor de la fuente de alimentacin, o disminuir el la corriente de reposo. Para esto ltimo
debemos cambiar el dispositivo elegido. Si no se soluciona de esa manera, utilizamos dos etapas.
Que K R
D
< , entonces podemos calcular la resistencia de fuente como:
D S
R K R =
5. DETERMINACIN DEL VOLTAJE DE COMPUERTA:
De la malla de entrada vemos que:
S DQ GSQ G
R I V V . + =
De sta manera determinamos el voltaje necesario en compuerta para polarizar de la manera que venimos
haciendo. Vemos que el trmino
S DQ
R I . (
RS
V ) debe ser mayor en magnitud que
GSQ
V , que es negativo,
para que
G
V tenga un valor positivo y hagamos funcionar correctamente al FET. Si no se cumpliera sta
condicin, deberamos tomar 0 =
G
V , y realizar otra configuracin de circuito, que analizaremos en el
PASO 7.

6. DETERMINACIN DE LAS RESISTENCIAS DE COMPUERTA:
El valor de
G
R (
2 1
//
G G
R R en el caso de existir el divisor de voltaje), debe ser un valor relativamente
alto por varias razones:
No puede ser 0 =
G
R o de valor pequeo porque la seal se desviara por ese cortocircuito y
anularamos la ventajosa alta impedancia de entrada del dispositivo, con lo que caera la ganancia
de tensin.
No puede ser =
G
R (circuito abierto) porque el dispositivo no estara polarizado en continua
con
GS
V negativo.
Tomaremos entonces un valor arbitrariamente alto de
G
R para permitir la polarizacin, sabiendo que esa
ser la impedancia de entrada de la etapa. Si tuviramos un requerimiento de ganancia de corriente,
debemos adaptarnos con esa resistencia al mismo.
Ahora, como hemos tomado polarizacin por divisor de tensin, debemos calcular
1 G
R y
2 G
R . Para ello,
sabiendo que
2 1
2
.
G G
G DD
G
R R
R V
V
+
= y que
2 1
2 1
.
G G
G G
G
R R
R R
R
+
= , despejamos de ese sistema de ecuaciones las
dos incgnitas, y obtenemos las siguientes frmulas:
G
DD G
G
V
V R
R
.
1
y
DD
G
G
G
V
V
R
R

=
1
2

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 41 de 71 Resumen de Electrnica Aplicada I
7. CONFIGURACIN PARA VOLTAJE DE COMPUERTA NULO:
Si en el PASO 5 determinamos que 0 =
G
V , deberemos eliminar la
2 G
R y configurar una
autopolarizacin. El circuito quedar de la siguiente manera:

Como hemos cambiado el valor de
G
V , debemos recalcular
S
R , que ahora necesitaremos dividir en dos
partes: una libre y la otra desacoplada con un capacitor para alterna, para que pueda cumplir los requisitos
estticos y dinmicos. Tendremos:
2 1 S S Sdc
R R R + = y
1 S Sac
R R =
De la malla de entrada tenemos:
Sdc DQ GSQ G
R I V V . 0 + = =
Despejando obtenemos:
DQ
GSQ
Sdc
I
V
R =
Ahora deberemos recalcular
D
R , a partir de la constante K :
Sdc D
R K R =
Conociendo ese valor, podemos calcular
1 S Sac
R R = desde la frmula de la ganancia de tensin:
( )
|
|

\
|
+
=
1
1
//
S
m
L D
v
R
g
R R
A
Despejamos
1 S
R :
( )
m v
L D
S
g A
R R
R
1 //
1
=
Ahora que conocemos
1 S
R , tenemos dos posibilidades:
Que
Sdc S
R R <
1
, entonces podemos calcular la
2 S
R como:
1 2 S Sdc S
R R R =
El diseo se completa con la misma
G
R elegida en los pasos anteriores.
Que
Sdc S
R R >
1
, entonces
2 S
R sera negativa, lo que es imposible. Determinamos entonces que
el amplificador no se puede disear con la ganancia de tensin requerida y el punto de trabajo
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 42 de 71 Resumen de Electrnica Aplicada I
seleccionado. Debemos retornar al PASO 1, disminuyendo la corriente de reposo o colocar dos
etapas en cascada.
ACOPLAMIENTO ENTRE ETAPAS
Acoplamiento directo:
Dos amplificadores estn acoplados directamente si la salida del primer amplificador se conecta en forma directa a
la entrada del segundo sin utilizar elementos reactivos. En ste tipo de acoplamiento, el nivel de continua de la
salida de la primera etapa se suma al nivel de continua de polarizacin de la segunda. Dos posibles configuraciones
de este tipo de acoplamiento son las siguientes.
Dos etapas de emisor comn:

En sta configuracin utiliza la componente continua de
la salida de la primera etapa como corriente de base
para la segunda. En la segunda se utiliza un conversor
de nivel, en donde la cada de tensin en la resistencia
de colector es igual a la fuente que la polariza, por lo
que el punto en donde se extrae la seal est a 0V en
continua.
Una etapa en emisor comn y otra en colector comn:

Al igual que la anterior, sta configuracin utiliza la
componente continua de la salida de la primer etapa
como corriente de base para la segunda, debido a que la
corriente de polarizacin en colector comn es alta.
La respuesta en frecuencia de ste tipo de configuraciones es muy buena debido a la no presencia de elementos
reactivos.
Configuracin Darlington:
La configuracin Darlington es que muestra la figura:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 43 de 71 Resumen de Electrnica Aplicada I

sta configuracin se utiliza para proveer mayor impedancia de entrada
y muy alta ganancia de corriente. En ste circuito el emisor del primer
transistor est conectado directamente a la base del segundo. Los
colectores estn conectados entre s, aunque esto no es necesario.
Los parmetros de sta configuracin, suponiendo que los transistores
son idnticos, son los siguientes:
Ganancia de corriente:
( )( )
2
2 . 1 .
fe fe fe i
h h h A + + =
/*Estudiar demostracin*/
Impedancia de entrada:
ie i
h R . 2 =
/*Estudiar demostracin*/
En ciertas aplicaciones conviene ajustar la corriente del primer transistor, independientemente de la del segundo.
Esto se puede realizar utilizando el circuito de la siguiente figura:

Veremos que se puede controlar la ganancia de corriente y la
impedancia de entrada, variando el valor de la resistencia colocada.
Los parmetros de sta configuracin, suponiendo que los
transistores son idnticos, son los siguientes:
Ganancia de corriente:
|
|

\
|
+
+ +
+
=
ie B
B
fe
ie B
B
fe i
h R
R
h
h R
R
h A 1
2

/*Estudiar demostracin*/
Vemos que la ganancia de corriente es menor.
Impedancia de entrada:
( )( )
ie B fe ie i
h R h h R // . 1+ + =
/*Estudiar demostracin*/
Configuracin Cascode:

La configuracin Cascode es la que se
muestra en la figura.
Consiste en un amplificador Emisor
Comn acoplado en forma directa con
uno Base Comn. El amplificador Base
Comn cuenta con la ventaja que sus
caractersticas de respuesta en frecuencia
son muy favorables, as como sus altas
ganancia de tensin e impedancia de
salida.
La ganancia de tensin de la etapa de
emisor comn en ste caso es cercana a -
1, debido a que la carga que ve es muy
chica. Esto hace que la capacidad de
salida sea muy chica, debido al efecto
Miller, mejorando su respuesta en
frecuencia. La poca ganancia de tensin
que presenta la etapa de emisor comn se
compensa con la de la etapa de base
comn. Lo mismo, pero a la inversa, pasa
con la ganancia de corriente.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 44 de 71 Resumen de Electrnica Aplicada I
Polarizacin:
La tensin en la base de la etapa Emisor Comn se obtiene, suponiendo corrientes de base nulas, como:
3 2 1
1
1
.
R R R
V R
V
CC
B
+ +
=
La corriente de colector es:
E
BE B
CQ CQ
R
V V
I I

= =
1
2 1

Anlisis dinmico:
Los parmetros de sta configuracin sern:
1
.
fe
L C
C
i
h
R R
R
A
+
(MEDIA)

2
//
ib
L C
v
h
R R
A (ALTA Y NEGATIVA)

2
2
oe
fe
o
h
h
Z (ALTA)

1 ie i
h Z (MEDIA)
/*Estudiar demostraciones*/
Conversores de nivel:

Las configuraciones de conversin de nivel se realizan
para eliminar la componente continua de polarizacin
de una seal, sin utilizar elementos reactivos, que
afectan la respuesta en frecuencia. stas
configuraciones se basan en la colocacin de fuentes de
polaridades distintas, de tal manera que la cada de
potencial entre la fuente y el punto donde yo extraigo la
seal sea justamente del valor de la misma fuente. De
sta manera el potencial esttico en la salida es nulo.
Una configuracin comn es la que se muestra en la
figura.
Anlisis esttico:
La tensin esttica en el punto donde extraigo la salida
es:
2 2
2
.
1
.
E C BE
fe
E s
I o
I R V
h
I R
V V
+
=
donde vemos que podemos controlarla mediante la
cada de tensin en
C
R . Si despreciamos el segundo
trmino, encontramos que:
2 2
.
BE I E C
V V I R
Anlisis dinmico:
Si hacemos un anlisis circuital en alterna, podemos
llegar a que muy aproximadamente:
s o
V V
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 45 de 71 Resumen de Electrnica Aplicada I
Acoplamiento por transformador:
Cuando realizamos un acoplamiento mediante transformador entre etapas, logramos un total aislamiento de la
componente continua, manteniendo los niveles de seales de forma aceptable. La desventaja es que, al utilizar
elementos reactivos (inductores) tenemos una prdida de la respuesta en frecuencia del amplificador.
Acoplamiento RC:
El acoplamiento RC consiste en acoplar etapas de amplificacin mediante la colocacin de un capacitor entre la
salida de uno y la entrada del otro (de reactancia aproximadamente nula para la frecuencia de operacin), de manera
de aislar las componentes continuas y dejar pasar la seal.
Al igual que el caso anterior, al acoplar mediante capacitores perdemos ancho de banda, debido a la presencia de
ste elemento reactivo.
Ventajas y desventajas de cada configuracin:
Veremos las ventajas y desventajas de cada configuracin en comparacin con una monoetapa normal.

Acoplamiento Directo Darlington Cascode Conversor de nivel Transformador RC
i
Z Igual Doble Igual Igual Igual Igual
i
A Producto Cuadrado Un poco menor Igual Producto Producto
v
A Producto Igual Alta Igual Producto Producto
o
Z Igual Menor Alta Igual Igual Igual
BW Igual Igual Mejor Igual Menor Menor
FUENTES DE CORRIENTE CONSTANTE
Definiciones:
Un generador ideal de corriente es aquel cuya impedancia interna es infinita, de tal manera que la corriente que
genera es constante y est toda presente en la carga. Existen dos tipos: los sumideros, en los cuales ingresa la
corriente que circula por la carga, y las fuentes, las cuales generan la corriente que circular por la carga.
Condicin para corriente constante:
Podemos considerar que la corriente es constante en la carga si el valor de sta es mucho menor que la
impedancia interna de la fuente.
Fuentes con transistores:
Con una simple configuracin de polarizacin por divisor de tensin podemos configurar una fuente o un sumidero
de corriente, como se ve en la figura:

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 46 de 71 Resumen de Electrnica Aplicada I
Vemos que:
( )
E B
BE BB
o
R R
V V
I
. 1

+ +

=
Condiciones para corriente constante:
Las condiciones que deben cumplir estos circuitos para proveer una corriente constante a la carga son:
BE BB
V V >> (para eliminar la tensin base-emisor, que depende de la temperatura)
( )
B E
R R >> + . 1 (para eliminar la variacin con respecto al beta)
Cumpliendo stas condiciones, la corriente queda:
E
BB
o
R
V
I =
Estabilidad trmica:
Configuraciones con diodos:
Como vimos en la seccin de compensacin, la corriente de colector es constante si se compensa con uno
o dos diodos cumpliendo las condiciones mencionadas.
Configuracin con diodo Zner:

sta es la configuracin ms utilizada como
fuente o sumidero de corriente constante. La
figura muestra cmo se configura.

Analizando obtenemos que:
E
BE Z
o
R
V V
I

=
/*Estudiar demostracin*/
Si elegimos un diodo Zner cuya variacin
trmica sea igual que la de la tensin base-
emisor, estaremos compensando
trmicamente el circuito, obteniendo mejores
resultados.
Diseo:
Los datos necesarios para disear son:
Corriente de salida
o
I
Rango de variacin de la carga, fundamentalmente su valor mximo.
Los pasos a seguir son:
1. ELECCIN DEL DIODO ZNER: Deberemos elegir un Zner con el mismo coeficiente trmico que la
tensin base-emisor, es decir que debe ser un Zner de tensin menor a 6V, porque ellos poseen
coeficiente negativo.
2. DETERMINACIN DEL RESISTOR DE EMISOR: Determinamos su valor como:
o
BE Z
E
I
V V
R

=
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 47 de 71 Resumen de Electrnica Aplicada I
3. DETERMINACIN DE LA FUENTE DE ALIMENTACIN: Debemos calcularla para el peor caso,
es decir con la mxima resistencia de carga (cae todo en la resistencia interna) y con el transistor saturado,
es decir:
( )
CEsat L E o CC
V R R I V + +
max

4. CLCULO DEL RESISTOR DE LIMITACIN DEL ZNER: ste depende de la corriente que
circula por el Zner, la cual determina el coeficiente de variacin trmica. Por ende, de las curvas que
representan dicha situacin (coeficiente de variacin en funcin de la corriente de Zner, con la tensin de
Zner como parmetro) obtenemos, para el coeficiente trmico esperado, la corriente de Zner, y con ella
obtenemos la resistencia limitadora de la siguiente manera:
Z
Z CC
I
V V
R

=
En el caso que no se requiera compensacin, elegimos un valor de corriente dentro de los lmites
aceptables.
Espejos de corriente:
Los espejos de corriente se utilizan para polarizar etapas amplificadoras en circuitos integrados sin requerir una
cantidad grande de resistencias. Las fuentes de corriente constante proporcionan mayor estabilidad frente a las
variaciones del beta, la temperatura y la fuente de alimentacin.
Espejo comn:

Un espejo de corriente tpico es el que se muestra en la figura.
El transistor Q
1
est conectado como diodo, pero funciona como
transistor, porque est en su regin activa. Suponemos que los
transistores Q
1
y Q
2
estn perfectamente apareados. Como sus bases
estn conectadas entre s, sus corrientes de emisor son iguales.
Haciendo un anlisis de las corrientes, veremos que:

2
1
2
+
=
+
=
ref
ref o
I
I I
/*Estudiar demostracin*/
Y si se cumple que 1 >> , entonces:
ref o
I I
Vemos tambin que la resistencia de salida de Q
2
es:
oe
o
h
Z
1
=
Las desventajas de sta configuracin son:
Resistencia de salida relativamente baja
Alta sensibilidad a las variaciones de la fuente de alimentacin
Necesita resistencias muy grandes para obtener corrientes bajas

Cabe mencionar que para espejos de corriente con salidas mltiples, los errores debido a las corrientes
de base se van acumulando y las corrientes ya no se aproximarn tanto a la de referencia. Para una
configuracin con N salidas, la corriente de salida ser:

N
I
I
ref
o
+
=
1

/*Estudiar demostracin*/
Espejo de Widlar:
Las curvas de salida de un espejo de corriente convencional son muy similares a las de un simple
transistor. Esto indica que el espejo de corriente no se comporta como una fuente ideal de corriente. Otro
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 48 de 71 Resumen de Electrnica Aplicada I
factor a tener en cuenta es que cuando uno necesita corrientes de salida pequeas, debe disponer de un
resistor de referencia muy grande, y esto es imposible de lograr en un circuito integrado.

Para solucionar ste inconveniente existe el espejo de corriente de Widlar,
que lleva un resistor en el emisor de Q
2
, lo que hace que aumente su
impedancia de salida y que la corriente de salida sea bastante menor que la de
referencia, sin necesidad de resistores de tan alto valor. El espejo de Widlar es
el que se ve en la figura.
Si los transistores son iguales, se obtiene entonces una ecuacin de vnculo
entre la corriente de salida y la de entrada:
|
|

\
|
=
o
ref
T E o
I
I
V R I ln . .
/*Estudiar demostracin*/
Podemos calcular la corriente de referencia como:
ref
BE EE CC
ref
R
V V V
I
+
=
Las soluciones de las dos ecuaciones anteriores en conjunto darn distintos
valores para los resistores, adecuados al diseo.
Impedancia de salida de un espejo de Widlar:
Haciendo un anlisis dinmico desde la salida del espejo, con el mismo procedimiento usado para
calcular cualquier impedancia de salida, llegaremos a que:
(
(

+ +
+
ib ref ie E
E fe
oe
o
h R h R
R h
h
Z
//
.
1
1

/*Estudiar la demostracin*/
Vemos que la impedancia de salida aument en un factor de aproximadamente ( )
fe
h + 1 ,
respecto a la del espejo de corriente comn.
Espejos en Cascode:
Cuando se necesitan valores muy altos de impedancia de salida se
utiliza otro arreglo denominado Cascode, en el que se sustituye la
resistencia de emisor por un transistor, tal como muestra la figura:

Haciendo un anlisis similar al caso anterior, vemos que la
impedancia de salida ser:
( )
( )
[ ]
2
2
1
1
fe
oe
o
h
h
Z + =
/*Estudiar la demostracin*/

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 49 de 71 Resumen de Electrnica Aplicada I
Espejo de Wilson:

El espejo de corriente convencional presenta dos
desventajas:
Baja impedancia de salida
Corriente de salida muy dependiente del valor
de beta, sobre todo para los bajos.
stas se pueden salvar mediante la configuracin del
espejo de corriente de Wilson, que presenta una
corriente de salida mucho ms independiente del
beta. Dicha configuracin es la que muestra la figura.
Donde vemos que:
1
2 . 2
. 2
2
2

+ +
+
=


ref
o
I
I

/*Estudiar demostracin*/
Vemos que la independencia del beta se cumple an
para valores bajos del mismo.
Se puede demostrar que su impedancia de salida es:
oe
o
h
Z
. 2

=
/*Estudiar demostracin*/
Vemos que la misma es alta. Esto se ve claramente si
analizamos el aumento o disminucin en la corriente
de salida.
Espejos con Multiemisores:

A veces se requiere que la
transferencia de corriente no sea de
valor unitario, sino que sea mayor o
menor que 1. Para ello se utilizan
espejos de corriente con
multiemisores, tal como muestra la
figura.
Se puede demostrar que la relacin de
transferencia es:
( )( )
N
N
N N
I
I
ref
o

+ + +
+ +
=
1 . 1
. .
2


si
N >>
/*Estudiar demostracin*/
O sea que la corriente de salida es
aproximadamente N veces la
corriente de entrada.
Si los multiemisores estuvieran en Q
3
,
la relacin de transferencia sera:
N I
I
ref
o
1

/*Estudiar demostracin*/
Fuente de corriente como carga activa:
Una fuente de corriente adems de actuar como circuito de polarizacin posee una impedancia interna de
alto valor que puede ser utilizada como elemento de carga de amplificadores. Con ello se consigue obtener
cargas de un alto valor resistivo con un rea de ocupacin muy inferior con respecto a las resistencias de
difusin de ese mismo valor.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 50 de 71 Resumen de Electrnica Aplicada I
Un ejemplo de ste tipo de aplicaciones es el siguiente circuito, en el que la resistencia que ve el colector es la
impedancia de salida del espejo de corriente:

La ganancia de tensin de sta configuracin, utilizando el modelo hbrido aproximado, ser:
( ) ( )
( )
ie
oe oe fe
v
h
h h h
A
1
2
1
1
// .

=
/*Estudiar demostracin*/
El cual es un valor muy alto, lo que permite obtener amplificadores con altas ganancias en pocas etapas.
AMPLIFICADORES DIFERENCIALES
Definicin:
Un amplificador diferencial es aquel que maneja dos seales de entrada, y cuya salida es proporcional a la
diferencia de las mismas. La figura muestra su esquema circuital ms elemental:

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 51 de 71 Resumen de Electrnica Aplicada I
Seales:
Ms all de las caractersticas de las seales que ingresamos a ste amplificador, internamente
trabajaremos con dos seales distintivas para el mismo, que se relacionan con las ingresadas en la entrada.
Modo Comn:
La seal de modo comn
a
v es la semisuma de las seales de entrada:
2
2 1
v v
v
a
+
=
Es decir, que sin importar las caractersticas de las seales de entrada, la seal de modo comn
ser lo que ellas tienen en comn.
Si yo quiero ingresar a voluntad una seal de modo comn, debo ingresarla en ambas entradas,
con la misma amplitud y fase.
Modo Diferencial:
La seal de modo diferencial
d
v es la diferencia de las tensiones de entrada:
2 1
v v v
d
=
Es decir que si las seales de entrada son distintas, lo que tienen en comn es la seal en modo
comn, y lo que tienen de diferencia es la seal en modo diferencial.
Si yo quiero ingresar a voluntad una seal de modo diferencial, debo ingresarla en ambas entradas
con la misma amplitud y en contrafase, o ingresarla en una entrada y derivar a masa la otra.

Podemos decir entonces que siempre las seales de entrada tendrn una componente comn y otra
diferencial, entonces:
2
2
2
1
d
a
d
a
v
v v
v
v v
=
+ =

/*Estudiar demostracin*/
Descripcin y Anlisis:
En todo el anlisis vamos a suponer, a menos que se especifique lo contrario, que los transistores son idnticos, y
que las resistencias de colector tambin lo son.
Anlisis Esttico:
Para el anlisis esttico, conectamos las dos entradas a masa. Veremos que debido a la simetra del
circuito, se cumplen las siguientes ecuaciones:

2
2 1
I
I I
E E
= =

2 1 C C
I I =
2
. .
2 1
I
R V V V
C CC C C
= =
0
2 1
= =
C C OD
V V V
Vemos que la polarizacin del circuito de base se logra al tener una fuente partida para la alimentacin del
circuito. Si no contramos con la misma, podemos hacer un divisor de tensin resistivo, y referir la seal al
punto medio del mismo, con lo que establecemos ese punto como masa y la referencia anterior se vuelve
una tensin negativa respecto a ese potencial.
Anlisis Dinmico:
Para analizar el funcionamiento dinmico, lo dividiremos en dos partes: una con seal en modo comn y la
otra con seal en modo diferencial. Hacemos sta divisin porque el amplificador responde de manera
distinta a stas seales.
Modo Comn:
Ingresamos la misma seal en las dos entradas, es decir que:
2 1
v v =
Entonces:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 52 de 71 Resumen de Electrnica Aplicada I
0 =
d
v
i a
v v =
Haciendo un anlisis circuital llegamos a que las tensiones totales en los colectores son:
C e C c c
C e C c c
R i R i v
R i R i v
. . .
. . .
2 2 2
1 1 1

= =
= =

Y debido a la simetra del circuito y a que estamos en modo comn,
2 1 e e
i i = , entonces:
0
2 1
= =
c c od
v v v
O sea que al ingresar una seal en modo comn, el amplificador diferencial ideal la rechaza.
/*Estudiar demostraciones*/
Modo Diferencial:
Ingresamos la misma seal pero en contrafase en ambas entradas, es decir que:
2 1
v v =
Entonces:
2 1
. 2 . 2 v v v
d
= = 0 =
a
v
Debido a la simetra del circuito y a que estamos en modo diferencial, vemos que
2 1 e e
i i = , por
lo tanto:
I
I
i
I
i i i
e e E E
= + + + = +
2 2
2 1 2 1

Entonces, la tensin que ve la seal en la unin de los emisores es:
( ) 0 .
2 1
= + =
E e e e
R i i v
O sea que la unin de los dos emisores es una masa virtual para la seal diferencial (no as para
la seal de modo comn).

Las tensiones de seal en los colectores es:
C e c
C e c
R i v
R i v
. .
. .
2 2
1 1

=
=

Entonces, la salida diferencial es:
C e c c od
R i v v v . . 2 .
2 1
= =
Vemos que las salidas asimtricas (o individuales) son de la mitad de amplitud que la salida
diferencial.
Para la mxima excursin posible, tenemos que 2
max
I i
e
= , por lo que:
C od
R I v . .
max
=
Es decir que el amplificador diferencial ideal amplifica las seales diferenciales y rechaza las
seales en modo comn.
/*Estudiar demostraciones*/
Rectas de carga:
Modo Comn:
Para analizar la recta de carga esttica, debemos hacer algunas simplificaciones. Esto es: al circular el
doble de corriente en la resistencia de emisor, cada transistor la ve como una resistencia del doble del
valor. Como
E E E
i i i = =
2 1
, entonces:
( )
E E E E E
R i R i v . 2 . . . 2 = =
El circuito que analizaremos para el caso esttico, es el que muestra la figura.
La seal de entrada en condiciones estticas es la seal en modo comn, porque la carga que ve es la
misma. Del circuito analizado, vemos que la recta de carga corresponde a la ecuacin:
E C
CE EE CC
C
R R
v V V
i
. 2
1
1
+
+
=
Donde, si la dibujamos llegaremos al grfico que muestra la figura.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 53 de 71 Resumen de Electrnica Aplicada I


All vemos que al aplicar una seal en modo comn, el punto se desplaza sobre sta
recta.
Para obtener el punto Q, utilizamos la siguiente frmula:
E
BE a EE
C
R
V v V
i
. 2
+
=
/*Estudiar demostracin*/
Que sale de analizar la malla de entrada, y de la cual, reemplazando la seal
a
v por cero, su mximo o su
mnimo, obtenemos los puntos de reposo, mximo y mnimo respectivamente, que se ven en el grfico
anterior.
Modo Diferencial:
Recordemos que, para la seal diferencial, la unin de los emisores es una masa virtual, por lo que el
circuito a analizar es el que se muestra en la figura.
Vemos en el circuito que la nica carga que ve la salida es la resistencia de colector, por lo tanto la
pendiente de la recta de carga en modo diferencial es:
C CE
C
R v
i 1
1
1
=


La misma se muestra en el grfico.


CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 54 de 71 Resumen de Electrnica Aplicada I
Si realizamos una combinacin de las dos rectas de carga, que contemple las variaciones de la seal en modo
comn y en modo diferencial al mismo tiempo, llegaremos a ver que la regin de operacin del amplificador
diferencial es la que se muestra en la figura que sigue.

Vemos que la corriente pico
mxima de colector est
limitada al valor de
min CQ
I ,
debido a la variacin de la
seal en modo diferencial.
Para obtener la mxima
excursin posible
deberamos disminuir la
pendiente de la recta de
carga en modo comn, para
lo cual tendramos que
aumentar
E
R . Pero esto
requerira aumentar tambin
CC
V y
EE
V , para mantener
la corriente inalterada. A
veces dicha solucin no es
prctica.
Polarizacin por fuente de corriente:
Para lograr una solucin ms efectiva al problema anterior, se
polariza al amplificador diferencial con una fuente de corriente
constante. La misma posee una impedancia de salida muy alta
(idealmente infinita), por lo que la recta de carga de modo
comn tender a hacerse de pendiente horizontal. Una
configuracin posible es la que muestra la figura.
Efecto en la regin de operacin:
La regin de operacin quedar ahora de la siguiente
manera:


Como vemos, ahora podemos extraer la mxima excursin de salida an cuando hay componente de modo
comn. Logramos con esto independizar la salida diferencial de la seal de modo comn.
Curva de transferencia:
Podemos establecer una relacin entre la corriente de emisor de seal de los transistores en funcin de las tensiones
de entrada. Para ello establecemos la ecuacin de la corriente de la juntura base-emisor para los dos transistores:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 55 de 71 Resumen de Electrnica Aplicada I

=
=

T
e
T
e
V
v v
S E
V
v v
S E
e I i
e I i
2
1
.
.
2
1

Dividiendo miembro a miembro, obtenemos la ecuacin de transferencia:
T
V
v v
E
E
e
i
i
2 1
2
1

=
Si referimos cada corriente respecto a la suma, que es en realidad la corriente por el resistor de emisor I ,
obtenemos unas ecuaciones en donde se ve ms claramente el funcionamiento del amplificador diferencial. stas
ecuaciones son:
T
V
v v
E
e
I
i
1 2
1
1
1

+
=
T
V
v v
E
e
I
i
2 1
1
1
2

+
=
/*Estudiar demostracin*/
Donde se ve claramente que el amplificador responde slo a la diferencia de las seales, ya que si
a
v v v = =
2 1
,
las corrientes de emisor se dividen equitativamente y la salida diferencial es nula.
Vemos en la siguiente figura la curva de transferencia del Amplificador Diferencial:

Regin de funcionamiento:
Se observa en la curva de transferencia que si
T d
V v . 4 > , un transistor corta y el otro satura, y el circuito
pierde linealidad, adems de independizar la salida diferencial de la entrada del mismo tipo. Entonces
establecemos que para que el amplificador diferencial sea lineal, se debe cumplir que:
mV 100 . 4 <
T d
V v
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 56 de 71 Resumen de Electrnica Aplicada I
Efecto del resistor de Emisor:

Una forma de ampliar la regin de funcionamiento es
conectando resistores entre el emisor de los transistores y el
punto de unin, como se muestra en la figura.
sta configuracin aumenta el rango lineal de la tensin de
entrada, conservando la simetra del amplificador, y
aumenta el rango mientras ms grande es
E
R . El
inconveniente es que la ganancia en modo diferencial
disminuye. El efecto en la curva de transferencia se
muestra en la grfica.

Parmetros:
Al trabajar en el rango de seales mencionado anteriormente, el amplificador es lineal, por lo tanto podemos utilizar
modelos lineales para describir su operacin. Los circuitos vistos desde el emisor y el colector son,
respectivamente:

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 57 de 71 Resumen de Electrnica Aplicada I
Impedancia de Entrada:
Para calcular la resistencia de entrada, debemos dividir el anlisis. Para el caso de modo diferencial, la
resistencia de entrada es la que se ve entre las dos bases, para una seal de entrada diferencial.
Anlogamente, para el modo comn, la resistencia de entrada es la que ve una seal de modo comn.
Impedancia de Entrada en Modo Diferencial:

El circuito equivalente que ve una seal
diferencial en la entrada es el que muestra el
diagrama.
Vemos que la resistencia de entrada es,
sabiendo que
b b b
i i i = =
2 1
:
ie
b
d
id
h
i
v
R . 2 = =
Impedancia de Entrada en Modo Comn:
La resistencia de entrada de modo comn es equivalente al paralelo de las dos resistencias de
entrada de cada uno de los circuitos. Por lo tanto:
( )
E ie ia
R h R . 2 . 1 . 2 + + =
( )
E ia
R R . 1 + =
Pero como ste es un valor alto, y la resistencia entre colector y base

r est en paralelo con la


misma, por encontrarse entre la base y un potencial constante, es significativo su efecto en la
impedancia de entrada del amplificador en modo comn. Por ende:
( ) [ ]
(

+ =
2
// . 1

R
R R
E ia

Transconductancia:
Si expresamos de otra manera las ecuaciones que describen matemticamente al amplificador diferencial,
podemos obtener lo siguiente:
T
d
T
d
V
v
E
V
v
E
e
I
i
e
I
i
+
=
+
=

1 1
2 1

Transfiriendo al colector y realizando algunos pasos matemticos, vemos que:
T
d
T
d
T
d
T
d
T
d
T
d
V
v
V
v
V
v
C
V
v
V
v
V
v
C
e e
e I
i
e e
e I
i
. 2 . 2
. 2
2
. 2 . 2
. 2
1
. . . .
+
=
+
=



Para obtener linealidad, el circuito debe trabajar con
T d
V v . 2 << , entonces podemos desarrollar las
exponenciales como series y conservar los dos primeros trminos. Las ecuaciones quedan:
2 . 2
.
2
.
2 . 2
.
2
.
2 1
d
T
C
d
T
C
v
V
I I
i
v
V
I I
i

+
El primer trmino en ambas ecuaciones es la corriente que se divide equitativamente cuando la seal
diferencial es nula. La corriente de seal ser:
2 . 2
.
2 . 2
.
2 1
d
T
c
d
T
c
v
V
I
i
v
V
I
i


Donde vemos la relacin entre la corriente de cada salida individual y la tensin diferencial en la entrada.
sta relacin tiene dimensiones de transconductancia, por lo tanto definimos que la misma es, para un
amplificador diferencial:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 58 de 71 Resumen de Electrnica Aplicada I
T
m
V
I
g
. 2
.
=
Con lo que:
2 2
2 1
d
m c
d
m c
v
g i
v
g i
Ganancia de Tensin:
Viendo el circuito equivalente para la seal visto desde el emisor, podemos dividir nuevamente el anlisis.
Ganancia de Tensin en Modo Comn:
Para cada entrada en particular en modo comn, la seal ve duplicada la resistencia de emisor,
entonces, se puede demostrar que la ganancia de tensin en modo comn de cada salida individual
es:
E ib
C
a
oa
va
E ib
C
a
oa
va
R h
R
v
v
A
R h
R
v
v
A
. 2
.
. 2
.
2 2
2
1 1
1
+
= =
+
= =


/*Estudiar demostracin*/
Si el circuito es simtrico en transistores y resistencias de colector, las ganancias individuales de
modo comn sern iguales y la ganancia total en modo comn ser nula.
Ganancia de Tensin en Modo Diferencial:
Para la entrada diferencial, la seal ve una masa virtual en la unin de los emisores, entonces, se
puede demostrar que la ganancia de tensin en modo diferencial es:
ib
C
d
od od
vd
h
R
v
v v
A
.
2 1

=

=
/*Estudiar demostracin*/
Relacin de Rechazo de Modo Comn:
En un amplificador diferencial ideal se espera que la ganancia diferencial sea infinita y que la
ganancia en modo comn sea nula. En la realidad se busca que la primera sea muy grande y que la
segunda sea muy chica (no es nula porque no hay simetra exacta).
Podemos definir un parmetro que nos cuantifica la calidad de un amplificador diferencial de
acuerdo a stas dos cantidades: la relacin de rechazo de modo comn ( CMRR ), que es:
va
vd
A
A
CMRR =
O en decibeles:
] dB [ log . 20
|
|

\
|
=
va
vd
A
A
CMRR
Lo esperado entonces en el amplificador diferencial ideal es que CMRR
Se puede demostrar que si el circuito no es simtrico en sus resistencias de colector, sta relacin
se cuantifica como:
C ib
C E
R h
R R
CMRR

=
.
. . 2

/*Estudiar demostracin*/
Rangos de seal de entrada:
Se puede demostrar que:
CQ
T c
ib pap c id
I
V i
h i v
. . 2
.
max
1 max
= =
/*Estudiar demostracin*/
La mxima seal de modo comn est limitada por la saturacin de los transistores.

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 59 de 71 Resumen de Electrnica Aplicada I
Amplificador diferencial con Resistencias de Emisor para Equilibrio:

Cuando los transistores tienen caractersticas
diferentes se suele conectar resistencias entre el
emisor de cada dispositivo y
E
R , o un
potencimetro entre los emisores con el cursor
conectado a
E
R , para que sirva como control de
equilibrio, como se muestra en la figura.
El cursor o los valores de las resistencias se ajustan
de modo que las corrientes estticas de emisor sean
iguales.
El efecto que esto produce es que baja la ganancia
diferencial del circuito.
Amplificador Diferencial con Carga Activa:

Las fuentes de corriente pueden ser utilizadas como
carga activa en un amplificador diferencial. El espejo
de corriente es el circuito que mejor se adapta al tener
una resistencia interna no demasiado elevada la cual
elimina problemas de polarizacin y mantiene una
ganancia muy alta. La figura muestra la estructura de un
amplificador diferencial que tiene una carga activa
constituida por el espejo de corriente formado por los
transistores Q
3
, Q
4
y Q
5
. Por necesidades de
polarizacin la intensidad de referencia de este espejo
tiene que ser la mitad de I ya que las intensidades de
colector de Q
1
y Q
4
, y Q
2
y Q
3
deben ser idnticas.
FUENTES DE ALIMENTACIN
Rectificacin:
La rectificacin de una onda consiste en convertir una seal alterna senoidal (con valor medio nulo) en una seal
continua (no constante), cuyo valor medio no ser nulo. Utilizamos la propiedad de conduccin unidireccional de
los diodos para lograr la rectificacin.
Media onda:
El rectificador de media onda es el que se muestra en la figura. La tensin en el transformador y la tensin
en la carga son como muestra la grfica.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 60 de 71 Resumen de Electrnica Aplicada I


Despreciando la cada de tensin en el diodo y contemplando la
resistencia del bobinado secundario y del diodo dentro de una
S
R , la corriente en el circuito ser:
( )
( ) ( )


=
+
=


. 2 . 0
. 0 . sin . . sin .
max
max
t
t t I t
R R
V
t i
S L

El valor medio de la corriente en la carga ser:

max
I
I
CC
=
/*Estudiar demostracin*/
El valor eficaz de la corriente en la carga ser:
2
max
I
I
ef
=
/*Estudiar demostracin*/
Para calcular la tensin de salida, que depende de la carga, se utiliza la siguiente frmula:
S CC CC
R I
V
V .
max
=


/*Estudiar demostracin*/
Onda completa:
El rectificador de onda completa tiene dos configuraciones posibles, que se muestran en la figura.


La tensin en el transformador y la tensin en la carga sern como muestra la
grfica.
La corriente en la carga tiene la misma expresin que en media onda, slo
que no tiene un intervalo nulo, y su frecuencia es ahora del doble de la
frecuencia original.
El valor medio de la corriente en la carga ser:

max
. 2 I
I
CC
=
/*Estudiar demostracin*/
El valor eficaz de la corriente en la carga ser:
2
max
I
I
ef
=
/*Estudiar demostracin*
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 61 de 71 Resumen de Electrnica Aplicada I
Para calcular la tensin de salida, que depende de la carga, se utiliza la siguiente frmula:
S CC CC
R I
V
V .
. 2
max
=


/*Estudiar demostracin*/
Parmetros:
Existen dos parmetros que definen la calidad de una fuente de alimentacin, independientemente de la potencia
que sea capaz de entregar. stos son el factor de regulacin y el factor de rizado.
Factor de Regulacin:
La regulacin de una fuente es la capacidad de mantener una tensin constante ante variaciones de la
carga.
El factor de regulacin se define como:
% 100 (%)
min
min vaco
reg

=
V
V V
F
Donde
min
V es la tensin que entrega la fuente para la mxima carga (mnima resistencia de carga).
Para una fuente ideal (sin resistencia interna) la regulacin es nula.
Factor de Rizado:
El rizado es la variacin peridica de la tensin que entrega la fuente respecto a su valor medio.
Podemos expresar a toda tensin que entrega una fuente como:
( ) ( ) t v V t v
CC ripple
+ =
donde ( ) t v
ripple
es la variacin peridica de la seal.
El factor de rizado se define como el cociente entre el valor eficaz del ripple y el valor medio de la seal:
CC
ef
CC
ef
V
V
I
I
r

=
Donde
ef
I y
ef
V son los valores eficaces del ripple, es decir de la seal de salida desacoplada de su
componente continua.
Mediante pasos matemticos se puede llegar a que ste factor es, para cualquier forma de onda:
1
2 2 2

|
|

\
|
=

=
CC
ef
CC
CC ef
I
I
I
I I
r
/*Estudiar demostracin*/
Un mayor factor de ripple indica un circuito ineficiente para la alimentacin. Una fuente ideal, tiene
factor de ripple nulo.
Para el rectificador de media onda:
21 , 1 1
2
2
= |

\
|
=

r
Lo que indica que la tensin eficaz de la componente variable de la salida es mayor que la tensin
continua, lo que indica que el circuito es malo.
Para el rectificador de onda completa:
482 , 0 1
2 . 2
2
= |

\
|
=

r
Lo que indica que mejora el circuito por ser mayor la tensin continua que el valor eficaz de su
componente variable.
Filtros:
La corriente en la salida de un rectificador est muy lejos de ser constante, y sus variaciones tan altas traen
inconvenientes en algunos circuitos. Como dichas seales no son senoidales, podemos expresarlas como series de
Fourier. Las expresiones son:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 62 de 71 Resumen de Electrnica Aplicada I
( ) ( )
( )
( )( )
(

+
+ =

=1
max
1 . 2 1 . 2
. . . 2 cos 2
. sin
2
1 1
k
k k
t k
t I t i

(MEDIA ONDA)

( )
( )
( )( )
(

+
=

=1
max
1 . 2 1 . 2
. . . 2 cos 4 2
k
k k
t k
I t i


(ONDA COMPLETA)
Vemos que, adems de la componente continua de la corriente, existen componentes armnicas, que producen
variacin y prdida de potencia til. Para eliminar stas variaciones se utilizan filtros de ripple, que tienden a que la
corriente sea constante en el tiempo.
Filtro con entrada inductiva:
El filtro por inductancia se basa en la propiedad fundamental de ste componente de oponerse a cualquier
variacin de corriente. De sta forma, las variaciones bruscas se suavizarn, tendiendo a que la corriente
sea ms constante.
Rectificador de media onda con filtro por inductor:

La figura muestra el circuito.
La tensin en la carga responder a la siguiente ecuacin:
( ) ( )
|
|

\
|
+
+
=
t
L
R
L
L
L
e t
L R
V R
t v
.
2 2 2
max
. sin . sin
.
.


donde
L
R
L .
arctan

= . Ecuacin vlida para


1
0 t t < < , donde
1
t es el tiempo en el que se anula la tensin, cuyo valor se calcula
numricamente anulando el parntesis de la ecuacin.
La forma de la tensin en la carga
es la que se ve en la grfica.
Vemos que la tensin no cambia
bruscamente en el arranque de cada
ciclo.
La principal desventaja de utilizar
sta configuracin es que nunca nos
aproximamos a una tensin
constante.

Rectificador de onda completa con filtro por inductor:
La figura muestra el circuito:

La diferencia fundamental con el circuito anterior es que la corriente por el inductor no se
interrumpe nunca porque, cuando un diodo deja de conducir, comienza a conducir el otro.
La tensin en la carga responde a una ecuacin muy compleja, por lo que se utilizar una solucin
aproximada.
Representando a la onda rectificada por su serie de Fourier y despreciando los armnicos
superiores al segundo, obtenemos que la corriente del circuito es:
( )
( )
( )
2 2
max max
. . 2 . 3
. . 2 cos . . 4
.
. 2
L R
t V
R
V
t i
L
L

=
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 63 de 71 Resumen de Electrnica Aplicada I
/*Estudiar demostracin*/
donde
L
R
L . . 2
arctan

= .
La tensin de salida tiene la forma que muestra la siguiente figura.

Se puede demostrar que el factor de rizado es:
2
. . 2
1
1
2 . 3
2
|
|

\
|
+
=
L
R
L
r


/*Estudiar demostracin*/
Vemos que el filtrado mejora conforme disminuye la
resistencia de carga.
La regulacin de la fuente debe calcularse teniendo en cuenta
las resistencias del diodo, inductor y transformador, y su
cada cuando circula la corriente continua de salida.
Filtro con entrada capacitiva:
Utilizaremos la propiedad del capacitor de almacenar energa en forma de tensin, de tal manera que
durante los periodos de no conduccin, la tensin se siga manteniendo en la carga.
Rectificador de media onda con filtro capacitivo:

La figura muestra el circuito.
La corriente en la carga se corresponde con
la frmula:
( ) ( ) ( ) + + = t C
R
V t i
L
. sin .
1
2
2
max

donde ( )
L
R C. . arctan = .
Las formas de la corriente en la carga y en el diodo se muestran en la figura.

El punto en el que el diodo comienza a
conducir se lo denomina punto umbral
(
1
t ), y el punto en el que deja de conducir
punto de corte (
2
t ). Vemos que el diodo
tiene perodos cortos de conduccin con
grandes picos de corriente. De la grfica y
de la frmula vemos que si aumentamos el
valor de la capacidad para una carga fija,
aumentamos el valor pico de la corriente.
Tenemos en cuenta esto para elegir el
diodo, ya que un parmetro que
proporciona el fabricante es la corriente
pico repetitiva mxima, que no debe ser
superada en ningn momento, para no
quemar el dispositivo.
En durante el tiempo de no conduccin del
diodo, el capacitor se descarga a travs de
la resistencia de carga con una constante de
tiempo C R
L
. = .
Rectificador de onda completa con filtro capacitivo:
La figura muestra el circuito:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 64 de 71 Resumen de Electrnica Aplicada I

La ecuacin de la corriente es la misma, slo que ahora el intervalo que va de
1
t a
2
t es mayor.
Las consideraciones sobre la corriente en los diodos son las mismas que las hechas en media
onda.
Filtro LC:
La configuracin de un filtro combinado LC es la que muestra la figura.

Lo que estamos logrando con un filtro LC
es combinar las ventajas y desventajas de
ambos, que resultan ser opuestas, para
lograr un mejor filtrado en condiciones
medias. Se ver cuando se analice el rizado
que la propiedad del filtro por inductor de
disminuir el mismo mientras aumenta la
carga, se combina con la propiedad del
filtro capacitivo de disminuir el mismo
mientras disminuye la carga. Obtendremos
as un rizado constante independiente de la
carga.
Para calcular la regulacin debe tenerse en cuenta la resistencia de los diodos, de la bobina y del
transformador.
Definimos el factor de atenuacin como la relacin entre la impedancia total del filtro y la impedancia de
la combinacin paralelo del capacitor y la resistencia de carga. Para que el filtro sea bueno la reactancia
del inductor a la frecuencia de trabajo debe ser mucho mayor que la resistencia de carga (circuito abierto
para el ripple) y la reactancia del capacitor a la misma frecuencia debe ser mucho menor que la resistencia
de carga (cortocircuito para el ripple). Si esto se cumple, el factor de atenuacin ser:
1 . . . . 4
2 2
C L f F
A

/*Estudiar demostracin*/
Podemos demostrar que el rizado es:
C L V
V
r
CC
ef
. . . 12
2
2

=
/*Estudiar demostracin*/
Inductancia crtica:
Definimos inductancia crtica como la mnima inductancia para que el circuito suministre
corriente constantemente a la carga. Para valores menores que la misma, existir un punto de
corte.
Para encontrar dicho valor decimos que la corriente media debe ser mayor que el valor mximo
del ripple:
ef
L
CC
I
R
V
. 2
Se puede demostrar que la inductancia debe ser:
f
R
L L
L
. . 3
crit

=
Experimentalmente, se toma un valor umbral mayor para que nunca se llegue al punto de corte.
ste es:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 65 de 71 Resumen de Electrnica Aplicada I
500
L
R
L
Diseo de filtro capacitivo:
La determinacin de los tiempos correspondientes al umbral y al corte es muy complicada por mtodos
exactos, ya que supone resolver una ecuacin trascendente o utilizar mtodos grficos. Veremos que
pueden obtenerse resultados bastante cercanos utilizando un mtodo aproximado. Otra alternativa es
utilizar las curvas de Shade, que son cuantificaciones de las soluciones a la mencionada ecuacin, para
distintos parmetros.
Mtodo aproximado:
El mtodo consiste en aproximar las curvas de descarga y carga del capacitor mediante segmentos
lineales como se muestra en la figura.

Se puede demostrar que el valor del capacitor
responde a la frmula:
L
R V f
V
C
. . . . 4
. . 2
max


/*Estudiar demostracin*/
Pero una regla prctica permite utilizar otra
frmula con mayor exactitud, ya que al
aproximar con segmentos lineales nos
excedemos del valor. La frmula prctica es:
L
R V f
V
C
. . . . 4
. 5
max


El rizado puede calcularse sabiendo que:
max
1
. .
V
V C R
T

=
y que la carga que pierde el capacitor en ese tiempo es:
1
.T I Q
CC
=
Se puede demostrar que el factor de rizado es:
L
CC
ef
R C f
V
V
r
. . . 3 . 4
1
=

=
/*Estudiar demostracin*/
Mtodo de Shade:
Para utilizar el mtodo de Shade, debemos conocer ciertos datos. Ellos son:
Mnima tensin posible en la carga (
min o
V )
Mxima corriente requerida en la carga (
CC o
I I =
max
)
Mximo porcentaje de rizado permitido ( r % )
Teniendo esos datos, seguimos el procedimiento de diseo:
1. DETERMINACIN DE LA RESISTENCIA DE CARGA: Obtenemos su valor de los datos:
max
min
o
o
L
I
V
R =
Si la fuente es regulable, obtenemos el mnimo valor de resistencia de carga.
2. ESTIMACIN DE LA RESISTENCIA INTERNA: Como no conocemos el valor de
S
R (resistencia interna
que incluye la del transformador, diodos, etc.) lo estimamos entre un 1% y un 10% del valor de la mnima carga.
Si tomamos un valor muy pequeo, la corriente pico no repetitiva (de encendido, debida al teorema del valor
inicial en el capacitor) ser muy grande, ya que sta es su nica limitacin, por lo que estaremos exigiendo ms a
los diodos.
3. CLCULO DEL PARMETRO DE LAS CURVAS DE SHADE: El parmetro es la relacin porcentual
entre la resistencia interna de la fuente y la de carga, entonces:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 66 de 71 Resumen de Electrnica Aplicada I
% 100 .
L
S
R
R
A =
4. OBTENCIN DEL SEGUNDO PARMETRO MEDIANTE LA PRIMER GRFICA DE SHADE: De la
primera grfica, ingresamos por el eje del porcentaje de ripple con el valor determinado por los datos del diseo
hasta cortar la curva que corresponde al valor obtenido para el parmetro. Desde ese punto nos desplazamos
hacia el eje donde estar el valor
L
R C. . .
5. CLCULO DEL CAPACITOR: Con el valor obtenido del segundo parmetro, calculamos el capacitor como:
[ ]
L
L
R f
R C
C
. . . 2
. .
graf

=
6. OBTENCIN DE LA TENSIN DEL SECUNDARIO DEL TRANSFORMADOR MEDIANTE LA
SEGUNDA GRFICA DE SHADE: Con los dos parmetros que tenemos, y conociendo qu configuracin de
rectificacin usamos, ingresamos por el eje de
L
R C. . en la familia de curvas correspondiente, hasta cortar la
curva de nuestro
L
S
R
R
% . Desde all nos movemos hasta encontrar el valor de
max
%
V
V
CC
. Con ste obtenemos la
tensin que deber entregar el secundario del transformador como:
graf
max
max
%
100 .
(

=
V
V
V
V
CC
CC

y su valor eficaz como:
2
max
V
V
ef
=
7. DETERMINACIN DE LA CORRIENTE EFICAZ QUE CIRCULA POR CADA DIODO MEDIANTE
LA TERCERA CURVA DE SHADE: Calculamos el valor del parmetro
L
R C n . . . , siendo 1 = n para
rectificador de media onda, y 2 = n para onda completa. Ingresamos con ste valor y nos desplazamos hasta
cortar la curva de nuestro
L
S
R
R
% . Desde all nos movemos hacia el valor de
CC
ef
I
I
. Determinamos con ste valor
la corriente eficaz que circula por cada diodo como:
CC
CC
ef
ef
I
I
I
I .
graf
(

=
8. OBTENCIN DE LA CORRIENTE PICO REPETITIVA DE CADA DIODO MEDIANTE LA CUARTA
CURVA DE SHADE: Con el mismo parmetro que la curva anterior (
L
R C n . . . ), ingresamos y nos movemos
hasta cortar la curva de nuestro
L
S
R
R
% . Desde all nos desplazamos hacia el valor de
CC
I
I
pico
. Con ste,
calculamos la corriente pico repetitiva de cada diodo como:
CC
CC
I
I
I
I .
graf
pico
pico (

=
9. ELECCIN DE LOS COMPONENTES Y FINALIZACIN DEL DISEO: Elegimos el transformador en
base a la tensin que deber entregar el secundario (
max
V ) y a la corriente media que queremos en la carga
(
CC
I ). Elegimos los diodos teniendo en cuenta la corriente eficaz (
ef
I ) y la corriente pico repetitiva (
pico
I ), as
como la corriente pico no repetitiva que se calcula como:
S
R
V
I
max
PNR
=

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 67 de 71 Resumen de Electrnica Aplicada I
Primera Curva de Shade
PORCENTAJE DE RIPPLE RESPECTO AL PARMETRO
L
R C. .

Segunda Curva de Shade para RMO
PORCENTAJE DE TENSIN MEDIA SOBRE LA TENSIN DEL TRANSFORMADOR RESPECTO AL
PARMETRO
L
R C. .

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 68 de 71 Resumen de Electrnica Aplicada I
Segunda Curva de Shade para ROC
PORCENTAJE DE TENSIN MEDIA SOBRE LA TENSIN DEL TRANSFORMADOR RESPECTO AL
PARMETRO
L
R C. .

Tercera Curva de Shade
CORRIENTE EFICAZ SOBRE CORRIENTE MEDIA POR DIODO RESPECTO AL PARMETRO
L
R C n . . .

CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 69 de 71 Resumen de Electrnica Aplicada I
Cuarta Curva de Shade
CORRIENTE PICO REPETITIVA SOBRE CORRIENTE MEDIA POR DIODO RESPECTO AL PARMETRO
L
R C n . . .

Fuentes reguladas:
Las fuentes vistas hasta ahora (transformador rectificador filtro) tienen algunas desventajas:
Mala regulacin (La tensin de salida vara con la carga)
Mala estabilizacin (La tensin de salida vara con la tensin alterna de alimentacin)
Alta variacin trmica debida a la sensibilidad de los semiconductores con ste parmetro.
Podemos escribir la variacin de la tensin de salida en funcin de tres derivadas parciales que representan factores
de estabilidad:
T
T
v
i
i
v
v
v
v
v
o
l
l
o
i
i
o
o

= . . .
T S i R v S v
T l o i v o
+ + = . . .
Donde
v
S es el factor de estabilizacin,
o
R es la resistencia de salida de la fuente y
T
S es el coeficiente de
temperatura. Supondremos para el anlisis que 0
T
S .

La configuracin ms bsica de una fuente regulada es la que se
muestra en la figura.
Vemos que utilizamos un diodo Zner, que tiene la propiedad
de mantener casi constante su tensin aunque vare la corriente
que pasa por l. Analizaremos dos situaciones de trabajo para
determinar parmetros necesarios para el diseo de ste tipo de
fuentes:
Variacin de la carga: Si variamos la carga, dejando constante la tensin de entrada sin regular, observaremos que
existe un valor mnimo de resistencia de carga por debajo del cual el circuito deja de regular, debido a que la
corriente total est limitada por la resistencia
S
R , y si la mayor parte se va hacia la carga, la corriente en el Zner
no es suficiente para polarizarlo en la regin necesaria.
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 70 de 71 Resumen de Electrnica Aplicada I
+ = + =
min
min max min
L
o
Z L Z
R
V
I I I I
min
min
Z
o
L
I I
V
R

=
Variacin de la tensin de entrada sin regular: Si aumenta dicha tensin, aumenta la corriente I , y como la
carga no ha variado, el aumento de corriente es absorbido por el Zner. Existe entonces un lmite mximo para la
tensin de entrada sin regular, que es impuesto por la mxima corriente que admite el Zner. Para asegurarnos de
estar en la regin en la que el dispositivo regula, debemos tener en cuenta que:
La corriente a travs del Zner es mnima cuando la corriente en la carga es mxima y la tensin de
entrada es mnima.
La corriente a travs del Zner es mxima cuando la corriente en la carga es mnima y la tensin de
entrada es mxima.
L Z
Z i
S L Z
S
Z i
I I
V V
R I I
R
V V
I
+

= + =

=
max min
min
L Z
Z i
S
I I
V V
R
+

= y
min max
max
L Z
Z i
S
I I
V V
R
+

=
Conocemos todos los datos menos
min Z
I ,
max Z
I y
S
R , pero por lo general se cumple que la primera es de un
10% de la segunda. Entonces, despejando obtenemos la corriente mxima que deber soportar nuestro dispositivo:
( ) ( )
max min
max max min min
max
. 1 , 0 . 9 , 0
.
i Z i
Z i L i Z L
Z
V V V
V V I V V I
I

+
=
/*Estudiar demostracin*/
Conociendo ese valor podemos calcular
S
R con las frmulas anteriores.
Se puede demostrar que la variacin de la tensin de salida, dependiendo de los intervalos de tensin de entrada y
de corriente en la carga, es:
Z
S
L S i
o
R
R
I R V
V
+
+
=
1
.

/*Estudiar demostracin*/
De sta expresin vemos que si la resistencia del Zner es nula (caso ideal), la variacin de la tensin tambin lo es.

Vemos de las curvas anteriores que para poder tener gran variacin en la tensin de entrada,
S
R debe ser grande,
porque sino se alcanza muy rpidamente los lmites de funcionamiento del dispositivo.
Si analizamos el circuito dinmicamente, es decir, para el rizado, obtendremos que, el rizado de salida cumple la
siguiente ecuacin:
( )
i
S L Z
L Z
o
v
R R R
R R
v
+
=
//
//

Pero como siempre se cumple que
L Z
R R << y
S Z
R R << , entonces, el rizado a la salida ser:
CasIngenieros Autor:
http://www.gratisweb.com/casingenieros Juan Pablo Mart
U.T.N. F.R.M. Pgina 71 de 71 Resumen de Electrnica Aplicada I
i
S
Z
o
v
R
R
v
Vemos que el rizado a la salida disminuye cuando disminuye
Z
R y aumenta
S
R .
La impedancia de salida de la fuente se puede demostrar que es aproximadamente:
Z o
R Z
Ventajas y desventajas:
Ventajas:
o Baja impedancia de salida
o Pocos componentes necesarios para el armado
Desventajas:
o Gran disipacin de potencia en
S
R
o No se pueden manejar grandes corrientes por la limitacin del Zner
o Cuando las corrientes son grandes, la regulacin es mala
Fuentes reguladas bipolares:
Para solucionar la limitacin del manejo de grandes corrientes, se puede aadir un transistor a la configuracin
anterior, como muestra la figura.
En ste circuito, la corriente que entrega el circuito regulador
del Zner es veces menor que la corriente en la carga, por lo
que mejora la regulacin.
Las principales relaciones de corrientes y tensiones en el
circuito son:
S
Z i
R
V V
I

=
B Z
I I I + =

L
B
I
I =
BE Z o
V V V =
Anlisis de la regulacin:
Variacin de la carga:
o L B BE o L
V I I V V R
Variacin de la tensin de entrada: ctte =
L Z i
I I I V
Se puede demostrar que la variacin de la tensin de salida, dependiendo de los intervalos de tensin de entrada y
de corriente en la carga, es:
Z
S
L
S i
o
R
R
I
R V
V
+

+
=
1


/*Estudiar demostracin*/
que es similar a la expresin anterior pero el intervalo de corriente de carga est dividido por beta.
Se puede demostrar que el rizado es:
i
S
Z
o
v
R
R
v =
/*Estudiar demostracin*/
que es igual al caso anterior.

Potrebbero piacerti anche