Sei sulla pagina 1di 15

2010

CUARTA UNIDAD : EL AMPLIFICADOR OPERACIONAL(OP-AMP)


B B

C D A
E

D5

V1

R9 VCC

C3

R7

Q1 Q2

C1 Vi
1/1V 1kH z

+ U1

C2 R6

U2

D1 D2 R

R3 R2

R1

R4 R5
D
6

D3 D4
Q3

R
Q4

Felipe Isaac Paz Campos UNI


-VCC

R10 V2

R8

C4

12/10/2010

CAPTULO 6 EL AMPLIFICADOR OPERACIONAL (OP-AMP). 6.1 Introduccin El amplificador operacional (habitualmente llamado OP-AMP) es un circuito electrnico (normalmente se presenta como circuito integrado) que tiene dos entradas y una salida. La salida es la diferencia de las dos entradas multiplicada por un factor (A) (ganancia): Vout = A (V+ V). El primer amplificador operacional monoltico data de los aos 1960, era el Fairchild A702 (1964), diseado por Bob Widlar. Le sigui el Fairchild A709 (1965), tambin de Widlar, y que constituy un gran xito comercial. Ms tarde sera sustituido por el popular Fairchild A741(1968), de David Fullagar, y fabricado por numerosas empresas, basado en tecnologa bipolar. Originalmente los OP-AMP se empleaban para operaciones matemticas (suma, resta, multiplicacin, divisin, integracin, derivacin, etc) en calculadoras analgicas. De ah su nombre. 6.2 El OP-AMP IDEAL El OP-AMP ideal tiene una ganancia infinita(A), una impedancia de entrada infinita(Zi), un ancho de banda tambin infinito(BW), una impedancia de salida nula(Zo), un tiempo de respuesta nulo y ningn ruido. Como la impedancia de entrada es infinita, tambin se dice que la corriente de entrada (Ii) es cero. 6.3 Smbolo El smbolo de un MONOLITICO es el mostrado en la figura 6.1.

+VS V+

Vout

V+ -VS Figura 6.1

En la figura 6.1 las terminales son: V+ : Entrada no inversora V-: Entrada inversora Vout: Voltaje de salida +VS: Voltaje de alimentacin positiva -VS: Voltaje de alimentacin negativa Las terminales de alimentacin pueden recibir diferentes nombres, por ejemplo en los OP-AMP basados en FET se les llama VDD y VSS respectivamente. Para los basados en BJT son VCC y VEE. Normalmente los pines de alimentacin son omitidos en los diagramas elctricos, figura 6.2.

Figura 6.2

6.4 Comportamiento del OP-AMP en continua (DC) Se explicar el comportamiento del OPAMP en DC para cuando se tiene lazo abierto y lazo cerrado. 6.4.1 Lazo abierto Si no existe realimentacin la salida del OP-AMP ser la resta de sus dos entradas multiplicada por un factor. Este factor suele ser del orden de 100.000 (que se considerar infinito en clculos con el componente ideal). Por lo tanto si la diferencia entre las dos tensiones es de 1V la salida debera ser 100V. Debido a la limitacin que supone no poder

91

entregar ms tensin de la que hay en la alimentacin, el OP-AMP estar saturado si se da este caso. Si la tensin ms alta es la aplicada a la patilla +, la salida ser la que corresponde a la alimentacin +VS, mientras que si la tensin ms alta es la de la patilla -, la salida ser la alimentacin -VS. 6.4.2 Lazo cerrado Se conoce como lazo cerrado a la realimentacin en un circuito. Aqu se supondr realimentacin negativa. Para conocer el funcionamiento de esta configuracin, se parte de las tensiones en las dos entradas exactamente iguales, se supone que la tensin en la patilla + sube y, por tanto, la tensin en la salida tambin se eleva. Como existe la realimentacin entre la salida y la patilla , la tensin en esta patilla tambin se eleva, por tanto la diferencia entre las dos entradas se reduce, disminuyndose tambin la salida. Este proceso pronto se estabiliza y se tiene que la salida es la necesaria para mantener las dos entradas, idealmente, con el mismo valor. Siempre que hay realimentacin negativa se aplican estas dos aproximaciones para analizar el circuito: V+ = VI+ = I- = 0 6.5 Comportamiento del OP-AMP en alterna (AC) En principio la ganancia calculada para continua puede ser aplicada para alterna, pero a partir de ciertas frecuencias aparecen limitaciones. 6.6 Parmetros DEL OP-AMP Ganancia en lazo abierto. Indica la ganancia de tensin en ausencia de realimentacin. Se puede expresar en unidades naturales (V/V, V/mV) o

logartmicas (dB). Son valores habituales 100.000 a 1.000.000 V/V. Tensin en modo comn. Es el valor medio de tensin aplicado a ambas entradas del operacional. Tensin de Offset. Es la diferencia de tensin, aplicada a travs de resistencias iguales, entre las entradas de un operacional que hace que su salida tome el valor cero. Corriente de Offset. Es la diferencia de corriente entre las dos entradas del operacional que hace que su salida tome el valor cero. Margen de entrada diferencial. Es la mayor diferencia de tensin entre las entradas del operacional que mantienen el dispositivo dentro de las especificaciones. Corrientes de polarizacin de entrada. Corriente media que circula por las entradas del operacional en ausencia de seal. Slew rate. Velocidad de cambio de la tensin de salida ante un escaln a la entrada. Se mide en V/s, kV/s o similares. Rechazo de Rizado en modo comn. Relacin entre la variacin de la tensin de offset y el valor de la tensin en modo comn. Se mide en dB. 6.7 Limitaciones DEL OP-AMP Saturacin Un OP-AMP tpico no puede suministrar ms de la tensin a la que se alimenta, normalmente algunos voltios menos. Cuando se da este valor se dice que se satura, pues ya no est amplificando.

92

La saturacin puede ser aprovechada por ejemplo en circuitos comparadores. Un concepto asociado a ste es el Slew rate. Tensin de offset Es la diferencia de tensin que se da entre sus dos patillas de entrada cuando la tensin de salida es nula. Se puede expresar su dependencia de la temperatura (T) como: VOFFSET VOFFSET VOFFSET (TO ) (T TO ) (6.1) T Donde T0 es una temperatura de referencia. Una caracterstica derivada de sta es el PSRR que se expresa como: VOFFSET 1 (6.2) PSRR VCC Capacidades El OP-AMP presenta capacitancias parsitas, las cuales producen una disminucin de la ganancia conforme aumenta la frecuencia. Caracterstica Tensin-Frecuencia. Al OP-AMP tpico tambin se le conoce como amplificador realimentado en tensin (VFA). En l hay una importante limitacin respecto a la frecuencia: El producto de la ganancia en tensin por el ancho de banda es constante. Como la ganancia en lazo abierto es del orden de 100.000, un amplificador con esta configuracin slo tendra un ancho de banda de unos pocos Hercios. Al realimentar negativamente se baja la ganancia a valores del orden de 10 a cambio de tener un ancho de banda aceptable. Existen modelos de diferentes OP-AMP para trabajar en frecuencias superiores, en estos amplificadores prima mantener las caractersticas a frecuencias ms altas que el resto, sacrificando a

cambio un menor valor de ganancia u otro aspecto tcnico. 6.8 Estructura del OP-AMP. Aunque es usual presentar al OP-AMP, como una caja negra con caractersticas ideales es importante entender la forma en que funciona, de esta forma se podr entender mejor las limitaciones que presenta. Los diseos varan entre cada fabricante y cada producto, pero todos los OP-AMP, tienen bsicamente la misma estructura interna, que consiste en tres etapas: a.- Amplificador diferencial: es la etapa de entrada que proporciona una baja amplificacin del ruido y gran impedancia de entrada. Suelen tener una salida diferencial. b.- Amplificador de tensin: proporciona una ganancia de tensin. c.- Amplificador de salida: proporciona la capacidad de suministrar la corriente necesaria, tiene una baja impedancia de salida y, usualmente, proteccin frente a cortocircuitos. En la figura 6.3 se muestra la estructura del OP-AMP LM741.
B B

C D A
E

B Figura 6.3

En el diagrama de la figura 6.3 se destaca: La etapa de la parte A el amplificador

93

diferencial. ste es el responsable de que las corrientes de entrada no sean cero, pero si respecto a las de los colectores (Ntese como a pesar de aproximar las corrientes de entrada a 0, si stas realmente fueran 0 el circuito no funcionara). La impedancia de entrada es de unos 2M. Las etapas de la parte B son espejos de corriente. El superior de la izquierda sirve para poder soportar grandes tensiones en modo comn en la entrada. El superior de la derecha proporciona una corriente a la circuitera de salida para mantener la tensin. El inferior tiene una baja corriente de colector debido a las resistencias de 5k. Se usa como conexin de gran impedancia a la alimentacin negativa para poder tener una tensin de referencia sin que haya efecto de carga en el circuito de entrada. Los pines llamados Offset null son usados para eliminar las tensiones de offset que pueda haber en el circuito. La etapa de ganancia en tensin es NPN. La seccin de la parte C es un desplazador de tensin. Esto proporciona una cada de tensin constante sin importar la alimentacin. En el ejemplo 1V. Esto sirve para prevenir la distorsin. El condensador se usa como parte de un filtro paso bajo para reducir la frecuencia y prevenir que el OP-AMP oscile. La salida en la parte D es un amplificador PNP seguidor con emisor push-pull. El rango de la tensin de salida es de un voltio menos a la alimentacin, la tensin colector-emisor de los transistores de salida nunca puede ser totalmente cero. Las resistencias de salida hacen que la corriente de salida est limitada a unos 25mA. La resistencia de salida no es cero, pero con realimentacin negativa se aproxima.

6.9 Diferentes encapsulados En la figura 6.4 se muestran dos de los encapsulados ms comunes utilizados para los OP-AMP.

Figura 6.4

6.10 Anlisis de circuitos con OP-AMP. Para analizar un circuito en el que haya OP-AMP, este anlisis se har considerando las Caractersticas ideales del OP-AMP. Zi ; Zo0; A; V+ = V- Si existe realimentacin. 6.11 Aplicaciones del OP-AMP Debido a la sencillez con que funciona un OP-AMP, existe un nmero inmenso de aplicaciones, que las podemos dividir en dos grandes grupos: aplicaciones lineales y aplicaciones no lineales. 6.11.1 Aplicaciones Lineales. En las aplicaciones lineales se debe garantizar retroalimentacin negativa, para que el OP-AMP se comporte como un amplificador. Para que exista retroalimentacin negativa en OP-AMP el lazo de retroalimentacin se debe dar por el pin inversor (V-).

94

a.- Amplificador inversor.


R2 vi
-1/1V

b.- Amplificador no inversor.


R2 I2 V Ii vi
-1/1V +

I2 R1 I1 V Ii
+

R1 vo I1

1kHz

vo

Figura 6.5

El anlisis del circuito de la figura 6.5 es el siguiente: V+ = V- = 0V (6.3) Definiendo corrientes: I1 I 2 I i I 2 (6.4) Ya que Ii = 0A vi 0V 0V vo (6.5) R1 R2 Despejando vo de (6.5): R vo vi 2 (6.6) R1 Se denomina amplificador inversor ya que la seal de salida es igual a la seal de entrada (en forma) pero con la fase invertida 180 grados.

1kHz

Figura 6.6

El anlisis del circuito de la figura 6.6 es el siguiente: V+ = V- = Vi Definiendo corrientes:


I1 I2 Ii I2

(6.8) (6.9)

Ya que Ii = 0A
0V vi R1
R2 R1

vi

vo R2

(6.10)

Despejando vo de (6.10):
vo ( 1)vi

Zi

vi I1

vi vi R1

R1

(6.7)

(6.11)

De la ecuacin (6.7) se observa que se puede controlar la impedancia de entrada mediante la eleccin de R1. Esta configuracin es una de las ms importantes, porque gracias a esta configuracin, se puede elaborar otras configuraciones, como la configuracin del derivador, integrador, sumador etc.

Zi
V1

vi Ii

vi 0A
R1 I1 R2 I2 R3 I3 Figura 6.7 V Ii
+

(6.12)

c.- Amplificador Sumador.


-1/1V

1kHz

R4 I4

-1/1V

V2

1kHz

V3
-1/1V

Vo

1kHz

95

El anlisis del circuito de la figura 6.7 es el siguiente: V+ = V- = 0V Definiendo corrientes:


I1 I 2 I 3 I i Ya que Ii = 0A I4

Con V2 = 0V V =V= 0V
I1 I2 Ii I2

(6.19) (6.20)

(6.13)

(6.14) (6.15)

Con Ii=0A y aplicando la ley de ohm en la ecuacin (6.20):


V1 R1
Vo1

I1

I2

I3

I4

Vo1 Entonces: R2
R2 V1 R1

Aplicando la ley de ohm:


V1 R1 V2 R2 V3 R3 Vo R4

(6.21)

Despejando Vo:
Vo ( R4 V1 R1 R4 V2 R2 R4 V3 ) R3

Para calcularVo2 se apaga V1 y se deja V2 (6.16)

V ' V2
(6.17)

R2 R1 R2
R1 R1 R2

(6.22)

Si R1=R2=R3=R4 Entonces:
vo (V1 V2 V3 )
R2 V1
-1/1V

d.- Amplificador Substractor.


I2 R1 I1
1kHz -1/1V

Vo 2

(6.23)

Ya que: V ' V Entonces:

V
Ii

V2
Vo

R2 R1 R2

Vo 2

R1 R1 R2

(6.24)

V2

R1

V
R2

Despejando Vo2 se obtiene:


Vo 2 R2 V2 R1

1kHz

(6.25)

Figura 6.8

El anlisis del circuito de la figura 6.8 es el siguiente: Calculando el voltaje de salida por medio del mtodo de superposicin:
Vo Vo1 Vo 2

Sustituyendo (6.21) y (6.25) en (6.18):


Vo R2 (V2 V1 ) R1

(6.26)

(6.18)

6.11.1.1 EJEMPLOS 6.A Ejemplo # 1 Para el circuito mostrado en la figura 6.9, calcule Vo.

Donde el Vo1 es la contribucin de V1 y Vo2 es la contribucin de V2. Para calcular Vo1 se apaga V2 y se deja V1

96

V1 2Vp
1kHz

R1 5k I1 R2 5k V I2 R3 5k I3 Figura 6.9 Ii
+

R4 10k I4 15V 0V Vo

12V R1
10k

10k

R4

V2 5Vp
1kHz

V1

R3

15V +

1k

Vo R2
10k

V3 3Vp
1kHz

Figura 6.10

El anlisis del circuito de la figura 6.9 es el siguiente: V+ = V- = 0V Definiendo corrientes:


I1 I 2 I 3 I i Ya que Ii = 0A I4

V1

12V (10 k // 1k ) (10 k // 1k ) 10 k

1V

(6.32) (6.33)

(6.27) (6.28) (6.29)

Vo

10k 1Vx( ) 1k

10V

Ejemplo # 3 El circuito mostrado en la figura 6.11 es un convertidor digital analgico calcule Vo para cada una de las combinaciones posibles en su entrada.
R=10k R=10k R=10k

I1

I2

I3

I4

Aplicando la ley de ohm:


V1 V2 V3 Vo R1 R2 R3 R4 Despejando Vo: R R4 Vo ( 4 V1 V2 R1 R2

(6.30)
R4 V3 ) R3

VRef
10V

IRef I3

I3
2R
20k

I2
2R

I1
2R

2R
20k

20k

2R

I2

20k

I1

20k

Io
Do=LSB

D3=MSB

D2

D1

(6.31)
10k

Sustituyendo valores: 10k 10k Vo ( 2V 5V 5k 5k

Isal

RF
15V +

10k 3V ) 5k
I Re f I3 I2

Vo
-15V

Figura 6.11

Vo 20V Matemticamente, este sera el voltaje de salida, pero elctricamente esto es imposible, ya que el circuito se alimenta con 15V. Por lo tanto el voltaje 15V de salida es Vo Ejemplo # 2 Para el circuito mostrado en la figura 6.10 calcule Vo.

VRe f R I Re f 2 I3 2 I2 2 I1 2 I Re f 4

(6.35) (6.36) (6.37) (6.38) (6.39)

I1 Io

I Re f 8 I Re f 16

97

Vo
I sal

I sal RF
(resolucin) xD

(6.40) (6.41) (6.42) (6.43)

1 VRe f x 2n R VRe f 1 Vo ( x n ) RF xD R 2 En la tabla 6.1 se muestra Vo. resolucin


Entrada digital D3 D2 D1 0 0 0 0 0 0 0 0 1 1 1 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 1 1 0 0 1 1 0 0 1 1 0 0 1 1 0 0 1 1 Do 0 1 0 1 0 1 0 1 0 1 0 1 0 1 0 1
Entrada decimal

Voltaje de salida

Vo
0 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15

VRe f R

1 ) RF xD 2n

E1 E2 1 E xR E2 (1 ) 1 (6.48) aR a a E E 1 E Vo 2 E1 1 2 xR E1 (1 ) 2 (6.49) aR a a Sustituyendo (5.47) y (5.48) en (5.43): 1 E1 1 E2 Vo E2 (1 ) E1 (1 ) a a a a 2 (6.50) Vo ( E2 E1 )(1 ) a Vo1 E2

0V -0.625V -1.25V -1.875V -2.5V -3.125V -3.75V -4.375V -5V -5.625V -6.25V -6.875V -7.5V -8.125V -8.75V -9.375V

6.11.2 Aplicaciones no Lineales. a.- Derivador ideal


R Vi
-1/1V

1kHz

Vo Figura 6.13

Tabla 6.1 Ejemplo # 4 Para el circuito mostrado en la figura 6.12, calcule Vo.
E2
+

Deriva e invierte la seal respecto al tiempo.


Vo
+

RC

Vo1 R

dvi dt
R2

(6.51)

b.- Oscilador puente de Wien

E1>E2

aR I
+

Vo

R1

Vo2

Vo

E1 Figura 6.12 C

Va
R

Vo Vo1 Vo 2

Vo1 Vo 2 E2 E1 IxR IxR

(6.44) (6.45) (6.46)


Vo Va R2 R1 1

Figura 6.14

E1 E2 (6.47) aR Sustituyendo (6.47) en (6.46) y en (6.45): I

(6.52)

98

Va Vo

R 1 SCR R 1 SCR 1 SCR SC

VCC

(6.53)
Vi VRef
+

Vo -VCC Figura 6.16

Para garantizar la oscilacin se debe cumplir:


fo 1 2 CR

(6.54)

Si Vi < VRef Vo = VCC-Vperd Si Vi VRef Vo = -VCC+Vperd

R2 2 (6.55) R1 c.- Comparadores de Voltaje: Voltaje de Referencia en pin inversor y voltaje de entrada en pin no inversor, figura 6.15.
VCC VRef Vi -VCC Figura 6.15
+

Vo

En algunas aplicaciones no es conveniente usar comparadores de voltajes con operacionales, cuando se necesita rapidez en la respuesta de salida. Los amplificadores operacionales son un poco lento debido a su pequea capacitancia interna de aproximadamente 10pF. En estos casos se deben usar comparadores especficos. Comparadores especficos: LM 311, LM306, LM 393, LM 339 (4 comparadores de voltaje). LM 311 (colector abierto) Voltaje de Referencia en pin no inversor y voltaje de entrada en pin inversor, figura 6.17.
VCC

Si Vi < VRef Vo = -VCC+Vperd Si Vi VRef Vo = VCC-Vperd Donde Vperd 1V Mximo. En la mayora de los casos se considera este voltaje despreciable y el voltaje de salida es: Vo = VCC o Vo = -VCC segn sea el caso. Voltaje de Referencia en pin no inversor y voltaje de entrada en pin inversor, figura 6.16.

Vi VRef

Vo -VCC Figura 6.17

Si Vi VRef Vo = -VCC Si Vi < VRef Vo = Cto abierto Voltaje de Referencia en pin inversor y voltaje de entrada en pin no inversor, figura 6.18. 99

VCC VRef Vi -VCC Figura 6.18


+

Inconvenientes de los comparadores de voltaje.


Vo

Estos inconvenientes se presentan en los comparadores de voltaje con OP-AMP o con los compradores especficos, Figura 6.21.
Vi

Si Vi VRef Vo = Cto abierto Si Vi < VRef Vo = -VCC Debido que Cto abierto no es ningn estado lgico, hay que agregar una resistencia en el pin de salida, figura 6.19.
V VCC R Vi VRef -VCC Figura 6.19
+

Falsos puntos de disparos

Punto de disparo (Vref)

Vo Figura 6.21 Vo t

Si Vi VRef Vo = -VCC Si Vi < VRef Vo = V Si invertimos las entradas, figura 6.20.


V VCC R VRef Vi -VCC Figura 6.20
+

En el grfico de la figura 6.21 se nota que el voltaje de salida oscila en los falsos puntos de disparo debido a la distorsin de la seal de entrada. Para esto existe una solucin dada por Schmitt Trigger, mostrada en la siguiente figura 6.22.
Vi Falsos puntos de disparos Punto de disparo1 (Vref1)

Punto de disparo2 (Vref2) Vo Vo Figura 6.22 t

Si Vi VRef Vo = V Si Vi < VRef Vo = -VCC

100

El circuito electrnico para esta solucin se muestra en la figura 6.23.


VCC1 R3 VCC2
+

VRe f 1 VCC 1
VRe f 1 4.84V

R2 // R3 R2 // R3 R1

15V

4.76 k 4.76 k 10 k

V R4

R1

De la ecuacin (5.57) se obtiene: R2 // R3 R2 // R1 VRe f 2 VCC 1 V R2 // R3 R1 R2 // R1 R3


VRe f 2 4.84V 12 x 3.33k 3.33k 100k 5.23V

Vo R2 Vi Figura 6.23

La forma de onda del voltaje de salida se muestra en la figura 6.25.


20V 5.23V 4.84V

Si Vi < VRef Vo = 0V R2 // R3 VRe f 1 VCC 1 (6.56) R2 // R3 R1 Si Vi VRef Vo = V R2 // R3 R2 // R1 VRe f 2 VCC 1 V (6.57) R2 // R3 R1 R2 // R1 R3 El valor de R3>>R2 El resistor R4 depende de la carga, el valor oscila entre 470 a 2.2k. Utilizndose un valor tpico de 1k. 6.12 EJEMPLOS 6.B Ejemplo # 1 Para el circuito de la figura 6.24 calcule VRef1, VRef2 y dibuje la forma de onda del voltaje de salida.
VCC1=15V R3 100k
VCC2=12V +

Vi
-20V

Vo
0V

12V

Figura 6.25

Ejemplo # 2 Para el circuito de la figura 6.26, calcule cuando se enciende el diodo LED. Vi es un voltaje ac que vara de -10V hasta 10V.
10V
15V

V=5V R4 1k Vo

R1
1k +

R1 10k

R2 V i 5k
20V

1k

Vi

-15V

R3
1k D1 LED1

Figura 6.26 Vi
-20V

Figura 6.24

De la ecuacin (6.56) se obtiene:

En la figura 6.26: Si Vi VRef Vo = VCC-Vperd Considerando Vperd despreciable, el voltaje de salida es 15V. Esto significa que el diodo LED se enciende justamente cuando Vi= 5V. 101

Ejemplo # 3 Para el circuito de la figura 5.27 Explique cmo funciona. Realice los clculos necesarios.
12V nR=86.6k n:1
15V
-170/170V

Vctr

VRe f m

15V 1.25V

12V

R
10k
+

10k
+

1kHz

Vi 12V

mR=12.5k

-15V

Figura 6.27

VRe f 1
VRe f 2 m
n
VH

VRe f

Vsat m n VRe f V ( sat ) n m

(6.58) (6.59) (6.60) (6.61) (6.62)


VRe f

Funcionamiento del circuito: Lo que se muestra en la figura 6.27 es un cargador de batera automtico. Cuando la batera se descarga a 10.38V a la salida del comparador de voltaje hay un voltaje positivo, esto hace que el transistor se sature, activando el rel e iniciando la carga de la batera. Cuando la batera se carga a 13.62V a la salida del comparador de voltaje hay un voltaje negativo llevando a la zona de corte al transistor, desactivando el rel deteniendo la carga de la batera. PROBLEMAS 6.1 Para el circuito mostrado en la figura P5.1, determinar IL en funcin de Vi.
R5 R1
1k 2k

) Vctr V ( Vsat ) ( sat ) VH Vref 2 VRe f 1 VRe f 2 VRe f 1

VRe f

R3

2k

R2
+

2k

R4
+

1k

2 m Sustituyendo valores en (6.61): 86.6k n 8.66 10k Sustituyendo valores en (6.60): 12.5k m 1.25 10k Sustituyendo valores en (6.58): 15V 14V VRe f 1 10.38V 1.25 8.66

Vctr

(6.63)

Vi IL Figura P6.1 RL

6.2 Para el circuito mostrado en la figura V P6.2, determinar o . Vi


R2 R3 R1 Vi Figura P6.2
+

R4

Sustituyendo valores en (6.59): 14V 15V VRe f 2 13.62V 8.66 1.25 Sustituyendo valores en (6.62):
VH 13 .62V 10 .38V 3.24V Sustituyendo valores en (6.63):

Vo

6.3 Para el circuito mostrado en la figura V P6.3, determinar o . Vi

102

R R R Vi
+

R R

Vo Figura P6.3

6.7 Utilizando amplificadores operacionales disee un circuito para realizar la medicin entre colector-Emisor (VCE) en un amplificador comn, mostrado en la figura P6.7.
15V

6.4 Para el circuito mostrado en la figura P6.4, determinar Vo.


R2 R6 R1 V1 V2 R4 V3 R3 V4
+ +

R1 C1 Vi
-1/1V 1uF

1k

2.2k +

RC

VCE R2
1k

R5

1kHz

Vo Figura P6.7

RE
8.2k

C2
10uF

Figura P6.4

6.5 Para el circuito mostrado en la figura P6.5, determinar Vo. Considere E1>E2.
E2
+

6.8 Utilizando amplificadores operacionales disee un circuito para obtener Vo a V2 V1 b V4 V3 . 6.9 Calcule los valores de los resistores del circuito de la figura P6.8 para obtener un voltaje de salida, tal como se muestra en el grfico de la figura P6.8.1.
VCC1 R3 V R4
+

R2 R aR R R1
+

R1 Vo R2 R2 Vi Figura P6.8 Vi 5V vo 4.5V VCC2

R1

Vo

E1 Figura P6.5

5.6 Para el circuito mostrado en la figura P5.6, determinar Vo.


10k vi
-1/1V

Punto de disparo1 (Vref1)

1k

1kHz

1k 10k Figura P6.6 Vo 0V Figura P6.8.1 t 5V Punto de disparo2 (Vref2)

103

6.10 Supngase que en el circuito de la figura P6.9 se desea monitorear una batera de 12V. Cuando el voltaje de la batera cae debajo de 8V, se desea conectarla a un cargador. Cuando el voltaje de la batera alcanza 13V, se desea que se desconecte el cargador. Considere que el voltaje de alimentacin V se utiliza para referencia. Adems suponga que Vsat =14V. a.-Encuentre VH y Vctr b.- La resistencia mR y nR.
12V nR n:1
15V
1kHz

-170/170V

Vi 12V

mR

-15V

Figura P6.9

6.11 Para el circuito mostrado en la figura P6.10, determinar Vo. Datos:=100; rb=100
120k 15V 10k 10k 100k 100k
-10m/10mV
1kHz Q1 Q2

15V
+

Vo
-15V

120k 1k
Q3

Vi

1k

2.1k -5V

Figura P6.10

104

Potrebbero piacerti anche