Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
um circuito equivalente usando apenas portas NANDs e outro usando apenas portas NORs. Apresentaes de programas em VHDL , o primeiro para gerar a tabela verdade atravs de uma arquitetura de fluxo de dados, o segundo atravs de uma arquitetura lgica com expresso na forma de soma de produto e finalmente com arquitetura lgica na forma produto de soma Projetando circuitos lgicos combinacionais em VHDL com arquitetura estruturada.. 4.5 Mtodo do Mapa de Karnaugh. - Mtodo do Mapa de Karnaugh para 5 e 6 variveis. Simplificao na forma Produto-de-Soma atravs do mapa de Karnaugh. Mtodo tabular de Quine McCluskey. 4.6 Circuito Exclusivo-OR e Exclusive-NOR. 4.7 Circuito gerador e verificador de paridade. 4.8 Circuito para habilitar/desabilitar. 4.14 Dispositivos lgicos programveis. Captulo V Flip-Flops e Dispositivos Correlatos. Introduo Sistemas combinacionais e sistemas seqenciais. Dispositivos de memrias. 5.1 Latch com portas NAND. Exemplo 5.2. 5.2 Latch com portas NOR. Exemplo 5.4. 5.4 Sinais de Clock e flip-flops com clock. 5.5 Flip-flop SC com clock. 5.6 Flip-flop JK com clock. 5.7 Flip-flop D com clock. Programao de flip-flop em VHDL. 5.8 Latch D (latch transparente). 5.9 Entradas assncronas. 5.10 Smbolos IEEE/ANSI. 5.11 Consideraes sobre temporizao em flip-flops. 5.12 Problemas potenciais de temporizao de circuitos com flip-flops. 5.13 Flip-flpos mestre/escravo. 5.14 Aplicaes com flip-flops. 5.15 Sincronizao de flip-flops. 5.16 Detectando uma seqncia de entrada. 5.17 Armazenamento e transferncia de dados. 5.18 Transferncia serial de dados: registradores de deslocamento. 5.19 Diviso de freqncia e contagem. 5.20 Aplicao em microcomputadores. 5.21 Dispositivos Schmitt-Trigger. 5.22 Multivibradores monoestvel. 5.23 Anlise de circuitos seqenciais. 5.25 Circuitos geradores de clock. 5.26 Aplicaes usando dispositivos de lgica programvel. Aplicaes usando programao VHDL Captulo VI Aritmtica Digital: Operaes e Circuitos. 6.1 Adio binria. 6.2 Representao de nmeros com sinal. 6.3 Adio no sistema de complemento de 2 (dois). 6.4 Subtrao no sistema de complemento de 2 (dois). 6.5 Multiplicao de nmeros binrios. 6.7 Adio BCD. 6.8 Aritmtica hexadecimal. 6.9 Circuitos aritmticos. 6.10 Somador binrio paralelo. 6.11 Projeto de um somador completo. Projeto de um somador completo em VHDL. 6.12 Somador paralelo completo com registradores. 6.13 Propagao do carry. 6.14 Somador paralelo em circuitos integrados. 6.16 Somador BCD. 6.17 - Circuitos integrados ALU. 6.18 Smbolos IEEE/ANSI. 6.20 Implementao de um somador completo em PLD. Captulo IX Circuitos Lgicos MSI. 9.1 Decodificadores. Entradas de habilitao. Decodificador 1 de 8 74LS138. Ligaes de decodificadores 74LS138 para obteno de decodificadores de ordem mais elevadas. Decodificador BCD decimal em circuito integrado (74LS42). 9.2 Decodificadores/Drivers BCD para 7 segmentos ( CI 7446, 7447 ). 9.3 -Displays de cristal lquido. 9.4 Codificadores. Codificadores com prioridades ( CI 74147 ). Simulao de um teclado. 9.5 Smbolos IEEE/ANSI. 9.6 Multiplexadores (seletor de dados). Multiplexador com 8 entradas ( CI 74151 ). Multiplexador qudruplo de duas entradas ( CI 74157 ) 9.7 Aplicaes de multiplexadores: Seleo de dados. Roteamento de dados. Converso de dados em paralelo para srie. Seqenciamento de operaes. Implementao de tabela-verdade de funes lgicas com nmero de variveis igual ou menor que o nmero de bits de seleo. Implementao de tabelaverdade de funes lgicas com uma varivel a mais que o nmero de bits de seleo.
9.8 Demultiplexadores (distribuidores de dados). 9.10 Comparador de magnitude (74LS85). 9.11 Conversores de cdigos. 6.12 Barramento de dados. 9.13 O registrador tristate 74ALS173/HC173.