Sei sulla pagina 1di 6

Multiplexor y Desmultiplexor

Presentado por: Andrea Jaramillo Adrian Escalona

Dirigido a: Ing Fernando Mndez

Corporacin Universitaria De La Costa, CUC

Grupo: BD

Barranquilla, 18 de noviembre de 2011

OBJETIVOS Comprender el funcionamiento bsico de los multiplexores y demultiplexores. Comprobar el funcionamiento dinmico de los multiplexores y demultiplexores a partir de la elaboracin de circuitos empleando los mdulos. DESARROLLO DE LA PRCTICA Modulo KL-34003 Multiplexores Modulo KL-34003 Demultiplexores MULTIPLEXORES Los multiplexores son dispositivos que permiten dirigir la informacin digital procedente de diversas fuentes a una nica lnea para ser transmitidas a partir de dicha lnea a un destino comn. Un multiplexor simple posee varias lneas de entrada y nica lnea de salida. Tambin posee entradas de seleccin de datos que permiten conmutar los datos digitales de cualquier entrada hacia la lnea de salida.

Figura 1.1 Para comenzar, se emplear el mdulo KL 34003, construyendo un multiplexor 2 a 1. Tal como se muestra en la figura 2.

azul2.bnct.ipn.mx

Figura 2 Al implementar este circuito se pide verificar las siguientes condiciones, a partir de las secuencias ingresadas al multiplexor mostradas en la tabla 1. Entradas Salidas C B A F3 0 0 0 0 0 0 1 0 0 1 0 3,3 0 1 1 3,3 1 0 0 0 1 0 1 3,3 1 1 0 0 1 1 1 3,3 Tabla 1 Efectivamente como se pide en la gua del mdulo, se verifica la variacin de F3 cuando C=0 y B vara entre 0 y 1. Se puede observar en la tabla 1, cuando C=0 la salida F3, toma los valores de B mientras que para C=1, F3 toma los valores de A, concluyendo asi que la seleccin de los datos se hace para A con C en alto y para B con C en nivel Bajo. A partir del circuito en la figura 2, multiplexor 74151, se pide verificar si variando las entradas DCBA de 0000 a 1111 en orden si Y opera cuando las entradas son 0, 2, 4, 5, 8, 10, 11 y 15 en binario.

Figura 3. La salida es conectada a un led para verificar el estado de alto, al ingresar en las entradas, los bits que corresponden a la funcin F (D,C, B, A) = . A partir del mismo multiplexor, se elabor uno de 8 a 1. Como dato de soporte, el datasheet del dispositivo entrega una tabla de verdad en la que muestra para que combinacin de entradas obtenemos la salida deseada. Por ejemplo: CBA=000, en la salida obtendremos los datos de D0. CBA=010, en la salida obtendremos los datos de D2. CBA=111, en la salida obtendremos los datos de D7. Para la siguiente combinacin de entradas se pide determinar a que entrada corresponde la salida obtenida segn el resultado en Y. Llas entradas D0 a D7 fueron conectado a los dip switch para darles valores lgicos. Y fue conectada a un led, con el fin de identificar el estado de la salida. Selectores Salidas C B A W Y 0 0 0 0 1 0 0 1 1 0 0 1 0 0 1 0 1 1 1 0 1 0 0 1 0 1 0 1 0 1 1 1 0 0 1 1 1 1 1 0 Tabla 2

Segn la anterior tabla F debe mostrar el valor lgico segn la seleccin, la cual tiene la siguiente correspondencia en el mismo orden que la tabla 2. Y D0 Y D1 Y D2 Y D3 Y D4 Y D5 Y D6 Y D7 Tabla 3 DEMULTIPLEXORES Un demultiplexor toma datos de una lnea y los distribuye a un determinado nmero de lneas de salida. Tal es el caso en nuestro modulo KL 34003, en cual implementaremos un demultiplexor bsico de 2 salidas a partir de compuertas lgicas tal como se muestra en la figura 3.

Figura 4. E la tabla se muestran los resultados obtenidos cuando se conmutan los valores de C=0 y C=1 y se observan que cambios hay. Entradas Salidas A C F1 F2 F3 0 0 1 1 0 1 0 1 0 1 0 1 1 1 0 1 1 0 1 1 Tabla 4.

Se puede verificar que para C=0, la salida F1 se mantiene en alto, mientras que F2=1 A=0, y F2=0 para A=1. Para el caso en el que C=1, la salida F2 mantiene su estado en alto mientras que F1=1 para A=0 y F1=0 para A=1. Segn la secuencia de entrada, el demultiplexor realiza la funcin lgica de direccionar a un salida determinada los datos de entrada,

Potrebbero piacerti anche