Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
CAPTULO 8
AMPLIFICADORES MULTIETAPAS
Introduccin
Las etapas amplificadoras con un solo transistor (o monoetapas) vistas tienen amplias posibilidades de diseo de sus caractersticas, descriptas por los principales parmetros de performance: ganancia de tensin y corriente y resistencia de entrada y salida. Sin embargo hay muchas circunstancias donde los parmetros de performance deseados para un amplificador no pueden lograrse mediante un amplificador de un solo transistor. En estas casos es necesario emplear amplificadores que usen ms de un transistor. Para cambiar los parmetros de performance del amplificador el camino ms directo y obvio es conectar en cascada amplificadores de un solo transistor, es decir conectar la salida de una etapa directamente en la entrada de la siguiente etapa. De esta manera se logra cambiar la ganancia adicional y/o la modificacin de la resistencia de entrada y/o la resistencia de salida. La desventaja de esta solucin radica en el relativamente alto nmero de componentes necesarios para lograr el diseo deseado. Adems si las monoetapas constitutivas del amplificador multietapa se acoplan a capacitor (prctica comn para desacoplar las condiciones de continua entre etapas), la respuesta en baja frecuencia del amplificador se ve afectada seriamente. Opciones para monoetapas amplificadoras a transistor conectadas en cascada Las razones bsicas para elegir un amplificador multietapa por encima de un amplificador monoetapa incluyen una o ms de las siguientes caractersticas de performance: Amplificacin incrementada. Modificacin de la impedancia de entrada. Modificacin de la impedancia de salida. En los amplificadores de varias etapas conectadas en cascada, la primera etapa por lo general debe tener una elevada resistencia de entrada para evitar la prdida de seal cuando el amplificador se alimente desde una fuente de elevada resistencia. Las etapas en base comn (BC) y compuerta comn (CG) tienen buena ganancia de tensin pero no ganancia de corriente. La baja resistencia de entrada de estas etapas produce una reduccin de la ganancia a la etapa previa por ello no son usadas como etapas intermedias, por lo tanto estas etapas son ms tiles como etapas iniciales de baja resistencia de entrada, cuando la fuente de seal as lo requiera, como el caso de las fuentes de corriente. Caso contrario podr usarse EC (SC). La funcin de las etapas intermedias es producir la mayor parte de la ganancia de tensin. Las etapas en emisor comn (EC) y fuente comn (SC) son ideales para incrementar la amplificacin. Cada una exhibe una ganancia de tensin y corriente considerable, adems cuando se conectan en cascada la relativa alta resistencia de entrada de estas etapas no cargan significativamente las etapas previas (la ganancia de tensin es una funcin de la carga). La funcin de la ltima etapa es producir una baja resistencia de salida para evitar la prdida de ganancia cuando una resistencia de carga de bajo valor se conecte al amplificador.
Las etapas en colector comn (CC) y drenador comn (DC) tienen buena ganancia de corriente pero no, ganancia de tensin. Su alta resistencia de entrada les permite seguir a una etapa de amplificacin sin un considerable decremento de tensin. Estas etapas son ms tiles como etapas finales de baja resistencia de salida. Los principios de diseo para un amplificador conectado en cascada generalmente son: 1. La etapa inicial no debera ser CC DC Casos de baja resistencia de entrada: BC GC Otros casos: EC SC 2. Las etapas intermedias deberan ser EC SC 3. La etapa final no debera ser BC GC Casos de baja resistencia de salida: CC DC Otros casos: EC SC Observacin: Los amplificadores para propsitos especiales pueden violar estos principios de diseo.
io1 + vo1 _
.
ii2
.
+ vi2 _
En este amplificador las salidas vo1 e io1 de la primera etapa se convierten en las entradas vi2 e ii2 de la segunda etapa sin ninguna modificacin. La ganancia total de tensin est dada por la razn de la tensin de carga a la tensin de la fuente en el caso ms general. Esto se puede expresar como:
Av = v o 2 v o 2 v i 2 v o1 v i1 = v s v i 2 v o1 v i1 v s Ri = ( Av 2 )(1)( Av1 ) R +R S i
(8.1)
Donde Av1 es la ganancia de tensin de la primera etapa y Av2 es la ganancia de tensin de la segunda etapa. La ganancia total de tensin de un amplificador conectado en cascada puede ser expresada como un producto de las ganancias de las etapas individuales y un simple divisor de tensin. Sin embargo es importante notar que cada etapa presenta una carga a la anterior. Su resistencia de entrada es parte de la carga total de la etapa anterior. En un modo similar la ganancia de corriente del amplificador conectado en cascada es el producto de las ganancias de corriente de las etapas individuales y un simple divisor de corriente. Nuevamente las etapas individuales interactan entre s, y las expresiones para la
Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale 2
ganancia de corriente deben incluir los efectos de tal interaccin. La resistencia total de entrada Ri o la resistencia total de salida Ro tambin deben ser modificadas por la interaccin de las etapas individuales. Si reemplazamos el generador de tensin por su equivalente Norton, la ganancia de corriente del amplificador resulta:
Ai = io 2 io 2 = i s ii 2 ii 2 i o1 ii1 i i i o1 i1 s Ri = ( Ai 2 )(1)( Ai1 ) R +R S i
Donde Ai1 es la ganancia de corriente de la primera etapa y Ai2 es la ganancia de corriente de la segunda etapa. 8.2 Acoplamiento indirecto o capacitivo Ejemplo 8.1
.
VCC
Rb11
Rc1 Q1
Rb12
Rc2 Q2 vo RL
.
Rs Rb21 vs Ri
Re1
Rb22
Re2
Ro
= hFE = 150,
VA = 350,
VCC = 15 V
Las resistencias del circuito son: Rb11 = Rb12 = 82 k, Rc1 = Rc2 = 2,2 k Rb21 = Rb22 = 12 k, Re1 = Re2 = 430 Rs = 100 RL = 2,7 k En la figura 8.2 se muestra un amplificador de dos etapas conectado en cascada que est compuesto de dos etapas amplificadoras idnticas (dos transistores bipolares de silicio). Se desea determinar las ganancias de tensin y corriente para seal (desde el generador hacia la carga) y las resistencias de entrada y salida. Solucin La determinacin de los parmetros de performance de los amplificadores multietapas sigue los siguientes pasos (similar a los amplificadores monoetapas): 1. Dibuje el circuito equivalente para continua. Use para los transistores un modelo de polarizacin apropiado (circuito o analtico). 2. Determine las condiciones estticas del circuito (polarizacin), verificar la regin activa para los BJTs o la regin de saturacin para los FETs. 3. Determine los parmetros del modelo de seal de los transistores a partir de las condiciones estticas.
Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale 3
4. Dibuje el circuito equivalente para seal. 5. Determinar los parmetros de cada etapa remplazando los transistores por sus respectivos modelos de seal o usando previamente los resultados derivados por la topologa del circuito. 6. Rena los resultados del anlisis de polarizacin y los resultados del anlisis de seal de cada etapa. 7. Rena los resultados del anlisis de polarizacin y de seal individuales para obtener la performance total del circuito. Anlisis para polarizacin Se comienza el anlisis de la etapa que contiene al transistor Q1. El circuito equivalente para la polarizacin luego del remplazo del circuito de base por su equivalente de Thvenin es:
15 V
.
2,2 k 10,47 k Figura 8.3 Equivalente Thevenin de la primera etapa del amplificador de la figura 8.2. 430
1,915 V
Rb11 Rb 21 82k12k = = 10,47k Rb11 + Rb 21 82k + 12k V CC 15V V th = R + R Rb 21 = 82 k + 12k 12 k = 1,915 V b 21 b11 Rth = Rb11 || Rb 21 =
Las corrientes de base y de colector son: Vth Rth I B VBE I E RE = 0 Pero I C = I B y I E = I B + I C = I B ( + 1)
(8.2) (8.3)
Vth Rth I B VBE I B ( + 1)RE = 0 Vth VBE 1,915V 0 ,7V = IB = = 16,11 A Rth + ( + 1)RE 10,47k + (151 430 )
(8.4)
(8.5)
Como VCE = 8,63 V es mayor que VCEsat = 0,2 V, el transistor Q1 est en la regin activa. Los parmetros h del transistor son:
Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale 4
h fe = 150 = ; hie = ( + 1)
(8.6)
En este amplificador las dos etapas estn polarizadas idnticamente. Por lo tanto las condiciones estticas en cada etapa y los parmetros h son los mismos. Cuando las etapas no son idnticas las condiciones de polarizacin y los parmetros del transistor deben ser obtenidas para cada etapa.
Anlisis para seal
Q2 RL
Ri1
Ri2
Ro
Figura 8.4 Circuito equivalente de alterna o seal para el amplificador de dos etapas.
// Rb22 = 10,47k
(8.7)
Este modelo de seal muestra un amplificador conectado en cascada que consiste de dos etapas en EC con resistencia de emisor. La resistencia de entrada para una etapa en EC + RE es: (8.8) Ri = hie + (hfe + 1)RE Como las etapas son idnticas (RE1 = RE2) se tiene:
Ri1 = Ri 2 = hie + (h fe + 1) R E = 1,624k(151 430 ) = 66,55k
(8.9)
La resistencia total de entrada del amplificador es la resistencia de entrada de la primera etapa, Ri = Rb1 || Ri1 = 10 ,47k || 66,55k = 9,046k 9,05k (8.10) La resistencia total de salida del amplificador es la resistencia de salida de la segunda etapa,
Ro = Ro 2 = Ro Rc 2 v |vs=0 = Rc 2 || Rot Rc 2 i = 2 ,2k pues Rot
(8.11)
Se asume que hre y hoe son aproximadamente igual a cero. La ganancia de tensin para una etapa en EC + RE es:
Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale 5
h fe Rc h fe Rc A = = v hie + (h fe + 1)Re Ri
(8.12)
La nica cantidad indeterminada en la expresin de ganancia es la resistencia total conectada al colector Rc. Para la primera etapa Rc es la combinacin en paralelo de Rb2, Rc1 y la resistencia de entrada de la segunda etapa Ri2, o sea (Rc = Rb2//RC1//Ri2). Para la segunda etapa Rc es la combinacin en paralelo de Rc2 y RL (Rc = Rc2//RL). Notar que aunque las etapas son idnticas, las diferentes cargas de cada etapa producen una variacin en algunas de las caractersticas de la etapa. La ganancia de tensin para cada etapa es:
Av1 = h fe Rc Ri1 -h fe Rc Ri 2 = h fe (Rb 2 || Rc1 || Ri 2 ) Ri1 h fe (Rc 2 || Rload ) Ri 2 = 150(10,47 k || 2,2 k || 66,55k ) 66 ,55k
Av1 = 3,98 Av 2 = =
150(2,2k || 2 ,7 k ) = 66 ,55k
(8.13)
Av 2 = 2 ,73
La ganancia de tensin total est dada por el producto de las etapas individuales y un divisor de tensin en la entrada.
Av = Ri vo = ( Av 2 )( Av1 ) R +R vs S i
(8.14)
La ganancia de corriente se obtiene a partir de la ganancia de tensin, a saber: Ai = i v v iload 1 = load o s = v v i R ( Av )(Ri + RS ) i source o s source load 1 (10,74)(9,05k + 100 ) = 36,40 = 2,7k
(8.15)
Ejemplo 8.2
R4 = 330 R5 = 12 k R6 = 100 R7 = 8
En un circuito de dos etapas con acoplamiento capacitivo la seal de la fuente pasa a la primer etapa, luego a la segunda, y de sta a la carga por medio de sendos condensadores. Esto permite realizar los clculos de polarizacin en forma independiente para cada una de las etapas ya que en continua una no afecta a la otra, es decir las etapas son no interactuantes en continua.
R1
R3 Q1
Rs vs R2 R4 vo1 R6 R7
vo2
0 Ro1
Ri2
En la primera etapa se tiene un circuito autopolarizado cuyo equivalente se observa en la figura 8.6:
.
VCC
R3 Rth = R1|| R2 Q1 R4
0
Vth
Figura 8.6 Circuito equivalente en continua de la primera etapa del ejemplo 8.2
Rth = R1//R2 = R1R2/(R1 + R2) = 9,09 k Vth IB1Rth VBE1 IE1R4 = 0 IE1 = IB1 + IC1 = IC1 + 1IB1 = (1 + 1)IB1 Vth IB1Rth VBE1 IB1(1 + 1)R4 = 0 Vth VBE1 IB1[Rth + (1 + 1)R4] = 0 IB1 = (Vth VBE1)/[Rth + (1 + 1)R4] = 9,19 A IC1 = 1IB1 = 0,92 mA VCC IC1R3 VCE1 IE1R4 = 0 IE1 = IB1 + IC1 = IC1/1 + IC1 = [(1 Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale + 1)/1]IC1 IC1 si 1 >> 1
7
VCC IC1R3 VCE1 IC1R4 = 0 VCC VCE1- IC1(R3 + R4) = 0 VCE1 = VCC IC1(R3 + R4) = 7,37 V En la segunda etapa se tiene un circuito con polarizacin fija:
.
VCC R5 Q2 R6
0
Figura 8.7 Circuito equivalente en continua para la segunda etapa del ejemplo 8.2.
VCC IB2R5 VBE2 IE2R6 = 0 IE2 = IB2 + IC2 = IB2 + 2IB2 = (2 + 1)IB2 VCC IB2R5 VBE2 IB2(2 + 1)R6 = 0 VCC VBE2 IB2[R5 + (2 + 1)R6] = 0 IB2 = (VCC VBE2)/[R5 + (2 + 1)R6] = 511,31 A IC2 = 2IB2 = 51,13 mA VCC VCE2 IE2R6 = 0 IE2 = IB2 + IC2 = IC2/2 + IC2 = [(2 + 1)/2]IC2 IC2 si 2 >> 1 VCC VCE2 IC2R6 = 0 VCE2 = VCC IC2R6 = 6,89 V
Anlisis para seal
C1 ib1 R3 hfe1ib1 Figura 8.8 Circuito equivalente de la primera etapa del ejemplo 8.2.
vi
Rb
hie1
Ri2
vo1
E1
8
La ganancia de tensin de la primera etapa es: Av1 = vo1/vi vi = hie1 ib1 vo1 = - hfe1ib1(R3||Ri2) Av1 = - hfe1(R3||Ri2)/hie1 Donde Ri2 es la resistencia de entrada de la segunda etapa. El circuito equivalente de la segunda etapa se muestra en la figura 8.9.
.
B2
ib1 hie2
C2
vo1
R5 R6
E1
hfe2ib2 vo2
R7
La impedancia de entrada de la segunda etapa es: Ri2= R5||[hie2 + (1 + hfe2)(R6||R7)] = 749,48 = 0,749 k Entonces: Av1= - hfe1(R3||Ri2)/hie1 = - 25,84 La ganancia de tensin de la segunda etapa es: Av2 = vo2/vo1 vo1= ib2hie2 + (1 + hfe2)ib2(R6||R7) = ib2[hie2 + (hfe2 + 1)(R6||R7)] vo2 = ib2(1 + hfe2)(R6||R7) Av2 = [(1 + hfe2)(R6||R7)]/[hie2 + (1 + hfe2)(R6||R7)] = 0,94 Por ltimo, la ganancia total de tensin del circuito es el producto de las ganancias de tensin de ambas etapas: Av = vo2/vi = (vo2/vo1)(vo1/vi) = Av2Av1= - 24,30
8.3 Acoplamiento directo
que el acoplamiento capacitivo de etapas tiene su principal ventaja en de la polarizacin de las etapas individuales, tiene como desventaja en baja frecuencia. Adems el aislamiento de la polarizacin necesita individual de cada transistor en la regin activa para los BJTs y en la regin
el la la de
9
saturacin para los FETs. La polarizacin individual puede incrementar significativamente el nmero de elementos de la polarizacin (en amplificadores discretos estos elementos son generalmente resistores) lo cual incrementar el tamao, costo y el consumo de energa de un amplificador. Es por eso ventajoso cuando sea posible acoplar directamente las etapas. El acoplamiento capacitivo de la fuente y la carga es a menudo inevitable a raz de los desplazamiento de continua o polarizacin. Un ejemplo de conexin en cascada de dos etapas con acoplamiento directo se muestra en la figura 8.10:
.
VCC Rd
Ros vs Rg Ri
Q1 Rs
Q2 vo Re Ro RL
Figura 8.10 Amplificador de dos etapas con acoplamiento directo del ejemplo 8.3.
La polarizacin del transistor de la segunda etapa (BJT) depende de las condiciones de polarizacin del transistor de la primera etapa (JFET). En este caso la polarizacin dependiente ha eliminado dos resistores de polarizacin y un capacitor en comparacin con la polarizacin independiente. El propsito de Rg es asegurar que la tensin de polarizacin en la compuerta de Q1 sea cero. Si el diseador est absolutamente seguro de que la fuente vs no tiene componente de continua el resistor Rg y su capacitor de entrada asociado podran ser eliminados tambin.
Ejemplo 8.3
En la figura 8.10 se muestra el amplificador de dos etapas conectado en cascada compuesto de dos etapas simples conectadas directamente. Los parmetros caractersticos de los transistores son:
= 150 ; V A = 350 V (BJT de silicio) V P = -3,5V ; I DSS = 10 mA ; V A = 250 V (JFET) R g = 1M ; Re = 2 ,7 k Rd = 1,5k ; R os = 100 (impedanci a del generador) R S = 130 ;R L = 2 ,2 k VCC = 15V
Se desea determinar las ganancias de tensin y corriente de seal (desde el generador hacia la carga) y las resistencias de entrada y salida.
Solucin Anlisis para polarizacin
10
VCC Rd
Q1
Figura 8.10a Primera etapa con FET en continua del ejemplo 8.3.
Rg
Rs
Las condiciones de polarizacin para el JFET son determinadas con las expresiones que relacionan ID y VGS en la regin de saturacin.
Igualando 1 y 2 2 VGS VGS = 1 I DSS VP RS VGS V PO
2 2 2
V I D = I DSS 1 GS 1 VP I G 0 VR = I G R g 0
G
V R VGS RS I D = 0 VGS RS I D = 0
G
2 1 + V +R I P S DSS
VGS + 1 = 0
ID =
-VGS RS
En la segunda etapa se tiene un BJT. Las condiciones de polarizacin del transistor BJT se obtienen a partir del circuito de la figura 8.11.
.
VCC
1,5 k IB Figura 8.11 Polarizacin de la segunda etapa del ejemplo 8.3. 2,7 k
6,0255 mA
Las corrientes de base y colector son halladas escribiendo la ecuacin de la malla base emisor: VCC RD (I D + I B ) VBE RE I E = 0 Con I E = ( + 1)I B 15 1,5k(6,025mA + I B ) 0,7 V (151 2,7 kI B ) = 0 I B = 12 ,86 A I C = I B = 1,93 mA Verificamos si los transistores estn en las regiones apropiadas:
Captulo 08 Multietapas Electrnica Aplicada I - Mag. De Pasquale 11
VCE = VCC I C RC = 15V 1,93mA2,7 k = 9,79 V VCE = 9,79V VCESAT = 0,2V V DS = VCC RD ( I D + I B ) RS I D
V DS = 15V - 1,5k(6 ,025mA + 12,86uA) 1306 ,025mA = 5,16 V V DS = 5,16 V VGS V P = 2,71 V Q1 est en la regin de saturacin
Anlisis para seal
El modelo de seal est compuesto de una etapa en fuente comn seguida por una etapa en colector comn como se observa en la figura 8.12.
vo Ros vs Rg Rs Ri2 Ro Q2 Q1 Rd Re RL Figura 8.12 Circuito para seal del amplificador de dos etapas del ejemplo 8.3.
Ri
Ri 2 =
[h
ie
Ri 2 = 2 ,04 k + 151
Av = Av1 Av 2
Ri = 4 ,40 Ri + Ros
Ai
iload isource
iload vo v s vo v s isource
1 Rload
Av ( Ri + RS ) 2000
La resistencia de salida de la etapa en CC depende de la resistencia de salida de la etapa en SC. La resistencia de salida de la etapa en SC es: Ro1 = rd + ( g m rd + 1)Rs = 59,95k La resistencia de salida de la etapa en CC es: Ro 2 =
(Ro1 || RD ) + hie
h fe + 1
= 23,2 Ro = Ro 2 || R E = 23
VCC R3 Q1 Q2 vo1 R4 Ri2 vo2 R5 Figura 8.13 Amplificador de dos etapas con acoplamiento directo del ejemplo 8.4.
R1 R6
.
vi
R2
Ejemplo 8.4
R6 = 10000 k hFE1= hFE2 = hfe1 = hfe2 = 100 hie1= 2k2 hie2 = 460
En un circuito de dos etapas con acoplamiento directo la polarizacin de la segunda etapa se toma directamente de la primera etapa.
Solucin Anlisis para polarizacin
En la primera etapa se tiene un circuito autopolarizado en el cual se desprecia la pequea corriente que circula por el resistor R6:
13
Vth = VCCR2/(R1 + R2) = 1,09 V Rth = R1||R2 = R1R2/(R1 + R2) = 9,09 k Vth IB1Rth VBE1 IE1R4 = 0
VCC R3 Rth Q1 Vth R4 R5 Q2 Figura 8.14 Circuito equivalente para polarizacin del amplificador de la figura 8.13.
.
IE1 = IB1 + IC1 = IB1 + 1IB1 = (1 + 1)IB1 Vth IB1Rth VBE1 IB1(1 + 1)R4 = 0 Vth VBE1 IB1[Rth + (1 + 1)R4] = 0 IB1 = (Vth VBE1)/[Rth + (1 + 1)R4] = 9,19 A IC1 = 1IB1 = 0,92 mA VCC (IC1 + IB2)R3 VBE2 IE2R5 = 0 IE2 = IB2 + IC2 = IB2 + 2IB2 = (2 + 1)IB2 VCC (IC1 + IB2)R3 VBE2 IB2(2 + 1)R5 = 0 VCC VBE2 IC1R3 IB2[R3 + (2 + 1)R5] = 0 IB2 = (VCC VBE2 IC1R3)/[R3 + (2 + 1)R5] = 55,50 A VCC (IC1 + IB2)R3 VCE1 IE1R4 = 0 IE1 = IB1 + IC1 = IC1/1 + IC1 = [(1 + 1)/1]IC1 IC1 si 1 >> 1 VCC IC1R3 - IB2R3 VCE1 IC1R4 = 0 VCC VCE1 IB2R3 IC1(R3 + R4) = 0 Vce1 = VCC IB2R3 IC1(R3 + R4) = 5,92 V IC2 = 2IB2 = 5,55 mA VCC VCE2 IE2R5 = 0
14
IE2 = IB2 + IC2 = IC2/2 + IC2 = [(2 + 1)/2]IC2 IC2 si 2 >> 1 VCC VCE2 IC2R5 = 0 VCE2 = VCC IC2R5 = 6,45 V
Anlisis para seal
La ganancia de tensin de la primer etapa es: Av1 = vo1/vi vi = ib1hie1 + ib1(hfe1 + 1)R4 = ib1[hie1 + (hfe1 + 1)R4] vo1 = - hfe1ib1(R3||Ri2) Av1 = - hfe1(R3||Ri2)/[hie1 + (hfe1 + 1)R4] Donde Ri2 es la resistencia de entrada de la segunda etapa. El circuito equivalente de la segunda etapa se observa en la figura 8.16:
B2 C2 hfeib2 vo1 hie2 E2 R5
.
Figura 8.16 Circuito equivalente de la segunda etapa del ejemplo 8.4. vo2
15
La ganancia de tensin de la segunda etapa es: Av2 = vo2/vo1 vo1 = ib2hie2 + ib2(hfe2 + 1)R5 = ib2[hie2 + (hfe2 + 1)R5] vo2 = ib2(hfe2 + 1)R5 Av2 = (hfe2 + 1)R5/[hie2 + (hfe2 + 1)R5] = 0,99 Por ltimo, la ganancia total de tensin del circuito es el producto de las ganancias de tensin de ambas etapas: Av = vo2/vi = (vo2/vo1)(vo1/vi) = Av2 Av1= -12,58
Ejemplo 8.5
.
15 V R3 91 k Q3 C5 R4 120 k
RD 620 Rs 10 k vs RG 1M RS 200 C2 C1 M1
R1 78 k C3 R2 22 k RE2 1,6 k
RC2 4,7 k Q2
C6
.
C4
RE3 3,3 k
RL 250
Figura 8.17
En la Figura 8.17 se muestra un amplificador de tres etapas con acoplamiento indirecto o capacitivo en el cual los puntos de trabajo de los transistores no son afectados por la conexin de las etapas en cascada. En la primer etapa se tiene un MOSFET (M1) que opera en la configuracin fuente comn provee una alta resistencia de entrada. En la segunda etapa se tiene un BJT (Q2) que se encuentra en la configuracin emisor comn y provee una alta ganancia de tensin. En la tercer etapa se tiene un BJT (Q3) en la configuracin colector comn el cual provee una baja resistencia de salida y separa la etapa de alta ganancia de la baja resistencia de carga. Los capacitores C1 y C6 estn acoplando la seal de la entrada y la salida del amplificador. Los capacitores C2 y C4 se usan para obtener la mxima ganancia de tensin de los dos amplificadores inversores. Los capacitores C3 y C5 de acoplamiento entre las etapas transfieren la seal y proveen aislamiento a la polarizacin. En este amplificador multietapa se desea determinar la ganancia de tensin, las resistencias de entrada y salida, las ganancias de corriente y potencia y el rango de la seal de entrada usando los valores de los puntos de polarizacin y los parmetros de pequea seal. M1 : VP = -2 V y = 0,02 V-1 ID = 5 mA y VDS = 10,9 V gm1 = 10 mS ; rd = 12,2 K
Q2:
gm2 = 62,8 mS ; hie2 = 2,39 k y hoe2 = 54,2 k Q3: 3 = 80 y VA3 = 60 V IC3 = 1,99 mA y VCE3 = 8,36 V gm2 = 79,6 mS ; hie3 = 1 k y hoe3 = 34,4 k Los circuitos equivalentes de seal son:
Rs 10 k vs RG 1M
0
Q2 RC2 4,7 k RB3 51,8 k RE3 3,3 k Q3 RL 250
0
Figura 8.18 Circuito equivalente de seal del amplificador del ejemplo 8.5. v2 Rth 9,9 k vth = 0,99 vs M1 Ri1 598 k Q2 Ri2 4,31 k RL 232
v3 Q3 + vo _
Rin2
Rin3
Figura 8.19 Circuito equivalente de seal final del amplificador del ejemplo 8.5.
Rth 9,9 k
.
v3
ib3 hie 3
+ v4 _
hoe 3
3ib3
vth
gm 1vi
2ib2
hoe 2
Ri2 RL
v gm 3v4
v gm 2v2
+ vo _
Figura 8.20 Modelos de pequea seal para el amplificador de tres etapas del ejemplo 8.5
Ganancia de tensin
Ri1 = RD||RB2 = 620 ||17,2 k = 598 Ri2 = RC2||RB3 = 4,7 k||51,8 k = 4,31 k RL = RE3||RL = 3,3 k ||250 = 232 La ganancia total de tensin del amplificador multietapa es el producto de las ganancias de tensin de cada etapa simple. Av = vo/vs = (vo/vth)(vth/vs) = Avth(vth/vs) Avth = vo/vth = (v2/vth)(v3/v2)(vo/v3) = Av1Av2Av3 Av = Avth(vth/vs) = Av1Av2Av3(vth/vs) La ganancia de tensin de la primera etapa es: Av1 = v2/vth = - gm1RL1 RL1 = Ri1||hie2 = 598 ||2,39 k = 478 Av1 = - 0,01 S 478 = - 4,78 La ganancia de tensin de la segunda etapa es: Av2 = v3/v4 = -gm2RL2 RL2 = Ri2||Rin3 = Ri2||[hie3 + (3 + 1)RL3] = 4,31 k||[1 k + (81)232 ] RL2 = 3,54 k Av2 = - 62,8 S 3,54 k = - 222 La ganancia de tensin de la tercera etapa es: Av3 = vo/v3 = (3 + 1)RL3 /[hie3 + (3 + 1)RL3] Av3 = (81)232 /[1 k + (81)232 ] = 0,95 La ganancia total de tensin del amplificador multietapa es: Av = Av1Av2Av3(vth/vs) Av = (-4,78)(-222)(0,95)(0,99) = 998
Resistencia de entrada
Debido a que la corriente de entrada de M1 es aproximadamente cero, la resistencia total de entrada del amplificador multietapa es: Rin = RG = 1 M
Resistencia de salida
pues ig 0
La resistencia total de salida del amplificador multietapa es la combinacin en paralelo de la resistencia de salida de la tercera etapa (Ro3) con el resistor RE3:
18
ix ir vx RG
vx ig 1M
M1
Figura 8.21
ix = ir + ie = vx/RE3 + vx/Ro3 = vx(1/RE3 + 1/Ro3) Ro = vx/ix = RE3||Ro3 Ro3 = [3/gm3 + Rth3/(3 + 1)]
i2 Q2 Ri2 rd Ri1 vx ix
0
Figura 8.22 ejemplo 8.5.
Ro2
La resistencia Rth3 puede ser determinada removiendo Q3 y aplicando una tensin de prueba vx al nodo v3: ix = vx/Ri2 + i2 = vx/Ri2 + vx/Ro2 = vx(1/Ri2 + 1/Ro2) Rth3 = vx/ix = Ri2||Ro2 = Ri2||hoe2 = 4,31 k||54,2 k = 3,99 k Ro3 = [3/gm3 + Rth3/(3 + 1)] = [0,988/0,0796 S + 3,99 k/(81)] = 61,67 Ro = RE3||Ro3 = 3,3 k||61,67 = 60,54
Ganancia de corriente
La ganancia total de corriente del amplificador multietapa es: Ai = io/is is = vs/(Rs + Rin) io = vo/RL Ai = [vo/RL]/[vs/(Rs + Rin)] = Av(Rs + Rin)/RL Ai = 998(10 k + 1 M)/250 = 4,03.106
19
v3
Q3
0
ie ir ix
Q2
Ri2 4,31 k
3,3 k
vx
0
Figura 8.23 ejemplo 8.5.
Ro3
Ganancia de potencia
La ganancia total de potencia del amplificador multietapa es: Ap = po/ps = voio/vsis = AvAi Ap = 998.4,03.106 = 4,02.109
20
INDICE
TEMA
Introduccin Opciones para la configuracin de transistores conectados en cascada Amplificadores multietapas usando etapas simples en cascada Acoplamiento indirecto o capacitivo Ejemplo 8.1 Ejemplo 8.2 Acoplamiento directo Ejemplo 8.3 Ejemplo 8.4 Ejemplo 8.5 (amplificador de tres etapas en cascada)
PAGINA
1 1 2 3 3 6 10 10 13 16
21