Sei sulla pagina 1di 2

UNIVERSIDAD TECNOLÓGICA DE PANAMÁ

Facultad de Ingeniería Eléctrica


Tarea 1 – Computadores Digitales

Kair Hernandez 4-775-1185


1. ¿Cuáles son los rangos de voltaje de entrada válidos para una MCU KL28Z con VDD = 3 V?
Con 2 V?
Para Vdd=3V son : desde 2.1v a 3v serán uno lógico.
Para Vdd=2V son: desde 1.4v a 2v serán uno lógico.
2. Examine el esquema de su placa Freedom KL28Z:
a) ¿Cuántos bits de puerto GPIO están disponibles para el puerto A? R/disponibles 32
bits
b) ¿Puerto B? R/disponibles 32 bits
c) ¿Puerto C? R/disponibles 32 bits
d) ¿Puerto D? R/disponibles 32 bits
e) ¿Puerto E? R/disponibles 32 bits
3. ¿Qué salidas digitales en la subfamilia KL28 admiten alta capacidad de manejo de
corriente? Consulte la hoja de datos de MCU o el manual de referencia.
R/Son pines PTB0, PTB1, PTC3, PTC4, PTD4, PTD5, PTD6 y PTD7
Con alta capacidad de accionamiento de corriente.
4. Calcule los valores de resistencia necesarios para limitar la corriente a través de los LED
azul y rojo de la Figura a 18 mA cada uno. Suponga que el voltaje de suministro VDD es 3.0.

(𝑉𝐷𝐷 + 𝑉𝐹 ) 3𝑉 − 1.8𝑉
𝑅𝑒𝑑: 𝑅1 = = = 66.7Ω
𝐼𝑙𝑒𝑑 18𝑚𝐴
(𝑉𝐷𝐷 + 𝑉𝐹 ) 3𝑉 − 2.7𝑉
𝐵𝑙𝑢𝑒: 𝑅2 = = = 16.7Ω
𝐼𝑙𝑒𝑑 18𝑚𝐴
UNIVERSIDAD TECNOLÓGICA DE PANAMÁ
Facultad de Ingeniería Eléctrica
Tarea 1 – Computadores Digitales

5. Considere un programa que utiliza los bits 0 a 5 en el puerto E como entradas GPIO, y los
bits 16 a 20 como salidas GPIO:
a) ¿Qué ajustes de registro de control son necesarios?
b) Escriba un código C para implementar estas configuraciones de registro de control.
➢ Habilite el reloj en el puerto E. Configure PORTE en PCC_PORTE.
Hacer PORTE bits 0-5 y 16+20 GPIO
Establezca PORTE PCR en 1 para los bits 0-5 y 16-20
Realice entradas de bits 0-5 borrando esos bits en PTE PDDR
Realice salidas de bits 16+20 configurando esos bits en PTE PDDR
Entonces PORTE-> PDDR en binario debe ser xxxx xxxx xxx1 1111 xxxx xxxx xx00
0000, donde x=no me importa.

Potrebbero piacerti anche