Sei sulla pagina 1di 6

FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL

FACULTAD DE CIENCIAS NATURALES E INGENIERÍA


INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

LABORATORIO OPERADORES LÓGICOS CON CIRCUITOS TTL-BJT


Laboratorio de Electrónica digital 1

Juan Manuel Albarracín Plazas1 Leonardo Cárdenas Barreto2 José Noel Torres Lesmes
josetorreslesmes@unisangil.edu.co
leonardocardenasb@hotmail.com
juanmanuel92@unisangil.edu.co
1. COMPUERTAS LOGICAS CON TRANSISTORES
Resumen - Estas instrucciones le dan las directrices para la Se investigo previamente el tema Implementación de
implementación de compuertas lógicas con transistores y con la compuertas lógicas a partir de transistores BJT, y por lo
familia TTL.
consiguiente se hizo la simulación en PROTEUS y se
INTRODUCCION determinó los componentes a utilizar. Posteriormente,
en la tablilla de conexiones (protoboard) se hizo el
montaje de las compuertas lógicas Not, And, Or,
E ste documento es un informe de laboratorio en donde se
Nand, Nor, Exor, ExNor mediante transistores de
referencia 2N222A de unión bipolar BJT.
muestra como se realizó las diferentes compuertas con
transistores y las diferentes combinaciones para llegar a las a) Compuerta lógica NOT
compuertas que se busca hallar.
Primero se realizó el montaje de la compuerta lógica
OBJETIVO GENERAL NOT con transistores 2N222A en el programa proteus.

Adquirir conocimiento acerca del funcionamiento de


los distintos operadores lógicos, analizando su símbolo,
tabla de verdad y ecuación por medio de la interacción
con los circuitos integrados de la familia lógica TTL.

OBJETIVOS ESPECÍFICOS
Ilustración 1: simulación compuerta not
 Describir la operación del Inversor, las compuertas Posteriormente se hizo el montaje en la protoboard
AND y la compuerta OR como se muestra en la siguiente imagen.
 Describir la operación de las compuertas NAND y
NOR.
 Describir la operación de las compuertas OR
exclusiva y NOR exclusiva.

I. EQUIPOS Y MATERIALES

 Fuente de voltaje de 5VDC


 Una tablilla de conexiones (protoboard)
 Transistores BJT 2N2222 (el número de transistores
 Dip switch y resistencias dependen del diseño de las
compuertas)
 Circuitos integrados 7400, 7402, 7408, 7432 y 7486
 Un DIP deslizable de 8 o 4
 Ocho LEDS (sin importar el color)
 Ocho resistencias de 330Ω
 Alambre para conexiones
Ilustración 2: montaje compuerta NOT
II. PROCEDIMIENTO Y METODOLOGÍA
FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL
FACULTAD DE CIENCIAS NATURALES E INGENIERÍA
INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

b) Compuerta lógica AND como se muestra en la siguiente imagen.


Se realizó el montaje de la compuerta lógica AND con
transistores 2N222A en el programa proteus.

Ilustración 3: simulación de compuerta AND Ilustración 5: montaje compuerta OR


Posteriormente se hizo el montaje en la protoboard d) Compuerta lógica NAND
como se muestra en la siguiente imagen.
Primero se realizó el montaje de la compuerta lógica OR
con transistores 2N222A en el programa proteus como
se muestra en la siguiente ilustración.

Ilustración 6: simulación compuerta NAND


Posteriormente se hizo el montaje en la protoboard
como se muestra en la siguiente imagen.
Ilustración 4: montaje de la compuerta AND

c) Compuerta lógica OR Ilustración 7: montaje compuerta NAND

Primero se realizó el montaje de la compuerta lógica


OR con transistores 2N222A en el programa proteus

Posteriormente se hizo el montaje en la protoboard


FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL
FACULTAD DE CIENCIAS NATURALES E INGENIERÍA
INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

e) Compuerta lógica NOR f) Compuerta lógica EXOR


Se realizó el montaje de la compuerta lógica EXOR con
Se realizó el montaje de la compuerta lógica NOR con transistores 2N222A en el programa proteus y se
transistores 2N222A en el programa proteus y se muestra en la siguiente imagen de la cual está
muestra en la siguiente imagen y en cualquiera de los compuesta con dos entradas con compuertas NOT que
diodos base-emisor entran en conducción suficiente van a la entrada de las dos compuertas AND y la salidas
para llevarlo a la saturación, el voltaje del colector de las dos compuertas AND llegan a las entradas de
respecto a tierra es menor de un voltio y se puede usar compuerta OR y que finalmente es la salida. La
como lógica baja, también se puede usar un solo simulación se muestra en la siguiente imagen.
transistor para representar esta compuerta lógica.

Ilustración 8: simulación compuerta NOR


Luego de hacer la simulación en proteus se hizo el
montaje en la protoboard de la compuerta NOR, se
hicieron varios intentos, debido a las resistencias para
poder tener una salida apropiada y así como se muestra Ilustración 10: simulación para EXOR
en la siguiente imagen. Luego de hacer la simulación en proteus se hizo el
montaje en la protoboard de la compuerta EXOR, se
hicieron varios intentos, debido a las resistencias para
poder tener una salida apropiada y así como se muestra
en la siguiente imagen.

Ilustración 11: Montaje compuerta XOR


Ilustración 9: montaje de la compuerta NOR
FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL
FACULTAD DE CIENCIAS NATURALES E INGENIERÍA
INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

g) Compuerta lógica EXNOR


Se realizó el montaje de las siguientes compuertas
lógicas con las familias de lógica transistor a transistor
En la compuerta lógica EXNOR con transistores TTL 74xx
2N222A en el programa proteus y se muestra en la
siguiente imagen de la cual está compuesta por una de a) NAND 7400
las entradas con compuertas NOT que van a la entrada
Se efectuó las conexiones del circuito mostrado con la
de la compuerta AND y la otra entrada van sin NOT a
compuerta NAND 7400 en la siguiente figura.
la compuerta AND y donde las salidas llegan a la
compuerta OR y que finalmente es la salida. La
simulación se muestra en la siguiente imagen.

Figura 1:NAND
Se hizo el respectivo montaje en la protoboard.

Ilustración 12: simulación compuerta XNOR


Luego de hacer la simulación en proteus se hizo el
montaje en la protoboard de la compuerta XNOR, se
hicieron varios intentos, debido a las resistencias para
poder tener una salida apropiada y así como se muestra
en la siguiente imagen.

Ilustración 14: montaje 7400 Nand

h) AND 7408
Se efectuó las conexiones del circuito mostrado con la
compuerta AND 7408 en la siguiente figura.

Ilustración 13: montaje compuerta XNOR


2. COMPUERTAS LOGICAS FLIA. TTL
FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL
FACULTAD DE CIENCIAS NATURALES E INGENIERÍA
INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

Ilustración 16: montaje 7432


Figura 2: AND j) NOR 7402
Se hizo el respectivo montaje en la protoboard. Se efectuó las conexiones del circuito mostrado con la
compuerta NOR 7402 en la siguiente figura.

Figura 4: NOR
Se hizo el respectivo montaje en la protoboard.
Ilustración 15:Montaje 7408

i) OR 7432
Se efectuó las conexiones del circuito mostrado con la
compuerta OR 7432 en la siguiente figura.

Figura 3: OR
Se hizo el respectivo montaje en la protoboard. Ilustración 17: montaje NOR
FUNDACIÓN UNIVERSITARIA DE SAN GIL UNISANGIL
FACULTAD DE CIENCIAS NATURALES E INGENIERÍA
INGENIERÍA ELECTRÓNICA
Soluciones Con Excelencia

k) EXOR 7486 III. ANALISIS DE RESULTADOS

Se efectuó las conexiones del circuito mostrado con la Se comprobó que los resultados dan exactamente igual
compuerta EXOR 7486 en la siguiente figura. a lo que se planteó en la teoría en la catedra y las
diferentes configuraciones de los transistores. Los
valores de las resistencias se calculan de acuerdo con la
cantidad de voltaje que se necesita para que haya niveles
lógicos adecuados y no queden los diodos de salida
medio encendidos, resulta que si en las compuertas con
transistores sobre todo las NOR y EXOR si no se coloca
una resistencia adecuada para que salgan niveles lógicos
como alto y bajo.

IV. CONCLUSIONES Y RECOMENDACIONES


Figura 5: EXOR
 Se logró adquirir el conocimiento acerca del
Se hizo el respectivo montaje en la protoboard.
funcionamiento de los distintos operadores lógicos,
analizando su símbolo, tabla de verdad y ecuación por
medio de la interacción con los circuitos integrados de
la familia lógica TTL.

 Se pudo comprobar las diferentes combinaciones de


los transistores para crear compuertas lógicas y así
comprobar el funcionamiento de los distintos
operadores lógicos, analizando su símbolo, tabla de
verdad y ecuación.

 Se comprobó la operación del Inversor, las compuertas


AND y la compuerta OR en la vida real.

 Se describió la operación de las compuertas NAND y


Ilustración 18: montaje EXOR
NOR.

3. VALORES OBTENIDOS  Se logró describir la operación de las compuertas OR


exclusiva y NOR exclusiva y su funcionamiento con
Coloque los valores obtenidos en la tabla de verdad para transistores 2N222A.
cada operador, indicando con 1 encendido, y con 0
apagado.

Tabla 1: Valores salidas de las compuertas TTL V. REFERENCIAS BIBLIOGRÁFICAS


mAB NAND AND OR NOR EXOR
Garza Garza, J. (2006). Sistemas Digitales y Electrónica
0 0 0 1 0 0 0 1
Digital, Prácticas del laboratorio. Primera Edición.
1 0 1 1 0 1 1 0 Mexico: PEARSON EDUCACIÓN.
2 1 0 1 0 1 1 0
3 1 1 0 1 1 0 1 Digital. Mexico: LIMUSA.

Potrebbero piacerti anche