Sei sulla pagina 1di 7

INGENIERIA MECATRONICA

LABORATORIO DE ELECTRÓNICA
ELECTRÓNICA DIGITAL GRUPO:
DIGITAL
TEMA: COMPROBACIÓN DE LAS COMPUERTAS LÓGICAS BÁSICAS
PRÁCTICA N° FECHA INTEGRANTE (PRÁCTICA INDIVIDUAL) FIRMA

TIEMPO: 2hr RESPONSABLE:

1. OBJETIVOS
1.1. Objetivo General
 Comprobar el funcionamiento y condiciones de las compuertas lógicas de salida AND, OR,
NOT, NAND, NOR con la tabla de verdad y diodos LED

2. METODO
 Determinar las funcionalidades de las compuertas
 Demostración del docente de la utilización y manejo del dispositivo del experimento.

3. EQUIPO Y MATERIALES

Equipos Accesorios Materiales


Equipo de computo Software Labview
Multisim

4. FUNDAMENTO TEORICO
La siguiente información es un repaso para que el estudiante pueda realizar la práctica de laboratorio
siguiendo los pasos establecidos en la sección 6 PROCEDIMIENTOS.

4.1. INTRODUCTION
Los circuitos digitales lógicos operan en modo binario donde cada voltaje de entrada y salida son un 0 o
un 1; las designaciones 0 y 1 representan intervalos predefinidos de voltaje. Esta característica de los
circuitos lógicos nos permite utilizar herramientas para realizar el análisis y diseño de sistemas digitales,
para se estudia las compuertas fundamentales lógicas observando su descripción y operación mediante el
uso del algebra booleana. [1]

4.2. Constantes y Variables Booleanas


Una variable booleana es una cantidad que puede en determinadas ocasiones, ser igual a 0 o a 1. Las
variables booleanas se emplean con frecuencia para representar niveles de voltaje en las entradas y salidas
de un circuito. Por Ejemplo:
0 0.0−0.8 volts

1 2.0−2.8 volts
1
El 0 y el 1 booleanos no representan números, sino que en su lugar representan el estado de una variable o
bien lo que se conoce como su “nivel lógico”.

4.3. Tabla de Verdad

Una tabla de verdad es una herramienta para describir la forma en que la salida de un circuito lógico
depende de los niveles presentes en las entradas del circuito. Además, muestra la forma en que la salida
de un circuito lógico responde a las diversas combinaciones de niveles lógicos como se observa en la
Figura 1. Si existen n variables, entonces existe 2n formas de asignarle valores.

Fig. 1. Tabla de verdad con entradas y salidas

4.4. Compuerta AND (Multiplicación booleana)

La lámpara encenderá solo si ambos interruptores se cierran o se activan simultáneamente. Si uno de los
de los interruptores está abierto, el circuito se interrumpe y la lámpara no se enciende como se observa en
la Figura 2. La salida es Verdadera si y solamente si todas las entradas son Verdaderas como se observa
en la Figura 3.

Fig. 2. Circuito análogo de la compuerta AND

Fig. 3. (a) Tabla de verdad (b) compuerta and


entradas y salidas

4.5. Compuerta OR (Suma booleana)

El esquema nos muestra la idea de la puerta OR, en el cual los interruptores han sido conectados en
paralelo como se observa la Figura 4. El encendido de la lámpara se producirá si se cierra cualquiera de
los dos interruptores o ambos la salida es Verdadera si al menos una de las Entradas es Verdadera esto se
puede representar a través de la tabla de verdad observada en la Figura 5.

Fig. 4. Circuito análogo de la compuerta OR Fig. 5. (a) tabla de verdad, (b) compuerta OR
entradas y salidas

2
4.6. Compuerta NOT (Negación Booleana)

Su función es producir una salida inversa o contraria a su entrada es decir convertir unos a ceros y ceros a
unos como se observa en la tabla de verdad de la Figura 6. Esta operación se indica con una barra sobre la
variable o por medio de un apóstrofe en el lado superior derecho de la variable. B=A’

Fig. 6. (a) tabla de verdad, (b) compuerta NOT entradas y salidas

4.7. Compuerta NAND

Responde a la inversión del producto lógico de sus entradas, en su representación simbólica se reemplaza
la compuerta NOT por un círculo a la salida de la compuerta AND como se observa en la Figura 7.

Fig. 7. (a) compuerta NAND entradas y salidas, (b) tabla de verdad

4.8. Compuerta NOR

El resultado que se obtiene a la salida de esta compuerta resulta de la inversión de la operación lógica OR.
Al igual que la compuerta anterior solo se agrega un círculo a la compuerta OR y se obtiene el símbolo de
la compuerta NOR como se observa en la Figura 8.

Fig. 8. (a) compuerta NOR entradas y salidas, (b) tabla de verdad

3
5. ESQUEMAS

A continuación, se presentan los esquemas referenciales para comprobar el funcionamiento de las


compuertas lógicas. Estos diagramas no deben ser armados ni simulados, son únicamente referencias para
que los estudiantes conozcan la teoría de los TTL.

5.1. Compuerta AND

Fig. 9. Circuito armado compuerta AND

5.2. Compuerta OR

Fig. 10. Circuito armado compuerta OR

5.3. Compuerta NOT

Fig. 11. Circuito armado compuerta NOT

4
5.4. Compuerta NAND

Fig. 12. Circuito armado compuerta NAND

5.5. Compuerta NOR

Fig. 13. Circuito armado compuerta NOR

6. PROCEDIMIENTO

 Paso 1: Leer la información presentada en la introducción y comprender las tablas de verdad y


su funcionamiento.
 Paso 2: Utilizando el software multisim verificar el funcionamiento mediante una tabla de
verdad para AND, OR, NAND, NOR, XOR, XNOR. Utilizar solamente compuertas NOR,
NAND y NOT.
Implementar los circuitos, utilizando un Dip-switch general para el ingreso de las variables y
diodos led a las salidas. Llenar las tablas de verdad correspondientes utilizando el multímetro
(mediciones sin led o antes de la visualización).

Tabla para AND

B(Voltaje) A(Voltaje) Q(Voltaje) Q (logico)


       
       
       
       

5
Tabla para OR

B(Voltaje) A(Voltaje) Q(Voltaje) Q (logico)


       
       
       
       

Tabla para NAND

B A Q(Voltaje) Q (logico)
0 0    
0 1    
1 0    
1 1    

Tabla para la NOR

B A Q(Voltaje) Q (logico)
0 0    
0 1    
1 0    
1 1    

Tabla para la XOR

B A Q(Voltaje) Q (logico)
0 0    
0 1    
1 0    
1 1    

Tabla para la XNOR

B A Q(Voltaje) Q (logico)
0 0    
0 1    
1 0    
1 1    

 Paso 3: Implementar en multisim, sin tabla de verdad, el diagrama lógico combinatorio que
cumpla con lo solicitado. (Solo diagrama lógico).
Su única salida Q va a cero solo si A=0 y B=1 ó C=0 y D=1.

6
 Paso 4: Realizar el circuito en labview, llenar una tabla de verdad para los diferentes estados
lógicos en ingreso, anotando el estado lógico a la salida. Verificar su respuesta.

A 1

2 7400
3 2
7402 1
Q
3

B 1
3
C 2 7400

6.1. Simulaciones
A continuación, presentar el panel frontal del funcionamiento del punto 4.

6.2. Resultados obtenidos


Añadir la programación las simulaciones en multisim realizando la tabla de verdad de cada compuerta
(AND, OR, NAND, NOR, XOR, XNOR). Y la programación en Labview.

7. CONCLUSIONES
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
______________________________________________________________________
___________________________________________

8. QUESTIONARIE (the answer must be in English)


8.1 Where and when the highest and lowest VCC current occur in the circuit?
8.2 What is the minimum and maximum percentage error of a logic gate output
voltage referred to VCC?
8.3 What is the power consumed by the circuit when no inputs nor outputs are
connected (low power consumption mode)?
8.4 Are the measured currents for all logic gate outputs within the parameters
described in the datasheet?
8.5 For any faulty circuit presented in Appendix 1. Let´s assume that one of the
currents the Logic gates outputs is higher than the specified limits in the
datasheet, what is the risk of doing such a connection and what would be the
solution?

9. BIBLIOGRAFIA

[1] Tocci, Widmer, Moss , Sistemas Digitales, principios y Aplicaciones, Pearson Educación,
décima edición, 2007, Mexico.

Potrebbero piacerti anche