Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
DECODIFICADOR BCD A 7
SEGMENTOS Y CODIFICADOR
DE PRIORIDAD
CÓDIGO: 15190238
CICLO: VI
ÍNDICE
1. MEMORIA DESCRIPTIVA ............................................................................................................. 4
1.1. INTRODUCCIÓN ........................................................................................................................ 4
1.2. OBJETIVOS ................................................................................................................................. 4
1.3. RESUMEN ................................................................................................................................... 4
2. MEMORIA DE CALCULO .............................................................................................................. 4
2.1. CODIGO BCD ................................................................................................................................. 5
2.2. DISPLAY...................................................................................................................................... 5
2.3. DECODIFICADOR BCD A 7 SEGMENTOS ............................................................................. 6
2.4. CODIFICADOR DE PRIORIDAD ............................................................................................ 11
3. CARACTERÍSTICAS TÉCNICAS ................................................................................................ 13
3.1. DIODOS LED ............................................................................................................................. 13
3.2. RESISTENCIA 470 OHMS ....................................................................................................... 14
3.3. PROTOBOARD ......................................................................................................................... 15
3.4. DIP SWITCH .............................................................................................................................. 16
3.5. INTEGRADO 74LS153.............................................................................................................. 17
3.6. INTEGRADO 74LS04................................................................................................................ 19
3.7. INTEGRADO 74LS04................................................................................................................ 21
4. METRADO,PRESUPUESTO Y MANODEOBRA ....................................................................... 23
4.1. METRADO ................................................................................................................................. 23
4.2. PRESUPUESTO ......................................................................................................................... 23
4.3. MANO DE OBRA ...................................................................................................................... 24
5. PLANOS ............................................................................................................................................ 25
5.1. DECODIFICADOR BCD A 7 SEGMENTOS ...................................................................................... 25
5.2. CODIFICADOR POR PRIORIDAD ................................................................................................... 25
6. FOTOS ............................................................................................................................................... 26
2
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
ÍNDICE DE FIGURA
figura 1 Funcionamiento del display ............................................................................................................................. 5
figura 2 Salidas del display ............................................................................................................................................ 7
figura 3 Codificador de prioridad ................................................................................................................................ 12
figura 4 Diodo Led ....................................................................................................................................................... 13
figura 5 Resistencias ................................................................................................................................................... 14
figura 6 Partes Protoboard ......................................................................................................................................... 15
figura 7 Conexión protoboard..................................................................................................................................... 15
figura 8 Datasheet 74F08 ............................................................................................................................................ 15
figura 9 Datasheet Integrado 74LS153 ....................................................................................................................... 17
figura 10 Dimensiones 74LS153 .................................................................................................................................. 18
figura 11 Datasheet 74LS04 ........................................................................................................................................ 19
figura 12 Características 74LS04 ................................................................................................................................. 20
figura 13 Datasheet 74LS04 ........................................................................................................................................ 21
figura 14 Características 74LS04 ................................................................................................................................. 22
figura 15 Circuito topológico para el decodificador.................................................................................................... 25
figura 16 Circuito topológico del codificador .............................................................................................................. 25
figura 17 salida 0000 ................................................................................................................................................... 26
figura 18 salida 0001 ................................................................................................................................................... 26
figura 19 salida 0010 ................................................................................................................................................... 26
figura 20 salida 0011 ................................................................................................................................................... 27
figura 21 salida 0100 ................................................................................................................................................... 27
figura 22 salida 0101 ................................................................................................................................................... 27
figura 23 salida 0110 ................................................................................................................................................... 27
figura 24 salida 0111 ................................................................................................................................................... 27
figura 25 salida 1000 ................................................................................................................................................... 27
figura 26 salida 1001 ................................................................................................................................................... 27
ÍNDICE DE TABLAS
3
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
1. MEMORIA DESCRIPTIVA
1.1. INTRODUCCIÓN
Es un elemento digital que funciona a base de estados lógicos, con los cuales indica una
salida determinada basándose en un dato de entrada característico, su función
operacional se basa en la introducción a sus entradas de un número en código binario
correspondiente a su equivalente en decimal para mostrar en los siete pines de salida
establecidos para el integrado, una serie de estados lógicos que están diseñados para
conectarse a un elemento alfanumérico en el que se visualizará el número introducido
en las entradas del decodificador. El elemento alfanumérico que se conecta a las siete
salidas del decodificador también está diseñado para trabajar con estados lógicos, es un
dispositivo elaborado con un arreglo de LED de tal manera que muestre los números
decimales desde el cero hasta el nueve dependiendo del dato recibido desde el
decodificador, a este elemento se le conoce con el nombre de display o dispositivo
alfanumérico de 7 segmentos.
El decodificador está formado internamente por compuertas lógicas y sus conexiones
internas son un sistema predefinido por el diseñador para que su función operacional
sea un acople perfecto y efectivo con el display, observe como se muestran a
continuación en las especificaciones del fabricante.
1.2. OBJETIVOS
Comprobar en el laboratorio el funcionamiento del decodificador BCD de
7 segmentos y el codificador de prioridad 74LS147.
Determinar las características de ambas configuraciones.
Implementar adecuadamente los circuitos planteados en la guía.
1.3. RESUMEN
El contenido del siguiente informe trata sobre el uso de un decodificador bcd a 7
segmentos y un decodificador de prioridad ,la características de cada uno de ellos sus
circuitos a implementar los principios detrás de ellos .Se realizo la toma de fotografías
para comprobar que el experimento fue un éxito, y finalmente discutir los datos
obtenidos y plantear las conclusiones de este experimento.
2. MEMORIA DE CALCULO
4
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
2.1. CODIGO BCD
BCD son las iniciales de unas palabras inglesas que traducidas vendrían a significar
Código Decimal codificado en Binario. Es decir, cada cifra decimal se codifica según una
serie de bits binarios ¿Cuantos?, como existen diez cifras del 0 al 9 necesitamos 4 bits por
cifra. (Con 3 nos quedaríamos cortos ya que como máximo podríamos codificar 8 cifras).
Ahora resulta que con 4 bits podríamos codificar hasta 16 cifras, luego vemos que hay 6
combinaciones (de 1010 a 1111) que nunca se utilizan en el código BCD; de ahí que este
código sea menos compacto que el binario puro.
DECIMAL BCD
0 0000
1 0001
2 0010
3 0011
4 0100
5 0101
6 0110
7 0111
8 1000
9 1001
Tabla 1 Conversión de decimal a BCD
2.2. DISPLAY
5
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
De la misma forma que hay dos tipos de decodificadores existen dos tipos de display de
7 segmentos, unos cuyos segmentos se activan con un 1, llamado display de 7 segmentos
de cátodo común, y otro cuyos segmentos se activan con un cero, llamado display de 7
segmentos de ánodo común. Evidentemente, decodificador y display tienen que ser del
mismo tipo para poder ser conectados. V
Los displays de 7 segmentos son dispositivos que se utilizan para visualizar información.
Cada segmento de un display está constituido por un LED que, al activarse, es decir,
cuando circula una corriente a través suyo, se ilumina. El tipo de conexión de estos LED
es lo que determina si el display de 7 segmentos es de ánodo común o de cátodo común.
6
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
A3 A2 A1 A0 a b c d e f g
0 0 0 0 1 1 1 1 1 1 0
0 0 0 1 0 1 1 0 0 0 0
0 0 1 0 1 1 0 1 1 0 1
0 0 1 1 1 1 1 1 0 0 1
0 1 0 0 0 1 1 0 0 1 1
0 1 0 1 1 0 1 1 0 1 1
0 1 1 0 0 0 1 1 1 1 1
0 1 1 1 1 1 1 0 0 0 0
1 0 0 0 1 1 1 1 1 1 1
1 0 0 1 1 1 1 0 0 1 1
7
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
PRIMERA SALIDA
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 1 1
11 X X X X
10 1 1 X X
SEGUNDA SALIDA
A3A2\A1A0 00 01 11 10
00 1 1 1 1
01 1 0 1 0
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 1 1 1
01 1 0 1 0
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 1 1 1
01 1 0 1 0
11 X X X X
10 1 1 X X
Tabla 4 Salida "b" BCD
TERCERA SALIDA
8
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
A3A2\A1A0 00 01 11 10
00 1 1 1 0
01 1 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 1 1 0
01 1 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 1 1 0
01 1 1 1 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 1 1 0
01 1 1 1 1
11 X X X X
10 1 1 X X
CUARTA SALIDA
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 0 1
11 X X X X
10 1 0 X X
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 0 1
11 X X X X
10 1 0 X X
A3A2\A1A0 00 01 11 10
00 1 0 1 1
01 0 1 0 1
11 X X X X
10 1 0 X X
Tabla 6 Salida "d=" BCD
QUINTA SALIDA
9
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
A3A2\A1A0 00 01 11 10
00 1 0 0 1
01 0 0 0 1
11 X X X X
10 1 0 X X
A3A2\A1A0 00 01 11 10
00 1 0 0 1
01 0 0 0 1
11 X X X X
10 1 0 X X
Tabla 7 Salida "e" BCD
SEXTA SALIDA
A3A2\A1A0 00 01 11 10
00 1 0 0 0
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 0 0
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 0 0
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 1 0 0 0
01 1 1 0 1
11 X X X X
10 1 1 X X
Tabla 8 Salida "f" BCD
10
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
SEPTIMA SALIDA
A3A2\A1A0 00 01 11 10
00 0 0 1 1
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 0 0 1 1
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 0 0 1 1
01 1 1 0 1
11 X X X X
10 1 1 X X
A3A2\A1A0 00 01 11 10
00 0 0 1 1
01 1 1 0 1
11 X X X X
10 1 1 X X
Tabla 9 Salida "g" BCD
Cuando dos entradas estén activas al mismo tiempo el codificador de prioridad hace
que la entrada con el código de salida mas bajo sea el código de salida.
El circuito tiene 9 líneas activas en bajo que representan los dígitos del 1 al 9 y
produce como salida el código BCD negado, correspondiente a la entrada activa
que tiene el mayor número.
11
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
ENTRADAS SALIDA
A'1 A'2 A'3 A'4 A'5 A'6 A'7 A'8 A'9 O'3 O'2 O'1 O'0
1 1 1 1 1 1 1 1 1 1 1 1 1
X X X X X X X X 0 0 1 1 0
X X X X X X X 0 1 0 1 1 1
X X X X X X 0 1 1 1 0 0 0
X X X X X 0 1 1 1 1 0 0 1
X X X X 0 1 1 1 1 1 0 1 0
X X X 0 1 1 1 1 1 1 0 1 1
X X 0 1 1 1 1 1 1 1 1 0 0
X 0 1 1 1 1 1 1 1 1 1 0 1
0 1 1 1 1 1 1 1 1 1 1 1 0
Tabla 10 Tabla de verdad de un codificador de prioridad
12
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
3. CARACTERÍSTICAS TÉCNICAS
13
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
3.2. RESISTENCIA 470 OHMS
figura 5 Resistencias
14
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
3.3. PROTOBOARD
15
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
3.4. DIP SWITCH
16
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
17
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
18
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
3.6. INTEGRADO 74LS04
19
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
20
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
21
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
22
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
4. METRADO,PRESUPUESTO Y MANODEOBRA
4.1. METRADO
Proyecto: Laboratorio N°6
Fecha: 30 de Mayo 2019
Partida: 10:00 a 12:00
Part Item Descripcion Und Cant
01:00 Resistencias
01:00:00 470Ω / 1/4W Und 16.00
02:00 Diodos
01:00:00 Le d rojo Und 1.00
02:00:00 Le d ve rde Und 1.00
02:00:00 Le d a ma ri l l o Und 1.00
02:00:00 Le d a zul Und 1.00
03:00 Circuito Integrado
01:00:00 74LS153 Und 1.00
02:00:00 74LS04 Und 1.00
03:00:00 74LS147 Und 1.00
04:00:00 74LS47 Und 1.00
04:00 Accesorios
01:00:00 Es ta ño m 1.00
02:00:00 Protoboa rd Und 1.00
03:00:00 Di p 8 e ntra da s Und 2.00
04:00:00 Di p 4 e ntra da s Und 0.50
05:00:00 Di s pl a y A/C Und 0.50
Tabla 11 Metrado
4.2. PRESUPUESTO
Tabla 12 Presupuesto
23
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
S/430.00
SUB TOTAL S/760.00
IGV 19% S/144.40
Utilidad 30% S/228.00
TOTAL S/1,132.40
24
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
5. PLANOS
25
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
6. FOTOS
26
figura 19 salida 0010
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
27
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
29