Sei sulla pagina 1di 9

ELECTRÓNICA ANÁLOGA

Fase 2 - Presentar solución al problema del amplificador de baja señal con

JFET

ALEXANDER RODRÍGUEZ BENAVIDES


Código: 1022966866

YESID CASTAÑEDA LLANOS

Código: 80725020

DAVID LEONARDO CEDIEL GUTIERREZ

Código: 1013596601

MAYLEBIS CASTELLAR NIZ

Código: 1082924522

Presentado A:

JAIRO LUIS GUTIÉRREZ

TUTOR

GRUPO

CÓDIGO: 243006A_614

UNIVERSIDAD NACIONAL ABIERTA Y A DISTANCIA (UNAD)

ESCUELA DE CIENCIAS BÁSICAS, TECNOLOGÍA E INGENIERÍA

BOGOTÁ

OCTUBRE DE 2019
INTRODUCCIÓN

El presente trabajo de electrónica análoga trajo como solución al problema del


amplificador de baja señal con JFET es un dispositivo semiconductor que controla un
flujo de corriente por un canal semiconductor, ampliando un campo eléctrico
perpendicular a la trayectoria de la corriente. El JFET está compuesto de una parte de
silicio tipo N, a la cual se le adicionan dos regiones con impurezas tipo P llamadas
compuerta (gate) y que están unidas entre sí. Los terminales de este tipo de transistor
se llaman Drenador (drain), fuente (source) y el tercer terminal es la compuerta (gate)
Para el cálculo de estos se usa el método matemático, además también se utiliza el
método grafico el cual es el más utilizado. Destacando la ecuación mencionada es la
misma que se utiliza en las configuraciones de red del JFET siempre y cuando el
dispositivo se encuentre en una región activa. Mediante la metodología de Aprendizaje
Basado en problemas, en tres fases: Una fase teórica, otra argumentativa y la última
fase de solución. Este informe se elabora con el fin de demostrar los conocimientos
adquiridos en la guía, elaborando pautas indicadas e implementar el ejercicio dado
desarrollándolo de manera grupal y participativa para mayor contexto en desarrollo de
la guía asignada.
Fase 2 - Presentar solución al problema del amplificador de baja señal con JFET

Suponga que trabaja para una compañía que diseña, prueba, fabrica y comercializa
instrumentos electrónicos. Su segunda asignación es presentar trabajando en equipo
con cuatro compañeros, una solución llamada amplificador de baja señal con JFET, el
cual permite restaurar señales débiles en los diferentes circuitos de transmisión y
recepción de información las especificaciones dadas para el diseño son las siguientes:

Señal de entrada: 300mV a 1Khz.

Referencia del JFET: J201

ID= 327uA, VD= 4.6V, VGS (off)= -1.5V, VCC= 20V.

De catálogo se tiene que: IDSS puede Variar de 1mA a 100mA… para este diseño se
trabajara IDSS=3mA.

El equipo de trabajo cuenta con 3 semanas para presentar un informe a la empresa, en


él mismo, es obligatorio se evidencie una fundamentación teórica, una argumentación y
la validación de la solución. Además, de ser aprobada la propuesta, se deberá realizar
una implementación real y para ello se contará con acceso a los laboratorios.
Actividades a desarrollar

Individuales:
1. Fundamentación Teórica.
(Primera Semana)

Figura No. 1. Diagrama Esquemático del Amplificador


Fuente Autor.

1. Luego de la lectura de los recursos educativos requeridos para la Unidad 2, Cada

estudiante debe describir con sus propias palabras la teoría de funcionamiento del

circuito anterior.
1. FUNCIONAMIENTO

Este circuito puede amplificar una señal débil, el transistor JFET esta polarizado y

debido que solo cuenta con una fuente DC de 20 Voltios, se encuentra configurado

como auto-polarización. Se conecta la señal al Gate del amplificador, la resistencia RG

debe ser de valor elevado con el fin de simular la señal a tierra. Cuando está activo el

JFET, la señal ingresa y es amplifica bajo los parámetros de RD y RS, por último, en la

salida hay un filtro que estabiliza la señal. Tenemos una señal de entrada que pasa por

un condensador de 10uF que e s el que filtra el ruido de la señal y pase al amplificador

que utilizamos en este circuito el cual es un JFET que tiene una configuración de auto

polarización que posee una resistencia RG que debe ser alta por la razón de Megas

para que impida que la señal pase derecho a tierra tenemos una resistencia RD que

sirve para la alimentación del JFET y un condensador de 10uF a la salida para

la rectificación de la señal de salida.

2. Argumentar matemáticamente el diseño presentado realizando los siguientes

ESTUDIANTE 4
d.) Calcular la reactancia capacitiva de los condensadores de acople.
1
𝑋𝑐1 =
2𝜋 ∗ 𝑓 ∗ 𝐶1
1
=
2𝜋 ∗ 1000𝐻𝑧 ∗ 10𝑢𝐹
= 15.91𝑜ℎ𝑚𝑠
1
𝑋𝑐2 =
2𝜋 ∗ 𝑓 ∗ 𝐶2
1
=
2𝜋 ∗ 1000𝐻𝑧 ∗ 10𝑢𝐹
= 15.91𝑜ℎ𝑚𝑠
1
𝑋𝑐3 =
2𝜋 ∗ 𝑓 ∗ 𝐶3
1
=
2𝜋 ∗ 1000 ∗ 0.1
= 1591,55 𝑜ℎ𝑚𝑠

3. Presentar la simulación del amplificador de baja señal con JFET propuesto


en la que se evidencie el correcto funcionamiento y las siguientes
mediciones.

- Amplitud de la señal de salida usando el Osciloscopio.


- Valor de VGS.

- Valor de VDS.

- Valor de VGD

- Valor de la corriente ID.


CONCLUSIONES
REFERENCIAS BIBLIOGRÁFICAS

 Pleite, J. Vergaz, R. Ruiz de marcos, J. (2009). Electrónica Análoga para


Ingenieros (pp. 37-51). Recuperado de
http://bibliotecavirtual.unad.edu.co:2077/lib/unadsp/reader.action?ppg=48&docID
=10498503&tm=1482090196645
 González, M. (2015). Dispositivos Electrónicos (pp.127-167). Recuperado de
http://bibliotecavirtual.unad.edu.co:2077/lib/unadsp/reader.action?ppg=127&docI
D=11201676&tm=1482089571374
 Grob, B. Fournier, J. (1983). Circuitos electrónicos y sus aplicaciones (pp.154-
178). Recuperado de
http://bibliotecavirtual.unad.edu.co:2077/lib/unadsp/reader.action?ppg=171&docI
D=10433916&tm=1482091898589
 Clausi, P. (Productor). (2017). OVI Transistores MOSFET. [Video] Recuperado
de https://www.youtube.com/watch?v=IPSdGSJheOk

Potrebbero piacerti anche