Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
Parcial - Escenario 4
Instrucciones
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 1/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
Historial de intentos
Utilizar una compuerta AND, que detecte cuando todas las señales estén
en ALTO.
Usar la lógica de una XOR, para detectar que las diferentes puertas estén
o no obstruidas.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 3/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
espuesta correcta
Hacer el montaje con una compuerta NAND, para tener una salida en bajo
si no hay obstrucciones.
Respondido
Utilizar lógica inversa, con una compuerta negativa-AND.
¡Correcto!
Es el resultado de los maxtérminos M y M , es decir
2 5
¯ ¯ ¯
Y = (A + B + C )(A + B + C )
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 4/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 5/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 6/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
Se trata de una compuerta AND, puesto que la salida sólo está en ALTO
para todas las entradas en ALTO.
No es posible utlizar una compuerta AND, pues los datos tienen más de
dos entradas.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 7/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
La señal es analógica y requiere ser procesada para utilizarla en un
circuito digital.
¡Correcto!
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 8/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 9/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
Si el usuario cambia la dirección de selección, se deberá guardar la
información disponible en el bus de datos hasta que oprima nuevamente
el ENABLE, mediante una realimentación de la salida a la entrada.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 10/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
Respondido
Y0 está en 1 y Y1 está en 1.
Y0 está en 1 y Y1 está en 0.
espuesta correcta
Y0 está en 0 y Y1 está en 1.
Y0 está en 0 y Y1 está en 0.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 11/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
La expresión resultante de ambos es equivalente y puede simplificarse
como: Y = AB + AD ¯ ¯ ¯
+ C D.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 12/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
Una compuerta NAND, pues la mamá le dice que no puede comer dos
cosas a la vez.
¡Correcto!
Una compuerta XOR, pues es la que se activa únicamente cuando las dos
entradas son diferentes.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 13/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
La siguiente expresión:
¯¯¯¯¯¯¯¯¯¯ ¯¯¯
¯
(W X + Y )
Se puede simplificar a (W .
¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯ ¯¯¯
¯
+ X + Y )
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 14/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
Un decodificador de 2 líneas a 4 líneas, que activa algunas de las salidas,
según el código binario en la entrada.
Utilizando las diferentes reglas del álgebra booleana, se podría decir que
la siguiente expresión: (((W + W X) + W X) + W¯
Z ) Se puede reducir a:
¯
(W XY + W Z )
¯
(W + Z )
¡Correcto! (W + Z )
(X + Y + Z )
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 17/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
El circuito funciona como un comparador, con sus tres salidas
características.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 18/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 19/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
La expresión completa es
¯ ¯ ¯ ¯ ¯ ¯ ¯ ¯ ¯
Y = A BC + A BC + A BC + ABC + ABC + ABC
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 20/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
Cambiar la compuerta XNOR por una XOR, de tal manera que el bit de
paridad no active la salida de error.
¡Correcto!
El circuito está bien así como está montado, pues detecta la paridad
impar.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 21/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 22/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 23/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯
¡Correcto!
Se puede simplicar como (W XY ), al aplicar los Teoremas de DeMorgan y
una doble negación.
¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯¯
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 24/25
25/9/2019 Parcial - Escenario 4: PRIMER BLOQUE-TEORICO - PRACTICO/SISTEMAS DIGITALES Y ENSAMBLADORES-[GRUPO1]
¡Correcto!
Sumando un número más el complemento a 1 del otro, con acarreo de
entrada de 1.
https://poli.instructure.com/courses/11381/quizzes/41527?headless=1 25/25