Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
50 • Enero 2005
Radiodifusión Digital
mayor o menor que fFI1. La señal (en receptor DRM, de manera que no se
12kHz) se amplifica y filtra para ser abundará en más detalles.
posteriormente demodulada, en el El DDS que se utilizará es el
caso del receptor DRM esta tarea se AD9835 que puede ser controlado a
realiza por software en el PC como se través de los puertos serie o paralelo
dijo antes. de un PC, en este caso, se utilizará el
En la figura 3 se muestran todos puerto com1. Como interfaz entre el
los bloques anteriormente descritos. puerto paralelo del PC se utilizará el
La sintonía puede realizarse por integrado MC1489 (MC1489N). Este
PLL o mejor aún con un DDS que sue- circuito integrado está formado por
le presentar un menor ruido de fase cuatro receptores de línea de tecno-
lo que es deseable en los receptores logía Schottky de los que se utilizan
DRM. tres: datos, reloj y sincronismo, es
decir, el MC1489 es un receptor que
Sintonía por DDS permite acoplar el DDS con el PC a
través de uno de los puertos Com1 o En la Figura 4 se muestra el Figura4 Circuitode
Se puede realizar una unidad de Com2. esquema del subcircuito de sintonía sintonía por DDS
sintonía (OL1) con DDS basada en el Para acceder al puerto del PC se básicamente de acuerdo con las
circuito integrado AD9835 cuya hoja utilizará un cable con conectores especificaciones del fabricante del
de características3 viene acompañada macho y hembra en sus terminacio- circuito integrado donde se han in-
de un apartado de aplicaciones don- nes. Solidario a la placa del receptor troducido algunas modificaciones
de se puede obtener la mayoría de se soldará el denominado “Sub D9” que hacen a la función específica
los datos para una realización prác- que deberá ser del tipo hembra para propuesta.
tica. conectarlo con el conector macho del El puente Lk4 de la hoja de da-
Un DDS, en líneas generales, es cable, ya que el otro extremo del tos del AD9835 se realiza cortocircui-
una forma de generar ondas, prefe- cable lleva un conector hembra para tando directamente los pines (2) y (3)
rentemente del tipo sinusoidal. Se realizar la conexión al puerto Com1 del DDS.
trata de una técnica que utiliza pro- o Com2 del PC que es del tipo Las salidas del MC1489, pines
cesamiento digital para generar una macho. (1), (4) y (10), se conectan respecti-
salida sintonizada en frecuencia y vamente a los pines (3), (7) y (4) del
fase. Esta salida está referenciada a conector SubD9 cuyo terminal (pin)
un a un oscilador patrón de frecuen- (5) se conecta a masa. Las entradas
cia fija. A partir de esta frecuencia fija útiles (3), (6) y (8) del MC1489 pro-
se obtienen submúltiplos mediante vienen respectivamente de los pines
divisores con un factor de escala. Este (7), (8) y (9) del AD9835.
factor de escala se controla por La salida, pin (14) del DDS (Iout,
)
la estructura del dispositivo DDS se conecta a la entrada osciladora OL
mediante una palabra binaria de del primer mezclador -en nuestro
sintonía. De acuerdo con la hoja de carac- caso será el integrado NE612
Los bloques básicos de estos dis- terísticas es recomendable utilizar (NE602) y la entrada del OL corres-
positivos son: un acumulador de fase dos fuentes de alimentación para el ponde al pin Nº 6- a través de un fil-
que es la base de un oscilador numé- DDS, una para la parte digital y otra tro de paso bajo que se describirá
ricamente controlado NCO, un blo- para la analógica. más adelante.
que de conversión de fase a ampli- Si se desea simplificar, como se La unidad para obtener la fre-
tud, el núcleo del DDS, y un conver- ha hecho en este trabajo, puede uti- cuencia referencia (U3 en el esquema
sor D/A. La estructura prevé también lizarse una única fuente de alimenta- de la hoja de características del
varios registros o RAM. ción de 5V, separando la parte digi- AD9835) es un módulo oscilador con
La palabra binaria de sintonía tal de la analógica con una inductan- cristal de 50MHz que se alimenta con
suele tener una longitud entre 24 y cia L=100uH. la misma fuente de tensión continua
48 bits que define la frecuencia su- Conviene también instalar, entre de 5V, puede utilizarse un módulo de
perior de sintonía. el positivo de la fuente de 5V y masa, 50MHz TCXO o GXO con encapsula-
En este trabajo no se pretende un condensador de tantalio de unos do DIP de 8 ó 14 terminales. (Véase
enseñar técnicas DDS sino utilizar 47uF, elemento que no está indicado p.e. Connor Winfield Co. en http://
este dispositivo para sintonizar un en el esquema anterior. osc.conwin.com/tcxo/tx/tx021.pdf).
• Enero 2005 51
Radiodifusión Digital
52 • Enero 2005
Radiodifusión Digital
• Enero 2005 53
Radiodifusión Digital
54 • Enero 2005
Radiodifusión Digital
Etapa de RF previa
(Opcional)
• Enero 2005 55
Radiodifusión Digital
Bibliografía
1) http://www.iis.fraunhofer.de/dab/
Figura17 Etapaprevia products/drmreceiver/index.html
para la banda de 49m 2) S.Pagel. Técnicas recepción DRM.
Tórculo E. Stgod Compostela. 2004.
El conjunto presenta una ganan- Algunos comentarios 3) http://www.analog.com/en/prod/
cia de unos 28dB, esta ganancia al 0,2877,AD9835,00.html.
estar concentrada en la etapa previa La unidad frontal de doble con- 4) Analog Devices AD9835. 50 MHz
de la unidad de cabecera permite ob- versión propuesta permite obtener CMOS DDS. www.analog.com.
tener un factor de ruido relativamen- una buena prestación en condiciones 5)http://home.arcor.de/carsten.
te bajo. de propagación razonables. knuetter/drm.htm
La unidad previa que acabamos Respecto del sintetizador DDS se 6) S. Pagel. Diseño receptores de HF.
de describir puede alimentarse direc- deben utilizar técnicas de montaje Tórculo E. Sgo de Compostela. 2003.
tamente de la fuente de alimentación superficial lo que requiere una míni- 7) Ferrite cores and materials. Ami-
de 5V del circuito de la unidad fron- ma experiencia en tales montajes. don Associates Inc. Ferrite toroidal
tal. Por lo demás el receptor es rela- cores.
Cabe puntualizar que si bien tivamente sencillo de realizar. Los 8) Sigfredo Pagel. Referencia Biblio-
esta etapa previa fue diseñada para componentes pueden obtenerse gráfica (6).
56 • Enero 2005