Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
FACULTAD DE TECNOLOGIA
ELECTROMECANICA
PRE INFORME N #2
Nombre: Mamani Carvajal Marcos alfredo
Carrera: Electromecánica.
La Paz – Bolivia
CONTROL DE BANDA TRANSPORTADORA – CLASIFICADOR
OBJETIVOS
Aprender sobre el manejo de circuitos digitales combinacionales.
Aplicar circuitos digitales a automatismos básicos.
Verificar experimentalmente el funcionamiento del circuito que controla una banda
transportadora.
AUTOPRUEBA
1. Con sus propias palabras, explicar el funcionamiento del esquema mostrado en la figura
2.1.
El diagrama de la figura 2.2 muestra la secuencia en que se activan los interruptores límite y las
acciones a realizar. El circuito digital de la figura 2.3 muestra la implementación del control del
sistema de banda transportadora,
3. Llene la tabla de componentes a partir del circuito de la figura 8.1.3. que a continuación
se muestra:
Item Descripción Cantidad
1 Fuente de 5 V 1
2 Tester 2
3 Protoboard 2
4 74LS32, TTL-OR 2 entradas 1
5 74LS08, TTL-AND 2 entradas 4
6 74LS04, TTL-NOT inversor 1
7 Resistencias de 1KΩ, ¼ W 5
8 Resistencias de 100 Ω, ¼ W 8
9 Pulsadores 6
11 Led´s 8
4. De la hoja de especificaciones de los tres tipos de compuertas, anote los rangos voltaje de
nivel alto y nivel bajo de los circuitos digitales TTL.
NIVELES LÓGICOS
Para que un CI TTL opere adecuadamente, la fabricante específica que una entrada baja varíe de
0 a 0.8V y una alta varíe de 2 a 5V. La región que esta comprendida entre 0.8 y 2V se le denomina
región prohibida
Los rangos de salidas esperados varían normalmente entre 0 y 0.4V para una salida baja y de 2.4 a 5V para
una salida alta.
La diferencia entre los niveles de entrada y salida (2-2.4V y 0.8-0.4V) es proporcionarle al dispositivo
inmunidad al ruido que se define como la insensibilidad del circuito digital a señales eléctricas no deseadas.
1 lógico 1 lógico
2.4 V. VOH(min)
2.0 V. VIH(min)
No Permitido No Permitido
0.8 V. VIL(max)
0.4 V. VOL(max)
0.0 V. 0 lógico 0 lógico
VIH(min) 0.0 V. VOH(min)
CUESTIONARIO
1. Compare los valores altos y bajo medidos en el punto 3 del procedimiento, con los datos
de la hoja de especificaciones.
Los valores obtenidos en el punto 3 y de hoja de especificaciones son los siguientes:
Obtenido Tabla
VOHigh 3.10 V 2.40 V
VOLow 0.15 V 0.40 V
2. Explicar la diferencia entre un 74LS32 y 54ALS32.
Existen varias familias lógicas como por ejemplo: RTL, TTL, DTL, HLL, CMOS, etc. Pero las
familias mas utilizadas son TTL Y CMOS.
La familia lógica TTL contiene la serie 74 para uso comercial y la serie 54 con fines militares. Estas
dos líneas difieren fundamentalmente en el rango de temperaturas de funcionamiento, de 0 a 70 ºC
para la comercial y de - 55 a 125 ºC para la militar, en el material de encapsulado y,
consecuentemente, en el costo.
3. Dibuje el circuito Lógico del OR- exclusivo de dos entradas con compuertas NAND
únicamente.
La implementación de la operación del OR EXCLUSIVO (XOR) con solamente puertas NAND
ilustra como esta como puerta universal.
• El rango de tensión está entre 0 y Vcc donde Vcc es usualmente 4.75V – 5.25V. Un nivel bajo es
representado por niveles de tensión entre 0V– 0.8V, mientras que un nivel alto se representa por
niveles de tensión entre 2V – Vcc.
Es la familia lógica mas fácil de entender. Como su nombre lo indica, resistencias y transistores
son los componentes utilizados para construir los circuitos. Siendo mas específicos, la R significa
que la entrada del circuito está conectada a una resistencia y la T significa que la salida de circuito
se toma de un transistor. Otra manera popular para construir puertas RTL es haciendo
corresponder a cada resistencia de entrada un transistor, y luego unir entre si los colectores de los
transistores.
3.- Fan – Out de la familia RTL 4.-conexión AND de las puertas RTL
LOGICA DTL.- (diode transistor logic) categoría de circuitos digitales antes del TTL
Principalmente, las puertas NAND y NOR. Recordemos que ambas son una combinación entre una
puerta NOT y una puerta AND o OR. La familia DTL se construye con una puerta de diodos y otra
RTL.
Analicemos, en primer lugar, cómo se construye una puerta NOT o inversora. El circuito transistor de
la ilustración siguiente presenta un inversor para lógica positiva, donde consideraremos un nivel bajo
de 0,2 V. correspondiente a la tensión colector-emisor del transistor utilizado y un nivel alto igual a la
tensión de alimentación Vcc.
como lo indica la función Boleana puesta a la derecha a la salida del colector del transistor. Es así
como el bloque fundamental de la lógica DTL viene siendo precisamente la función NAND.
CONCLUSIONES