Sei sulla pagina 1di 30

LABORATORIO 07

Multivibradores Biestables
(flip-flop)

ALUMNO: Marcelo De la Cruz, Paul Alexander

CÓDIGO: 15190238

DOCENTE: Torres Santos, William

HORARIO: Jueves 10:00-12:00

CICLO: VI

Ciudad Universitaria, Junio 2019


Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

ÍNDICE
1. MEMORIA DESCRIPTIVA ............................................................................................................. 5
1.1. INTRODUCCIÓN ........................................................................................................................ 5
1.2. OBJETIVOS ................................................................................................................................. 5
1.3. RESUMEN ................................................................................................................................... 5
2. MEMORIA DE CALCULO .............................................................................................................. 6
2.1. FLIP-FLOP RS ............................................................................................................................. 6
2.2. FLIP-FLOP JK .............................................................................................................................. 7
2.3. FLIP-FLOP D ............................................................................................................................... 8
2.4. FLIP-FLOP T ................................................................................................................................ 9
3. CARACTERÍSTICAS TÉCNICAS ................................................................................................ 10
3.1. DIODOS LED ............................................................................................................................. 10
3.2. RESISTENCIA 470 OHMS ....................................................................................................... 11
3.3. PROTOBOARD ......................................................................................................................... 12
3.4. DIP SWITCH .............................................................................................................................. 13
3.5. INTEGRADO 74LS00................................................................................................................ 14
3.6. INTEGRADO 74LS02 .................................................................................................................... 16
3.7. INTEGRADO 74LS74................................................................................................................ 18
3.8. INTEGRADO 74LS76................................................................................................................ 20
3.9. INTEGRADO LM555 ................................................................................................................ 22
4. METRADO , PRESUPUESTO Y MANO DE OBRA ................................................................... 24
4.1. METRADO ................................................................................................................................. 24
4.2. PRESUPUESTO ......................................................................................................................... 24
4.3. CRONOGRAMA ........................................................................................................................ 25
5. PLANOS ............................................................................................................................................ 26
6. FOTOS ............................................................................................................................................... 27

2
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales
ÍNDICE DE IMÁGENES
Imagen 1 Esquema FF RS .............................................................................................................................................. 6
Imagen 2 Cronograma FF RS ......................................................................................................................................... 6
Imagen 3 Circuito FF RS ................................................................................................................................................ 6
Imagen 4 Esquema FF JK ............................................................................................................................................... 7
Imagen 5 Cronograma FF JK .......................................................................................................................................... 7
Imagen 6 Circuito FF JK ................................................................................................................................................. 7
Imagen 7 Esquema FF D ................................................................................................................................................ 8
Imagen 8 Cronograma FF D........................................................................................................................................... 8
Imagen 9 Circuito FF D .................................................................................................................................................. 8
Imagen 10 Esquema FF T .............................................................................................................................................. 9
Imagen 11 Circuito FF T ................................................................................................................................................ 9
Imagen 12 Cronograma FF D ........................................................................................................................................ 9
Imagen 13 Diodos Led ................................................................................................................................................. 10
Imagen 14 Resistencias ............................................................................................................................................... 11
Imagen 15 Protoboard ................................................................................................................................................ 12
Imagen 16 Conexion protoboard ................................................................................................................................ 12
Imagen 17 Datasheet dip switch 8 terminales ............................................................................................................ 13
Imagen 18 Datashee 74LS00 ....................................................................................................................................... 14
Imagen 19 Dimensiones 74LS00 ................................................................................................................................. 15
Imagen 20 Datasheet 74LS02 ..................................................................................................................................... 16
Imagen 21 Dimensiones 74LS02 ................................................................................................................................. 17
Imagen 22 Datasheet 74LS74 ..................................................................................................................................... 18
Imagen 23 Dimensiones 74LS74 ................................................................................................................................. 19
Imagen 24 Datasheet 74LS76 ..................................................................................................................................... 20
Imagen 25 Dimensiones 74LS76 ................................................................................................................................. 21
Imagen 26 Integrado LM555 ....................................................................................................................................... 22
Imagen 27 Fimensiones LM555 .................................................................................................................................. 23
Imagen 28 Circuito Topológico 1 ................................................................................................................................ 26
Imagen 29 Circuito Topológico 2 ................................................................................................................................ 26
Imagen 30 2da salida FF ............................................................................................................................................. 27
Imagen 31 1ra salida FF .............................................................................................................................................. 27
Imagen 32 4ta salida FF .............................................................................................................................................. 27
Imagen 33 3ra salida FF .............................................................................................................................................. 27
Imagen 34 6ta salida FF .............................................................................................................................................. 28
Imagen 35 5ta salida FF .............................................................................................................................................. 28
Imagen 36 8va salida FF .............................................................................................................................................. 28
Imagen 37 7ma salida FF............................................................................................................................................. 28
Imagen 38 10ma salida FF........................................................................................................................................... 28
Imagen 39 9na salida FF .............................................................................................................................................. 28
Imagen 40 12va salida FF ............................................................................................................................................ 28
Imagen 41 11va salida FF ............................................................................................................................................ 28
Imagen 42 14va salida FF ............................................................................................................................................ 28
Imagen 43 16va salida FF ............................................................................................................................................ 28
Imagen 44 15va salida FF ............................................................................................................................................ 28
Imagen 45 13 va salida FF ........................................................................................................................................... 28

3
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

ÍNDICE DE TABLAS

Tabla 1 Tabla de verdad de un flip-flop SR síncrono .................................................................................... 6


Tabla 2 Tabla de verdad de un flip-flop JK .................................................................................................... 7
Tabla 3 Tabla de verdad de un flip-flop D ..................................................................................................... 8
Tabla 4 Tabla de verdad de un flip-flop T ..................................................................................................... 9
Tabla 5 Metrado.......................................................................................................................................... 24
Tabla 6 Presupuesto.................................................................................................................................... 24
Tabla 7 Cronógrama .................................................................................................................................... 25

4
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

1. MEMORIA DESCRIPTIVA

1.1. INTRODUCCIÓN
Todos los circuitos digitales utilizan datos binarios para funcionar correctamente, los
circuitos están diseñados para contar, sumar, separar, etc. los datos según nuestras
necesidades, pero por el tipo de funcionamiento de las compuertas digitales, los datos
presentes en las salidas de las mismas, cambian de acuerdo con sus entradas, y no hay
manera debitarlo, si las entradas cambian, las salidas lo harán también, entonces
¿Cómo podemos hacer para mantener un dato o serie de datos en un lugar hasta que
los necesitemos? La respuesta son las memorias, básicamente son sistemas que
pueden almacenar uno o más datos evitando que se pierdan, hasta que nosotros lo
consideremos necesario, es decir, pueden variar su contenido a nuestra voluntad.
El corazón de una memoria son los Flip Flops, este circuito es una combinación de
compuertas lógicas, A diferencia de las características de las compuertas solas, si se
unen de cierta manera, estas pueden almacenar datos que podemos manipular con
reglas preestablecidas por el circuito mismo. Esta es la representación general par un
Flip Flop (comúnmente llamado "FF")

1.2. OBJETIVOS

 Comprobar las tablas de verdad de los multivibradores biestables S-C, J-K, D y T,


cuando son disparados por flanco negativo (TPN-Transición de Pendiente Negativa).
 Determinar las características técnicas de cada integrado.
 Identificar el tipo de flip flop usado en el laboratorio.

1.3. RESUMEN

En el presente trabajo se describe las características de los diversos tipos de biestable, se da


sus tablas de verdad correspondientes, todo ello fue utilizado para la realización de este
experimento en el cual demostraremos que las tablas de verdad de los flip flop se cumplen
finalizando con una toma de datos(fotografías) para luego discutir dichos resultados

5
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

2. MEMORIA DE CALCULO

2.1. FLIP-FLOP RS

El flip-flop RS es un dispositivo asíncrono. No opera en conjunción con un reloj


o dispositivo de temporización. El flip-flop RS síncrono opera en conjunción con
un reloj, en otras palabras opera sincronizadamente. Su símbolo lógico se muestra
a continuación. Es igual a un flip-flop RS añadiéndole una entrada de reloj.

Imagen 1 Esquema FF RS

ENTRADAS SALIDAS
MODO DE OPERACIÓN
CLK S R Q Q'
MEMORIA 0 0 NO CAMBIA
SET 0 1 1 1
RESET 1 0 1 0
PROHIBIDO 1 1 1 1
Tabla 1 Tabla de verdad de un flip-flop SR síncrono

Imagen 3 Circuito FF RS Imagen 2 Cronograma FF RS

6
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

2.2. FLIP-FLOP JK
El "flip-flop" J-K, es el más versátil de los flip-flops básicos. Tiene el carácter de
seguimiento de entrada del flip-flop D sincronizado, pero tiene dos entradas,
denominadas tradicionalmente J y K. Si J y K son diferentes, la salida Q toma el
valor de J durante la subida del siguiente pulso de sincronismo.

Imagen 4 Esquema FF JK

ENTRADAS SALIDAS
CLK K J Q Q'
1 0 0 NO CAMBIA
1 0 1 1 0
1 1 0 0 1
1 1 1 INVIERTE

Tabla 2 Tabla de verdad de un flip-flop JK

Imagen 5 Cronograma FF JK

Imagen 6 Circuito FF JK 7
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

2.3. FLIP-FLOP D
El "flip-flop" tipo D, sigue a la entrada, haciendo transiciones que coinciden con las
de la entrada. El término "D", significa dato; este "flip-flop" almacena el valor que
está en la línea de datos. Se puede considerar como una celda básica de memoria. Un
"flip-flop" D, se puede hacer con un "flip-flop" "set/reset", uniendo la salida set
(estado alto) con la salida reset (estado bajo), a través de un inversor. El resultado se
puede sincronizar.

Imagen 7 Esquema FF D

ENTRADAS SALIDA
MODO DE OPERACIÓN
D CLK Q Q'
0 1 0 1 RESET
1 1 1 0 SET
X X Qn+1 Qn+1' SIN CAMBIO
Tabla 3 Tabla de verdad de un flip-flop D

Imagen 8 Cronograma FF D Imagen 9 Circuito FF D

8
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

2.4. FLIP-FLOP T

El flip-flop T o "toggle" (conmutación) cambia la salida con cada borde de pulso


de clock, dando una salida que tiene la mitad de la frecuencia de la señal de
entrada en T.

Imagen 10 Esquema FF T

ENTRADAS SALIDA
MODO DE OPERACIÓN
T CLK Qn Qn'
SIN CAMBIO 0 1 Qn+1 Qn+1'
BASCULA 1 1 Qn+1' Qn+1
Tabla 4 Tabla de verdad de un flip-flop T

Imagen 11 Circuito FF T Imagen 12 Cronograma FF D

9
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3. CARACTERÍSTICAS TÉCNICAS

3.1. DIODOS LED

Imagen 13 Diodos Led


10
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.2. RESISTENCIA 470 OHMS

Imagen 14 Resistencias
11
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.3. PROTOBOARD

Imagen 15 Protoboard

Imagen 16 Conexion protoboard

12
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.4. DIP SWITCH

figura 5 Dimensines 74LS21

figura 6 Dimensines 74LS21

Ilustración 2 Características 74ls04

Ilustración 3 Características 74ls04

Imagen 17 Datasheet dip switch 8 terminales

13
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.5. INTEGRADO 74LS00

Imagen 18 Datashee 74LS00

14
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 19 Dimensiones 74LS00

15
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.6. INTEGRADO 74LS02

Imagen 20 Datasheet 74LS02

16
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 21 Dimensiones 74LS02

17
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.7. INTEGRADO 74LS74

18
Imagen 22 Datasheet 74LS74
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 23 Dimensiones 74LS74


19
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.8. INTEGRADO 74LS76

Imagen 24 Datasheet 74LS76

20
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 25 Dimensiones 74LS76 21


Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

3.9. INTEGRADO LM555

Imagen 26 Integrado LM555 22


Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 27 Fimensiones LM555

23
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

4. METRADO , PRESUPUESTO Y MANO DE OBRA

4.1. METRADO
Proyecto: Laboratorio N°7
Fecha: 13 de Mayo 2019
Partida: 10:00 a 12:00
Part Item Descripcion Und Cant
01:00 Resistencias
01:00:00 470Ω / 1/4W Un d 18.00
02:00:00 22KΩ / 1/4W Un d 1.00
02:00 Diodos
01:00:00 Le d ro jo Un d 3.00
02:00:00 Le d ve rd e Un d 3.00
02:00:00 Le d a ma ri l l o Un d 3.00
02:00:00 Le d a zu l Un d 2.00
03:00 Circuito Integrado
01:00:00 74LS00 Un d 1.00
02:00:00 74LS02 Un d 1.00
03:00:00 74LS76 Un d 4.00
04:00:00 74LS74 Un d 1.00
05:00:00 LM555 Un d 1.00
04:00 Accesorios
01:00:00 Es ta ñ o m 1.00
02:00:00 Pro to b o a rd Un d 1.00
03:00:00 D i p 8 e n tra d a s Un d 2.00
05:00:00 D i s p l a y A/C Un d 0.50
06:00:00 Tri mp o t 2.2M Un d 1.00

Tabla 5 Metrado

4.2. PRESUPUESTO

Fecha: 13 de Mayo 2019


Partida: 10:00 a 12:00
Part Item Descripcion Und Cant C/Unt Parcial Total
01:00 Resistencias
01:00:00 470Ω / 1/4W Und 18.00 S/0.05 S/0.90
02:00:00 22KΩ / 1/4W Und 1.00 S/0.05 S/0.05 S/0.95
02:00 Diodos
01:00:00 Le d rojo Und 3.00 S/0.20 S/0.60
02:00:00 Le d ve rde Und 3.00 S/0.20 S/0.60
02:00:00 Le d a ma ri l l o Und 3.00 S/0.20 S/0.60
02:00:00 Le d a zul Und 2.00 S/0.20 S/0.40 S/2.20
03:00 Circuito Integrado
01:00:00 74LS00 Und 1.00 S/1.30 S/1.30
02:00:00 74LS02 Und 1.00 S/1.30 S/1.30
03:00:00 74LS76 Und 4.00 S/5.00 S/20.00
04:00:00 74LS74 Und 1.00 S/1.50 S/1.50
05:00:00 LM555 Und 1.00 S/0.50 S/0.50 S/24.60
04:00 Accesorios
01:00:00 Es ta ño m 1.00 S/3.00 S/3.00
02:00:00 Protoboa rd Und 1.00 S/10.00 S/10.00
03:00:00 Di p 8 e ntra da s Und 2.00 S/1.00 S/2.00
05:00:00 Di s pl a y A/C Und 0.50 S/1.00 S/0.50
06:00:00 Tri mpot 2.2M Und 1.00 S/0.80 S/0.80 S/16.30 S/44.05

Tabla 6 Presupuesto

24
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

4.3. CRONOGRAMA
Proyecto: Laboratorio N°7
Fecha: 13 de Mayo 2019
Partida: 10:00 a 12:00
Part item Descripción Und Cant hh C/h.h C/dia
01:00 Mano de Obra
01:00:00 Ingeniero residente Und 1.00 2.00 S/100.00 S/200.00
02:00:00 Operario (técnico) Und 3.00 2.00 S/40.00 S/240.00
03:00:00 Ayudante Und 1.00 2.00 S/10.00 S/20.00

S/460.00
SUB TOTAL S/760.00
IGV 19% S/144.40
Utilidad 30% S/228.00
TOTAL S/1,132.40

Tabla 7 Cronógrama

25
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

5. PLANOS

Imagen 28 Circuito Topológico 1

Imagen 29 Circuito Topológico 2

26
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

6. FOTOS

Imagen 31 1ra salida FF Imagen 30 2da salida FF

Imagen 33 3ra salida FF Imagen 32 4ta salida FF

27
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 35 5ta salida FF Imagen 34 6ta salida FF

Imagen 37 7ma salida FF Imagen 36 8va salida FF


28
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 39 9na salida FF Imagen 38 10ma salida FF

Imagen 41 11va salida FF


Imagen 40 12va salida FF

29
Facultad De Ingeniería Electrónica y Eléctrica Laboratorio de Circuitos Digitales

Imagen 45 13 va salida FF Imagen 42 14va salida FF

Imagen 44 15va salida FF Imagen 43 16va salida FF


30

Potrebbero piacerti anche