Sei sulla pagina 1di 17

LUGAR

Asignatura: Laboratorio de digitales

Catedra: Angel Sumoso Huaman

Departamento: Lima

Facultad: Ingenería de electronica y electrica

Universidad: Universidad Mayor de San Marcos

Titulo: “ESTUDIO DE LOS FLIP FLOP”

Autoria

 Ramirez Fernandez Rocky 17190291 rocky.ramirez@unmsm.edu.pe


 Porras Cavero Ruben Alonso 17190272 ruben.porras@unmsm.edu.pe
 Raymundo Pacheco Alejandro 17190292 aljrp123@gmail.com
 Quispe Tapulina Cristian

INTRODUCCIÓN
Los circuitos combinatorios son parte fundamental de los sistemas digitales; pero en la
mayoría de las aplicaciones se requieren de elementos de memoria que complementen el
procesamiento de la información. Los sistemas que contemplan parte combinatoria y los
elementos de memoria se les conoce como “circuitos secuenciales”.

En un sistema de este tipo, la salida presente no depende sólo de la combinación


presente a la entrada, sino de la secuencia en que se hayan aplicado los valores de
entrada anteriores. Estos estados son almacenados precisamente en los elementos de
memoria antes mencionados.

Ent. Sal.
Primarias Primarias

Entradas Circuito Salidas


Combinatorio

Ent. Memoria Sal.


Secundarias Secundarias

Figura 1.1: Diagrama a bloques de un circuito secuencial

Como se observa en la figura 1.1, el circuito secuencial consta de un lazo de


retroalimentación, que toma información de algún punto del circuito, la memoriza y la
presenta en la entrada de tal forma que el funcionamiento se basa en una secuencia de
informaciones que en conjunto, determinan las salidas presentes.
OBJETIVOS

 Obtener las tablas de verdad de los Flip Flop: RS, D, JK y T.


 Identificar las diferencias entre un Flip-Flop y un “latch” de tipo D.
 Observar el efecto del reloj en los Flip Flop temporizados y la sincronía de entrada –
salidas.
MATERIAL Y EQUIPO EMPLEADO

 Fuente de alimentación de 5 VDC

 CI SN 7402

 CI SN 7408

 CI SN 7474
 CI SN 7475

 CI SN 7476

 LED’S
 Resistores de 220, 330, 470 ó
560 ohms, ¼ W.

 Resistores de 1K,2.2K o 3.9 k ohms, ¼ W.

 Microswith de 8P8T

 Protoboards

 Probador Lógico
 Generador de Funciones

 Osciloscopio.

Pre-reporte:

 Investigar los diagramas esquemáticos de los C.I. utilizados en estas prácticas, así como
sus tablas de verdad.
Diagrama electrónico
Un diagrama electrónico, también conocido como un esquema eléctrico o esquemático es
una representación pictórica de un circuito eléctrico. Muestra los
diferentes componentes del circuito de manera simple y con pictogramas uniformes de
acuerdo a normas, y las conexiones de alimentación y de señal entre los distintos
dispositivos. El arreglo de los componentes e interconexiones en el esquema generalmente
no corresponde a sus ubicaciones físicas en el dispositivo terminado.
A diferencia de un esquema de diagrama de bloques o disposición, un esquema de circuito
muestra la conexión real mediante cables entre los dispositivos. (Aunque el esquema no
tiene que corresponder necesariamente a lo que el circuito real aparenta) -- El tipo de
dibujo que sí representa al circuito real se llama negativo (o positivo) de la tablilla de
circuito impreso.
Es muy importante manejar los esquemáticos usando un número de revisión secuencial y
el formato hoja X de N al numerar las hojas (ejemplo: hoja 1 de 3, 2 de 3, etc.) para evitar
confusiones o problemas.

Diagrama de circuito de un contador TTLde 4 bits, un tipo de máquina de estado.

En un esquemático, los componentes se identifican mediante un descriptor o referencia que se


imprime en la lista de partes. Por ejemplo, C1 es el primer condensador, L1 es el
primer inductor, Q1 es el primer transistor, y R1 es el primer resistor o resistencia. A menudo el
valor del componente se pone en el esquemático al lado del símbolo de la parte, pero más
detalles adicionales (ocultos) se pudieran enviar e imprimir en la lista de partes. Las leyendas
(como referencia y valor) no deben ser cruzadas o invadidas por cables o alambres ya que esto
hace que no se entiendan.

Símbolos de circuitos comunes en diagramas.

 Llevar por lo menos 5 hojas cuadriculadas.


 Para la segunda parte, traer implementado con el CI 7476, el circuito generador de
combinaciones de la figura 1.2.
A
5V

n+1
5
2 4 16 7 9 12
TTL
1
6 11 7476
1 5

3 13 8
5V 1 2 n

SW

B C

Figura 1.2: Circuito generador de combinaciones.

DESARROLLO

Primera parte: Celdas básicas con compuertas

Celda básica “RS”

1. Implemente el circuito de la figura 1.3. Colocando LED´s a las salidas, polarizados


mediante resistencias de 220 .

5V

1K

_
Q

Figura 1.3: Celda básica “RS” con compuertas NOR’s.

2. Obtenga la tabla de verdad característica y anote los resultados en la tabla 1.1


NOTA: Verifique siempre las condiciones iniciales.

Qt R S Qt+1 Q’t+1
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1
Tabla 1.1: Tabla de verdad de la celda básica “RS”.
Celda básica “RS” temporizada

3. Modifique el circuito de la figura 1.3 para obtener el circuito de la figura 1.4.

5V

1K

R L S _
K
Q

Figura 1.4: Celda básica “RS” temporizada.

4. Obtenga la tabla de verdad, para este circuito. Simule el pulso de reloj con el interruptor
CLK. Anote los resultados en la tabla 1.2. Compare las dos tablas: ¿Cuál es la diferencia?
Concluya.

CLK = 0 CLK = 1
Qt R S Qt+1 Q’t+1 Qt+1 Q’t+1
0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Tabla 1.2: Tabla de verdad para la celda “RS” temporizada.

Flip–Flop D activado por nivel (latch)

5. Modifique el circuito de la figura 1.4 para obtener el “latch” tipo “D” de la figura 1.5.
Conecte sus entradas como se indica y coloque LED´s a las salidas, polarizados mediante
resistencias de 220 .
5V

1K 1K
Q

C
D L _
K Q

Figura 1.5: Flip-Flop tipo “D” activado por nivel.

6. Obtenga la tabla de verdad característica, teniendo cuidado de establecer en el circuito


las condiciones iniciales correctas. Anote los resultados en la tabla 1.3.

CLK Qt D Qt+1 Q’t+1


0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Tabla 1.3: Tabla de verdad para el “latch D”.

7. Invierta las entradas D y CLK y repita el paso 6. Analice y concluya.

Segunda parte: Circuitos integrados Flip-Flops y latch’s

Latch “D” y Flip-Flop “D”


Los conceptos de “latch” y Flip-Flop a veces son tomados (erróneamente) como sinónimos.
La principal diferencia radica en que un “latch” responde al nivel (ya sea alto o bajo) de una
señal de reloj, mientras que un Flip-Flop solo lo hace únicamente en las transiciones
(ascendentes o descendentes).

8. Con los CI’s 74LS74 y 74LS75, implemente el circuito mostrado en la figura 1.6,
verificando que las señales asíncronas se conectan correctamente.
74LS75

Combinaciones

CLK _
Q
74LS74
Figura 1.6: Flip-Flop y “latch” de tipo “D”.

9. Aplique con el generador una señal TTL de 10 KHz y con la ayuda del osciloscopio,
elabore el diagrama de tiempo que contenga las salidas del generador (entradas “D”, “E” y
CLK) y las salidas “Q’s” del “latch y del Flip-Flop. Dibújelas en hojas cuadriculadas.

Flip-Flop “JK”
10. Con el CI 7476 implemente el Flip–Flop tipo “JK” mostrado en la figura 1.7. Conecte las
entradas clear y preset en estado alto.

B J
Generador de Q
A CLK _
Combinaciones Q
C K

Figura 1.7: Flip-Flop tipo “JK”

11. Con ayuda del osciloscopio, realice un diagramas de tiempo con CLK, J, y Q; dibuje
en papel cuadriculado.

NOTA: Recuerde verificar en estos circuitos, la presencia de los flancos y no el pulso.

12. Intercambie las entradas J y K realice un nuevo diagrama de tiempos. Analice y


concluya.

Flip–Flop Tipo “T”

13. Interconecte las dos entradas J y K del circuito de las figuras 1.7, para convertirlo en
un Flip–Flop tipo “T”, y conecte esta entrada a la salida B del generador de
combinaciones.

14. Con el nuevo circuito, obtenga el diagrama de tiempos.

15. Invierta las entradas T y CLK y obtenga un nuevo diagrama de tiempo. Analice y
concluya.
ACTIVIDADES COMPLEMENTARIAS

1.- Describa la operación del circuito de la figura 1.8. ¿Podría funcionar como un Flip–
Flop?.

X
Q

_
Q
Y

Figura 1.8: Circuito de análisis

Explique como podría usarse para simular el resultado de lanzar al aire una moneda.
Suponga que Q = 0 significa que ha caído “sello” y que Q = 1 “águila”.

2. ¿ Qué observaciones haría respecto a los pulsos de reloj de los Flip–Flops estudiados?

3. ¿ Cuál es la razón por la cual no se analizó a los Flip–Flop tipo “JK” y “T” en SSI,
usando interruptores a las entradas?

4. Simule los Flip–Flops tipo “RS” y “D” con compuertas NAND en el paquete
computacional EWB4. Concluya al respecto, comparando con los resultados de la
práctica.

5. Analice el circuito generador de combinaciones. ¿Qué tipo de circuitos utiliza?, ¿En qué
estado trabaja?

Potrebbero piacerti anche