Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
La práctica consistía en la implementación de una función lógica obtenida por reducción de mapas
K; dicha implementación se realizó de formas diferentes: compuertas lógicas, multiplexores y
demultiplexores posteriormente se realizaba la medición de los tiempos de propagación de cada
circuito. Y por último Se implementó un conversor BCD – Decimal el cual era alimentado por los 5v
normales y una señal de reloj (clock in).
MARCO TEÓRICO
MULTIVIBRADORES ASTABLES
Un astable es un circuito multivibrador que no tiene ningún estado estable, lo que significa que
posee dos estados "casi-estables" entre los que conmuta, permaneciendo en cada uno de ellos un
tiempo determinado.
Se logra haciendo que el 555 se dispare a sí mismo, es decir, cambiando en forma alternada las
entradas de disparo y se límite mediante un circuito RC.
Figura 1
DISPARO: (normalmente la 2) es en este pin, donde se establece el inicio del tiempo de retardo.
SALIDA: aquí se nota el resultado de la operación del temporizador
RESET: si se pone a un nivel por debajo de 0.7 voltios, pone el pin de salida a nivel bajo, si por
algún motivo el RESET no se utiliza se debe conectar a Vcc para evitar que el 555 se “resetee”
FIGURA 2, Multivibrador de astable 1HZ
CIRCUITOS ONE-SHOT
Los one-shots son multivibradores monoestables, es decir, circuitos de almacenamiento digital con
un único estado estable. Son llevados en forma temporal a un estado transitorio mediante una
transición 0 1 o 1 0 en sus entradas y permanecen en dicho estado durante un tiempo
especificado por la constante de tiempo de una red RC.
Circuito Integrado CMOS CD4538BE. Multivibrador dual, precisión monoestable con gatillo
independiente y controles de reposición. El dispositivo es redisparable y puesta a cero, y las entradas
de control están memorizados internamente. Dos entradas de disparo se proporcionan para
permitir ya sea flanco ascendente o descendente de disparo. Las entradas de reposición están
activas BAJA y evitar la activación mientras está activo.
FIGURA 4, Dataship del integrado 4538
Estos rebotes serían similares a los de una pelota que se deja caer y al final se detiene. En un
conmutador este fenómeno no es evidente, pero si ocurre. El circuito eliminador de rebotes que se
presenta utiliza un 555 funcionando como monostable.
ELIMINADOR DE REBOTES CON FLIP FLOPS ELIMINADOR DE REBOTES CON LATCH
En este esquema del contador asíncrono 7490 podemos ver cómo queda configurado para contar
en BCD (0 a 9) y como lo podemos hacer servir como divisor por 10 cogiendo la salida Q3. En la salida
Q3 tendremos un ancho de pulso a nivel alto de dos ciclos de reloj de la entrada como se ve en el
cronograma de señales, también si miramos la tabla de la verdad lo podemos ver fácilmente como
la salida Q3 pasa por dos estados en los que tiene el nivel alto.
Imagen, conexión como módulo 10
El circuito integrado 7493 es un contador que utiliza 4 flip-flops JK en modo de conmutación, con
entradas de reloj ÇLK0 y ÇLK1. La entrada de reloj CLK1 controla los flip-flops Q1, Q2 y Q3 por lo
que para formar un contador de 4 bits módulo 16 hay que conectar la salida del primer flip-flop Q0
con el pin ÇLK1, quedando ÇLK0 como la entrada de reloj del contador.
También tiene dos entradas de reset (MR1 y MR2) las cuales no se deben dejar desconectadas
(flotando) porque, como estas se activan en ALTA, al estar flotando toman un nivel ALTO lo que
mantendría en reset al contador.