Sei sulla pagina 1di 159

UNIVERSIDAD DE CUENCA

FACULTAD DE INGENIERÍA

Escuela de Ingenierı́a Electrónica y Telecomunicaciones

“Diseño y Desarrollo de Prácticas de Laboratorio para Sistemas Digitales de Comunicación


usando los Equipos de Laboratorio de la Universidad de Cuenca”

Tesis previa a la obtención del


tı́tulo de Ingeniero en Electrónica y Telecomunicaciones.

Autor:
José Esteban López Molina.

Director:
Ing. Lizandro Damián Solano Quinde, PhD.

Cuenca - Ecuador
2016
Resumen

El conocimiento y entendimiento de sistemas de comunicación digital es funda-


mental en la formación de profecionales en el área de telecomunicaciones. Por lo
que su estudio debe balancear el conocimiento de conceptos teóricos y su imple-
mentación práctica.

La Escuela de Electrónica y Telecomunicaciones en la Facultad de Ingenierı́a de


la Universidad de Cuenca, ha adquirido equipos de telecomunicaciones para su
laboratorio, con el fin de que los estudiantes analicen detalladamente todos los
conocimientos aprendidos en el curso de sistemas de comunicación digital.

En este proyecto se realiza una guı́a de prácticas para sistemas de comunicación


digital con los instrumentos del laboratorio, cada una de estas, contiene los pasos
a seguir para completar cada objetivo propuesto.

Los temas introducidos en este documento son los más importantes en el pro-
cedimiento de conversión de señales analógica-digital y su modulación, iniciando
desde un muestreo de una señal analógica, la digitalización, codificación hasta
algunas modulaciones de señales binarias como ASK, FSK y PSK.

Los procesos realizados en las prácticas son desarrollados con equipos electróni-
cos TIMS (Telecommunication Instructional Modelling) y comprobados a nivel
teórico como práctico, visualizando cada uno de los resultados con instrumentos
apropiados de medición, entre los que se incluyen osciloscopios y multı́metros.
Palabras clave: Muestreo, Cuantificación, Modulación, Ruido, Transmisión, Den-
sidad espectral de potencia.
Abstract

The knowledge and understanding of digital communication systems is funda-


mental for the training of professional in the telecommunications field. Therefore,
it is important that it is studyed with a balance between theoretical concepts and
the practical implementation.

The Department of Electronics and Telecommunications Engineering in the Fa-


culty of Engineering of the University of Cuenca, has invested in laboratory equip-
ment to provide students with the opportunity to analyze, in detail, the concepts
learned in the Digital Communications Systems course .

In this project, a guide for laboratory experiments on digital communication sys-


tems is developed, involving the necessary instruments. These guides contain the
necessary steps to complete each task. The most important areas involving analog
to digital conversion and modulation begin with an analog signal sampling and
the digitalization, codification and even some modulations of binary signals, such
as ASK, FSK and PSK.

The experimental processes are carried out with TIMS Telecommunication Ins-
tructional Modelling) electronic equipment, and are verified in both a mathema-
tical and a physical aspect, visualizing each result with appropriate measuring
instruments. These include scopes and multimeters.
Key words: Sampling, conding, Modulation, Transmision, Power spectral density.
Índice general

1. Fundamentos Teóricos de los Sistemas Digitales 1


1.1. Conceptos Básicos . . . . . . . . . . . . . . . . . . . . . . . . . . 2
1.1.1. Densidad espectral de potencia. . . . . . . . . . . . . . . . 2
1.1.2. Autocorrelación . . . . . . . . . . . . . . . . . . . . . . . . 2
1.1.3. Interferencia intersı́mbolo (ISI) . . . . . . . . . . . . . . . 3
1.1.4. Patrón de Ojo . . . . . . . . . . . . . . . . . . . . . . . . . 3
1.1.5. Lı́neas de Código y Espectro . . . . . . . . . . . . . . . . . 4
1.1.6. Ruido . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 12
1.1.7. Caracterı́sticas de filtro . . . . . . . . . . . . . . . . . . . . 12
1.1.8. Respuesta de los filtros en el tiempo . . . . . . . . . . . . . 14
1.1.9. Filtro de acoplamiento . . . . . . . . . . . . . . . . . . . . 15
1.2. Canal . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
1.2.1. Ruido Blanco . . . . . . . . . . . . . . . . . . . . . . . . . 16
1.2.2. Parámetros básicos SNR para sistemas de comunicación di-
gital . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 17
1.2.3. Ancho de banda de un sistema . . . . . . . . . . . . . . . . 18
1.2.4. Lı́mite de Shannon de Capacidad de Información . . . . . 18
1.3. Transmisor . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
1.3.1. Muestreo y Retención . . . . . . . . . . . . . . . . . . . . 19
1.3.2. Aliasing. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 24
1.3.3. Cuantificación. . . . . . . . . . . . . . . . . . . . . . . . . 26
1.3.4. Modulación Digital . . . . . . . . . . . . . . . . . . . . . . 28
1.4. Probabilidad de error en sistemas de comunicación digital binario 34
1.4.1. Probabilidad de error . . . . . . . . . . . . . . . . . . . . . 35
1.4.2. Probabilidad de error en PCM . . . . . . . . . . . . . . . . 38
1.4.3. Probabilidad de error en ASK . . . . . . . . . . . . . . . . 40
1.4.4. Probabilidad de error en FSK . . . . . . . . . . . . . . . . 41
1.4.5. Probabilidad de error en PRK . . . . . . . . . . . . . . . . 42
1.4.6. Comparación entre sistemas de comunicación digital binaria. 43

2. Descripción de Equipos. 44
2.1. Introducción. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
2.2. ADDER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
2.3. AUDIO OSCILLATOR . . . . . . . . . . . . . . . . . . . . . . . . 47
2.4. DUAL ANALOG SWITCH . . . . . . . . . . . . . . . . . . . . . 48
2.5. FREQUENCY COUNTER . . . . . . . . . . . . . . . . . . . . . 49

4
ÍNDICE GENERAL 5

2.6. MASTER SIGNALS . . . . . . . . . . . . . . . . . . . . . . . . . 50


2.7. MULTIPLIER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
2.8. PHASE SHIFTER . . . . . . . . . . . . . . . . . . . . . . . . . . 51
2.9. SEQUENCE GENERATOR . . . . . . . . . . . . . . . . . . . . . 53
2.10. TUNEABLE LPF . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
2.11. TWIN PULSE GENERATOR . . . . . . . . . . . . . . . . . . . . 54
2.12. UTILITIES MODULE . . . . . . . . . . . . . . . . . . . . . . . . 57
2.13. VARIABLE DC . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
2.14. VCO (Voltage-Controlled Oscillator) . . . . . . . . . . . . . . . . 59
2.15. 60KHz LOWPASS FILTER . . . . . . . . . . . . . . . . . . . . . 61
2.16. DECISION MAKER . . . . . . . . . . . . . . . . . . . . . . . . . 62
2.17. LINE-CODE ENCODER . . . . . . . . . . . . . . . . . . . . . . . 64
2.18. LINE-CODE DECODER . . . . . . . . . . . . . . . . . . . . . . . 66
2.19. PCM ENCODER . . . . . . . . . . . . . . . . . . . . . . . . . . . 67
2.20. PCM DECODER . . . . . . . . . . . . . . . . . . . . . . . . . . . 69
2.21. INTEGRATE & DUMP . . . . . . . . . . . . . . . . . . . . . . . 70

3. Diseño de Prácticas y elaboración de Manual de Laboratorio. 74


3.1. Muestreo y Retención . . . . . . . . . . . . . . . . . . . . . . . . . 74
3.1.1. Planteamiento de la práctica . . . . . . . . . . . . . . . . . 74
3.1.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 75
3.1.3. Recomendaciones . . . . . . . . . . . . . . . . . . . . . . . 75
3.1.4. Desarrollo . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
3.1.5. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 87
3.2. Codificación PCM . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
3.2.1. Planteamiento de la práctica. . . . . . . . . . . . . . . . . 88
3.2.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 88
3.2.3. Recomendaciones. . . . . . . . . . . . . . . . . . . . . . . . 88
3.2.4. Desarrollo. . . . . . . . . . . . . . . . . . . . . . . . . . . . 88
3.2.5. Análisis de Resultados. . . . . . . . . . . . . . . . . . . . . 94
3.3. Decodificación PCM . . . . . . . . . . . . . . . . . . . . . . . . . 95
3.3.1. Planteamiento de la práctica. . . . . . . . . . . . . . . . . 95
3.3.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 95
3.3.3. Desarrollo. . . . . . . . . . . . . . . . . . . . . . . . . . . . 95
3.3.4. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 102
3.4. Códigos de Linea. . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
3.4.1. Planteamiento de la práctica . . . . . . . . . . . . . . . . . 103
3.4.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 103
3.4.3. Desarrollo . . . . . . . . . . . . . . . . . . . . . . . . . . . 103
3.4.4. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 113
3.5. Modulación ASK (Amplitude Shift Keying). . . . . . . . . . . . . 114
3.5.1. Planteamiento de la práctica . . . . . . . . . . . . . . . . . 114
3.5.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 114
3.5.3. Desarrollo . . . . . . . . . . . . . . . . . . . . . . . . . . . 114
3.5.4. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 122
3.6. Modulación FSK (Frequency Shift Keying). . . . . . . . . . . . . 123
3.6.1. Planteamiento de la práctica . . . . . . . . . . . . . . . . . 123
ÍNDICE GENERAL 6

3.6.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 123


3.6.3. Recomendaciones. . . . . . . . . . . . . . . . . . . . . . . . 123
3.6.4. Desarrollo . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
3.6.5. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 131
3.7. Modulación PSK (Phase Shift Keying). . . . . . . . . . . . . . . . 133
3.7.1. Planteamiento de la práctica . . . . . . . . . . . . . . . . . 133
3.7.2. Equipos a Utilizarse. . . . . . . . . . . . . . . . . . . . . . 133
3.7.3. Recomendaciones. . . . . . . . . . . . . . . . . . . . . . . . 133
3.7.4. Desarrollo . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
3.7.5. Análisis de resultados. . . . . . . . . . . . . . . . . . . . . 141

4. Conclusiones y Recomendaciones. 142


Índice de figuras

1.1. Proceso para la transformación, transmisión, recepción y recons-


trucción de una señal analógica . . . . . . . . . . . . . . . . . . . 1
1.2. Patrón de ojo de una señal bipolar binaria[9] . . . . . . . . . . . . 3
1.3. PSD [4] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 11
1.4. Probabilidad de error en la transmisión.[4] . . . . . . . . . . . . . 11
1.5. Función de densidad de probabilidad Gausiana (σ = 1)[9] . . . . . 13
1.6. Representación de un sistema lineal en tiempo y en frecuencia. . . 13
1.7. Filtro pasa bajas ideal:(a)Su función de transferencia y (b)Su res-
puesta al impulso . . . . . . . . . . . . . . . . . . . . . . . . . . . 15
1.8. Receptor lineal [6] . . . . . . . . . . . . . . . . . . . . . . . . . . . 16
1.9. (a) Densidad espectral de potencia del ruido blanco. (b) Función
de autocorrelación del ruido blanco.[10] . . . . . . . . . . . . . . . 17
1.10. Medición del ancho de banda de un sistema en -3dB.[10] . . . . . 18
1.11. Diagrama de bloques para el proceso de modulación digital de una
señal analógica. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 19
1.12. Proceso de muestreo ideal. [9] . . . . . . . . . . . . . . . . . . . . 21
1.13. Proceso de muestreo natural. [9] . . . . . . . . . . . . . . . . . . . 23
1.14. Posición del filtro anti-alias. . . . . . . . . . . . . . . . . . . . . . 25
1.15. Aliasing en el dominio de la frecuencia.(a)Espectro de la señal de
información. (b)Espectro de la señal muestreada.[9] . . . . . . . . 25
1.16. Muestreo con frecuencia superior a la de Nyquist.(a)Espectro de
la señal de información. (b)Espectro de la señal muestreada.[9] . . 25
1.17. Filtro anti-alias(a)Espectro de la señal de información. (b)Espectro
de la señal muestreada.[9] . . . . . . . . . . . . . . . . . . . . . . 26
1.18. Cuantificación ideal[2] . . . . . . . . . . . . . . . . . . . . . . . . 27
1.19. Incertidumbre de la cuantificación para señales de entrada continua[10] 28
1.20. Procesos de muestreo, cuantificación y codificacion PCM.[5] . . . 30
1.21. Señales ASK[10] . . . . . . . . . . . . . . . . . . . . . . . . . . . . 31
1.22. Señal FSK[10] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
1.23. Espectro FSK [11] . . . . . . . . . . . . . . . . . . . . . . . . . . 33
1.24. Señal PRK[10] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 34
1.25. Transmisor BPSK (PRK) . . . . . . . . . . . . . . . . . . . . . . 34
1.26. Demodulador y Detector de señales digitales.[9] . . . . . . . . . . 35
1.27. Funciones de densidad de probabilidad gausiana. (a)En ausencia
de señal. (b)En presencia de una señal.[1] . . . . . . . . . . . . . . 36

7
ÍNDICE DE FIGURAS 8

1.28. Área Q(x) bajo la curva de la función de densidad de probabilidad


gausiana.[10] . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
1.29. Detector de señales FSK.[10] . . . . . . . . . . . . . . . . . . . . . 41
1.30. Densidad de probabilidad para sı́mbolos FSK.[10] . . . . . . . . . 42
1.31. Detector de señales PRK.[10] . . . . . . . . . . . . . . . . . . . . 42
1.32. Funciones de densidad de probabilidad para PRK.[10] . . . . . . . 43
1.33. Probabilidades de error para sistemas de modulación digital binaria.[10] 43
2.1. ADDER. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
2.2. AUDIO OSCILLATOR. . . . . . . . . . . . . . . . . . . . . . . . 47
2.3. DUAL ANALOG SWITCH. . . . . . . . . . . . . . . . . . . . . . 48
2.4. FREQUENCY COUNTER. . . . . . . . . . . . . . . . . . . . . . 49
2.5. MASTER SIGNALS. . . . . . . . . . . . . . . . . . . . . . . . . . 50
2.6. MULTIPLIER. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
2.7. PHASE SHIFTER. . . . . . . . . . . . . . . . . . . . . . . . . . . 52
2.8. SEQUENCE GENERATOR. . . . . . . . . . . . . . . . . . . . . . 53
2.9. TUNEABLE LPF. . . . . . . . . . . . . . . . . . . . . . . . . . . 55
2.10. Respuesta de un filtro pasa bajas real. . . . . . . . . . . . . . . . 55
2.11. TWIN PULSE GENERATOR. . . . . . . . . . . . . . . . . . . . 56
2.12. UTILITIES. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
2.13. VARIABLE DC. . . . . . . . . . . . . . . . . . . . . . . . . . . . 59
2.14. VCO. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
2.15. 60KHz LPF. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 62
2.16. DECISION MAKER. . . . . . . . . . . . . . . . . . . . . . . . . . 63
2.17. LINE-CODE ENCODER. . . . . . . . . . . . . . . . . . . . . . . 64
2.18. Códigos de lı́nea. . . . . . . . . . . . . . . . . . . . . . . . . . . . 65
2.19. LINE-CODE DECODER. . . . . . . . . . . . . . . . . . . . . . . 66
2.20. PCM ENCODER. . . . . . . . . . . . . . . . . . . . . . . . . . . 67
2.21. Operacion de PCM Encoder. . . . . . . . . . . . . . . . . . . . . . 69
2.22. PCM DECODER. . . . . . . . . . . . . . . . . . . . . . . . . . . 70
2.23. INTEGRATE & DUMP. . . . . . . . . . . . . . . . . . . . . . . . 71
2.24. Formas de onda del módulo INTEGRATE & DUMP. . . . . . . . 73

3.1. Diagrama del proceso de transmisión digital. . . . . . . . . . . . . 74


3.2. Proceso matemático del muestreo ideal. . . . . . . . . . . . . . . . 76
3.3. Proceso matemático del muestreo natural. . . . . . . . . . . . . . 76
3.4. Diagrama circuital del proceso de muestreo ideal. . . . . . . . . . 77
3.5. (a)Señal de tono a 2KHz. (b)Señal cuadrada 4Khz con duty cycle
= 1,457 %. (c)Producto de las señales. . . . . . . . . . . . . . . . . 78
3.6. Espectro de la señal muestreada. . . . . . . . . . . . . . . . . . . 78
3.7. Diagrama circuital del proceso de muestreo natural. . . . . . . . . 79
3.8. (a)Señal de tono a 2KHz. (b)Señal cuadrada 4Khz con duty cycle
= 50 %. (c)Producto de las señales. . . . . . . . . . . . . . . . . . 80
3.9. Espectro del muestreo natural a 4KHz. . . . . . . . . . . . . . . . 80
3.10. Proceso de muestreo y retención. . . . . . . . . . . . . . . . . . . 81
3.11. Diagrama circuital de Muestreo y Retención. . . . . . . . . . . . . 81
3.12. Muestreo y retención. . . . . . . . . . . . . . . . . . . . . . . . . . 82
ÍNDICE DE FIGURAS 9

3.13. Proceso de reconstrucción de la señal. . . . . . . . . . . . . . . . . 83


3.14. Diagrama circuital de muestreo y retención con filtro anti alias y
reconstrucción de la señal. . . . . . . . . . . . . . . . . . . . . . . 83
3.15. Muestreo y retención a 8.3KHz. (a)Señal de tono 2KHz. (b)Señal
de reloj 8.3KHz. (c)Muestreo y Retención. . . . . . . . . . . . . . 84
3.16. Filtrado del muestreo y retención. . . . . . . . . . . . . . . . . . . 84
3.17. Diagrama circuital de Muestreo y Retención con filtro anti alias. . 85
3.18. Espectro de filtrado de aliasing. (a)Sin filtro. (c)Semi filtrado. (e)Filtrado;
Espectro de señal reconstruida (b)Sin filtro. (d)Semi filtrado. (f)Filtrado. 86
3.19. Señal reconstruida. (a)Con filtro anti-alias. (b)Sin filtro anti-alias 87
3.20. Diagrama circuital de PCM con DC variable. . . . . . . . . . . . . 90
3.21. Codewords y Niveles de cuantización. . . . . . . . . . . . . . . . . 91
3.22. PCM codeword.(a)0000000 (b)0000010 (c)000100 (d)0001010. . . 91
3.23. Sincronización PCM y FS . . . . . . . . . . . . . . . . . . . . . . 92
3.24. Diagrama circuital de PCM de una señal Continua. . . . . . . . . 92
3.25. PCM de una señal analógica 510Hz con 4 bits por palabra. . . . . 93
3.26. PCM de una señal analógica 505Hz con 7 bits por palabra. . . . . 94
3.27. Diagrama circuital Decodificación PCM con DC variable. . . . . . 96
3.28. Niveles de Voltaje de salida. . . . . . . . . . . . . . . . . . . . . . 97
3.29. Diagrama circuital Decodificación PCM de una señal analógica de
tono simple. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
3.30. Señal Muestreo y retención decodificada. . . . . . . . . . . . . . . 98
3.31. Diagrama circuital de recuperación de la señal de información. . . 99
3.32. (a) Señal de tono simple 255 Hz. (b)Sample&Hold del demodulador. 99
3.33. (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada. . . 100
3.34. (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada. . . 101
3.35. (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada. . . 101
3.36. Filtrado de la señal Muestreo y Retención. . . . . . . . . . . . . . 102
3.37. Diagrama circuital de una codificación de lı́nea. . . . . . . . . . . 104
3.38. (a)Señal de sincronización. (b)Señal PCM (00001010) . . . . . . . 104
3.39. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización UNI-
POLAR RZ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 106
3.40. Espectro de potencia de la señalización UNIPOLAR RZ. . . . . . 107
3.41. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPO-
LAR RZ . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
3.42. Espectro de potencia de la señalización BIPOLAR RZ. . . . . . . 108
3.43. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPO-
LAR RZ-AMI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
3.44. Espectro de potencia de la señalización BIPOLAR RZ-AMI. . . . 109
3.45. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPO-
LAR NRZ-L . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
3.46. Espectro de potencia de la señalización BIPOLAR NRZ-L. . . . . 110
3.47. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPO-
LAR NRZ-M . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 110
3.48. Espectro de potencia de la señalización BIPOLAR NRZ-M. . . . . 111
3.49. (a)Señal de sincronización. (b)Señal PCM. (c)Señalización MAN-
CHESTER . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
ÍNDICE DE FIGURAS 10

3.50. Espectro de potencia de la señalización MANCHESTER. . . . . . 112


3.51. Formas de onda de los Códigos de Lı́nea. . . . . . . . . . . . . . . 112
3.52. Diagrama circuital de una modulación ASK. . . . . . . . . . . . . 115
3.53. (a)Señal Moduladora (2KHz). (b)Señal Portadora (13KHz). . . . . 115
3.54. (a)Señal moduladora cuadrada periódica con f = 2KHz. (b)Modulación
ASK . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 116
3.55. Modulación ASK (a) Espectro de potencia. (b) Dominio del tiempo.116
3.56. Diagrama circuital del filtrado de la señal moduladora de la señal
ASK. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
3.57. Señal moduladora filtrada (a)Espectro de potencia. (b)Dominio del
tiempo. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 117
3.58. ASK Limitada en banda. . . . . . . . . . . . . . . . . . . . . . . . 118
3.59. Espectro ASK limitada en banda. . . . . . . . . . . . . . . . . . . 118
3.60. Diagrama circuital de la generación ASK a partir de una señal PCM.119
3.61. (a)Señal PCM. (b)Modulación ASK. . . . . . . . . . . . . . . . . 119
3.62. Espectro de ASK-PCM. . . . . . . . . . . . . . . . . . . . . . . . 120
3.63. Diagrama circuital de la generación ASK a partir de una señal
PCM filtrada. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 121
3.64. Espectro de ASK con PCM filtrada. . . . . . . . . . . . . . . . . . 121
3.65. (a) Modulación ASK. (b) Señal PCM. . . . . . . . . . . . . . . . . 122
3.66. Diagrama circuital de una modulación FSK. . . . . . . . . . . . . 124
3.67. (a)Señal Portadora (13KHz). (b)Señal Portadora (8KHz). (c)Señal
de información (2KHz) . . . . . . . . . . . . . . . . . . . . . . . . 125
3.68. (a)Señal de información. (b)Señal de información negada. . . . . . 125
3.69. (a)Señal FSK. (b)Señal de información. . . . . . . . . . . . . . . . 125
3.70. Espectro de potencias de una modulación FSK. . . . . . . . . . . 126
3.71. Diagrama circuital de una demodulación sı́ncrona FSK. . . . . . . 127
3.72. Resultada de la multiplicación Sı́ncrona. (a)Espectro de potencia.
(b)Señal en el tiempo. . . . . . . . . . . . . . . . . . . . . . . . . 127
3.73. Filtrado de señal banda base. (a)Espectro de potencia. (b)Señal en
el tiempo. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
3.74. Comparador. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 128
3.75. Diagrama circuital de una modulación sı́ncrona FSK. . . . . . . . 129
3.76. (a)Tren de bits Random. (b) Modulación FSK. . . . . . . . . . . . 129
3.77. (a)Tren de bits Random. (b) Señal Filtrada en 2KHz. . . . . . . . 130
3.78. (a)Tren de bits aleatorios. (b) Comparación con una señal DC. . . 130
3.79. Ancho de banda de la señal FSK. . . . . . . . . . . . . . . . . . . 131
3.80. Componentes espectrales en el demodulador. . . . . . . . . . . . . 132
3.81. Diagrama circuital de una modulación PRK de una secuencia de
bits aleatoria. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 134
3.82. (a)Reloj LINE CODE ENCODER. (b)Reloj SEQUENCE GENE-
RATOR. (c)Tasa de transmisión (1Kbps). . . . . . . . . . . . . . 135
3.83. (a)Tren de bits Unipolar NRZ. (b)Tren de bits Bipolar NRZ . . . 136
3.84. (a)Señal Moduladora. (b)Señal Portadora. (c)Modulación PRK . . 136
3.85. (a) Ancho de banda moduladora. (b) Ubicación de la portadora.
(c) Ancho de banda PRK. . . . . . . . . . . . . . . . . . . . . . . 137
3.86. Diagrama circuital de una demodulación PSK coherente. . . . . . 138
ÍNDICE DE FIGURAS 11

3.87. (a)Señal portadora. (b)Señal PRK. (c) Multiplicación. . . . . . . . 139


3.88. Espectro de multiplicación DSB-SC fc = 6KHz . . . . . . . . . . 139
3.89. (a)Espectro de la multiplicación filtrada con fc = 2KHz. (b) Señal
en el tiempo. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
3.90. (a)Señal analógica filtrada. (b) Comparación. . . . . . . . . . . . . 140
3.91. (a)Señal de informacion en el modulador. (b) Señal en el demodu-
lador. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 140
Agradecimientos

En primer lugar agradezco a Dios por la fortaleza, luego agradezco a mi director


de tesis por haberme instruido en ésta última etapa de mis estudios de pregra-
do, a los profesores de la Escuela de Electrónica y Telecomunicaciones por haber
compartido su conocimiento tanto en el área de especialización como en lo per-
sonal y humano y a mi familia por el cariño y el apoyo entregado para cumplir y
culminar mis estudios.
Dedicatoria

Esta tesis va dedicada a mi hija Amelia, mi esposa, padres, amigos y familia en


general por que sin ellos, el camino que he cruzado todos estos años hasta el final
de mi estudio de grado, no hubiese sido culminado.
José Esteban López Molina.
Capı́tulo 1

Fundamentos Teóricos de los Sistemas Digitales

Cualquier señal eléctrica del mundo real siempre está en forma analógica, por lo
que transmitir estas señales a través de un canal, es necesario transformarlas a
un formato digital de sı́mbolos binarios. La Figura 1.1 muestra el diagrama de
bloques de un sistema de comunicación digital, en el que se observa las etapas
que una señal atraviesa desde su origen, su transmisión por un canal hasta su
reconstrucción en el receptor.

Figura 1.1: Proceso para la transformación, transmisión, recepción y reconstrucción de una


señal analógica

En la Sección 1.1, se introducen algunos de los conceptos básicos para el enten-


dimiento de los procesos que intervienen en la transmisión y recepción de una
señal. En la Sección 1.2 se describe los fenómenos que ocurren dentro del medio
de transmisión y los parámetros involucrados.
La Sección 1.3 detalla cada uno de los procesos dentro de la conversión analógico-
digital y los fundamentos de las diferentes maneras de transmitir la información
digital en banda base y pasa banda.
Finalmente, en la Sección 1.4 se muestra la forma de representar el error que se
comete al transmitir información digital con diferentes sistemas de comunicación,
y se compara el rendimiento de los sistemas de comunicación digital binario en
gráficas de probabilidad generadas en términos de la relación energı́a por bit a
ruido.

1
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

1.1. Conceptos Básicos

1.1.1. Densidad espectral de potencia.

La potencia instantánea de una señal s(t) se escribe como:

p = |s(t)|2 watts (1.1)

De acuerdo con esto, la potencia media disipada:

Z T /2 Z ∞
1 2 1
P = |sτ (t)| dt = lı́m |s(t)|2 dt (1.2)
T −T /2 T →∞ T −∞

La Ecuación (1.2) es el promedio del cuadrado de la señal s(t), aplicando la


transformada de Fourier:

∞ ∞
|S(f )|2
Z Z  
1 2
P = lı́m |S(f )| df = lı́m df (1.3)
T →∞ T −∞ −∞ T →∞ T

Donde S(f ) = F [s(t)].

La Ecuación (1.3) se la conoce como el teorema de Parseval para señales de


potencia, y la integral da como resultado la unidad de Watts/Hz, ((con esto se
puede ver que la cantidad |S(f )| es una densidad de potencia medida en watts
por Hz))[3]
Ası́ la Densidad Espectral de Potencia (PSD) para una señal determinı́stica es:

|S(f )|2
 
P (f ) = lı́m watts/Hz (1.4)
T →∞ T

Que describe la distribución de la potencia en función de la frecuencia.

1.1.2. Autocorrelación

Correlación es un proceso de acoplamiento, autocorrelación se refiere al acopla-


miento de una señal con su misma versión retrasada. La función de autocorrela-
ción de energı́a de una señal x(t) se define como:

R∞
Rx (τ ) = −∞
x(t)x(t + τ )dt para − ∞ < τ < ∞ (1.5)

2
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

La función de autocorrelación Rx (τ ) brinda una medida de como la señal se acopla


con una copia de si misma desplazada τ unidades en el tiempo. Ésta no es una
función del tiempo sino de la diferencia τ de la señal con su copia. [10]
En general, la autocorrelación es la transformada inversa de la densidad espectral
de potencia (PSD)

1.1.3. Interferencia intersı́mbolo (ISI)

En general un canal de comunicaciones i) ofrece un ancho de banda limitado para


la transmisión de los datos, ii) presenta dispersión de la señal trasmitida. Cuando
el ancho de banda del canal es mas grande que el ancho de banda requerido
para transportar la información, no existe ningún problema; sin embargo en caso
contrario, la dispersión excederá la duración de un sı́mbolo causando que los
pulsos se superpongan, esta superposición es llamada interferencia intersı́mbolo
(ISI). La ISI causa degradación en el sistema (tasas de error altas).

1.1.4. Patrón de Ojo

Un patrón de ojo muestra el resultado de la medición de la respuesta de un


sistema de señales en banda base para evaluar cualitativamente la extensión de
la ISI.
En la Figura 1.2. Se muestra un patrón de ojo de una señal bipolar binaria
aleatoria con pulsos positivos y negativos con la abertura máxima producida por
el tiempo de muestreo óptimo.

Figura 1.2: Patrón de ojo de una señal bipolar binaria[9]

3
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

La forma redondeada de las familias de curvas se genera debido al filtrado previo


de la señal, el cual es necesario debido al ancho de banda limitado del canal.
Debido a la forma de onda redondeada recibe el nombre de patrón de ojo.
En la Figura 1.2, DA es la medida del rango de distorsión causado por la ISI, JT
es el rango de diferencias de los cruces por cero que es la medida del tiempo de
jitter1 . MN es la medida del margen de ruido y ST es la sensibilidad del error de
tiempo de cada pulso.
Si el ojo se cierra, quiere decir que la ISI incrementa; si el ojo se abre, la ISI
decrementa [9].

1.1.5. Lı́neas de Código y Espectro

Existen varias razones para usar lı́neas de código como la recolocación del espec-
tro sin modulaciones o filtrados, la simple recuperación del reloj, la capacidad de
detección de errores o el mejor aprovechamiento del ancho de banda usado.
Los sı́mbolos binarios representados en un tren de bits, pueden tomar ciertos for-
matos llamados lı́neas de código que se pueden dividir en dos categorı́as mayores:
retorno a cero (RZ) y no retorno a cero (NRZ).

En la codificación RZ, la forma de onda regresa siempre a una amplitud de 0


voltios en cierto intervalo dentro del tiempo de bit (usualmente en la mitad del
periodo de bit). A su vez, la codificación RZ tiene las siguientes modificaciones:

Señalización Unipolar RZ. El dato binario 1 es representado por un nivel al-


to correspondiente a “+A voltios” y el binario 0 siempre está en 0 voltios, esta
señalización se la conoce también como “on-off keying”.

Señalización Bipolar RZ. El dato binario 1 es representado por un nivel de


voltaje positivo y un dato binario 0 es representado por un nivel de voltaje ne-
gativo, en los dos casos el bit correspondiente retorna a cero usualmente en la
mitad del periodo del bit.

Señalización Bipolar RZ – AMI (alternate mark inversion). El dato bina-


rio 1 es representado alternantemente con valores de voltaje positivos y negativos,
1 “Tiempo de jitter (fluctuación de tiempo). Fluctuación del intervalo que separa dos impulsos sucesivos o del

instante en que aparece cada uno con relación al tiempo de referencia”[7]

4
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

el dato binario 0 siempre es representado con un nivel 0 voltios.

Señalización Manchester. El dato binario 1 es representado por un valor de


voltaje positivo la mitad del periodo del bit y seguido por un valor de voltaje
negativo la segunda mitad del periodo del bit, a su vez el dato binario 0 es re-
presentado por un valor de voltaje negativo la mitad del periodo del bit, seguido
por valor de voltaje positivo la segunda mitad del periodo del bit.

En la codificación NRZ se tienen las siguientes variaciones:

Señalización NRZ - L. Non return to zero - level (bipolar): Es una escala de la


señal TTL de entrada; el dato binario 1 es representado por una amplitud +A, y
el dato binario 0 es representado por una amplitud −A.

Señalización NRZ – M. Non return to zero – mark (bipolar): Existe una tran-
sición cuando comienza un dato binario 1, y no existe transición cuando comienza
un dato binario 0.

Propiedades de una lı́nea de código.

Auto-Sincronización. Existe información ı́ntegra el tiempo suficiente como pa-


ra que se pueda diseñar un sincronizador que extraiga la señal de temporización
del reloj.

Baja probabilidad de error de bit. Los receptores pueden ser diseñados para
reconstruir la señal incluso cuando ésta tenga ruido introducido o ISI.

Espectro adecuado para el canal. Si el canal está acoplado en AC, el PSD


(Power Spectral Density) de la señal de código de lı́nea debe ser insignificante en
frecuencias cercanas a cero, al igual que esto, el ancho de banda también debe
ser pequeño en comparación con el ancho de banda del canal de manera que la
ISI no sea un problema.

Ancho de banda de transmisión. Debe ser lo más pequeño posible.

5
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Capacidad de detección de errores. Es posible implementar un mecanismo


fácil en la adición de codificadores y decodificadores en el canal o poder incorpo-
rar dentro de la lı́nea de código.

Transparencia. El protocolo de datos y código de lı́nea está diseñado para que


todas las secuencias de datos posibles sean transparentes y fiables en la recepción.

Espectros de potencia para códigos de lı́nea binarios.

El PSD (Power Spectral Density), para una señal digital se puede representar
como:


X
s(t) = an · f (t − nTs ) (1.6)
n=−∞

Donde f (t) es el sı́mbolo en forma de pulsos y Ts es la duración de un sı́mbolo.


Para una señalización binaria Ts = Tb donde Tb es el tiempo que toma el enviar
1 bit.
Una formula general para una densidad espectral de potencia de una señal digital
es representada con la Ecuación (1.7) [3, 160].


| F (f )2 | X  j2πk

Ps (f ) = R(k) · e T (1.7)
Ts n=−∞

Donde F (t) es la transformada de Fourier del sı́mbolo en forma de pulsos de f (t)


y R(k) es la autocorrelación del dato, que está dada por:

l
X
R(k) = (an · an+k )i · Pi (1.8)
i=1

Donde an y an+k son los niveles de voltaje de los pulsos del n-ésimo an · an+1k
producto.

6
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Con la Ecuación (1.7) se pueden encontrar la PSD de varios códigos de lı́nea que
ahora van a ser evaluados.[3, 95],[6, 223].
En el sistema binario se considerará que los bits tienen igual probabilidad de
ocurrencia, es decir p = 0,5.
Unipolar NRZ (OOK)

Los posibles niveles para esta señalización son +A y 0 V. Se asume que


estos valores tienen la misma probabilidad de ocurrencia y que los datos son
independientes.
Al evaluar en k = 0 los productos posibles de an · an+k son A · A = A2 y
0 · 0 = 0 y consecuente a esto l = 2. Para datos aleatorios la probabilidad de
ocurrencia de A2 es 12 al igual que de 0 es 12 entonces:

2
X 1 1 A2
R(0) = (an · an )i · Pi = A2 · + 0 · = (1.9)
i=1
2 2 2

Para k 6= 0 se tiene l = 4 posibles combinaciones para el producto de an y


an+k : A · A, A · 0, 0 · A, 0 · 0, con una probabilidad de ocurrencia de 14 , por
lo tanto la autocorrelación esta definida por:

4
X 1 1 1 1 A2
R(k) = (an · an )i · Pi = A2 · +0· +0· +0· = (1.10)
i=1
4 4 4 4 4

Con esto se tiene:

(
A2
2
k=0
Runipolar (k) A2
(1.11)
4
k 6= 0

Usando (1.7) con Ts = Tb la PSD de una señalización NRZ es:

2 
A2 Tb
 
sin πf Tb 1
PunipolarN RZ (f ) = 1 + δ(f ) (1.12)
4 πf Tb Tb

Normalizando la energı́a media, la PSD resultante para esta señalización se


muestra en la Figura 1.3(a), donde R = T1b .

7
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Para una señalización Unipolar NRZ, la tasa de error (probabilidad de error


de bit) que se analiza en la Sección 1.4.1, con datos binarios con una misma
probabilidad de ocurrencia, ruido blanco aditivo Gaussiano y un receptor
(filtro acoplado) en la detección se muestra en la Ecuación (1.13).

r !
Eb
Pe = Q (1.13)
N0

Eb es la energı́a de un bit denotada por Eb = A2 T /2 y N0 /2 es la PSD del


AWGN. El desempeño de UNI NRZ se muestra en la Figura 1.4 [9, 132].

La probabilidad de error para ésta señalización se muestra en la gráfica de


la Figura 1.4.
Polar NRZ

Los niveles posibles para la señalización Polar NRZ son ±A V.


Al igual que en el caso Unipolar NRZ se analizará la autocorrelación con
k = 0 representando la energı́a.

2
X
R(0) = (an · an )i Pi = A2 /2 + (−A)2 /2 = A2 (1.14)
i=1

Para k 6= 0
4
X
R(k) = (an · an+k )Pi = A2 /4 − A2 /4 − A2 /4 + A2 /4 = 0 (1.15)
i=1

(
A2 k = 0
Rpolar (k) (1.16)
0 k= 6 0

La densidad espectral de potencia para una señalización polar NRZ es.

 2
2 sin πf Tb
PpolarN RZ (f ) = A Tb (1.17)
πf Tb

Normalizando la energı́a media, la PSD resultante se muestra en la Figura


1.3(b), donde la tasa de bit es R = 1/Tb . La tasa de error en la señalización
Polar NRZ, se muestra en la Ecuación (1.18).

8
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

r !
2Eb
Pe = Q (1.18)
N0

La probabilidad de error alcanzada por la señalización NRZ polar se muestra


en la Figura 1.4, en esta se puede observar la tasa de error es menor a las
señalizaciones unipolares por 3dB.
Unipolar RZ
Para una señalización RZ, la duración del pulso es Tb /2, ası́ el espectro de
frecuencias para esta señalización esta representado por:

 
Tb sin πf Tb /2
F (f ) = (1.19)
2 πf Tb /2

Por lo tanto, la densidad espectral de potencia es:

2 " ∞ #
A2 Tb
 
sin πf Tb /2 1 X n
PunipolarRZ (f ) = 1+ δ f− (1.20)
16 πf Tb /2 Tb n=−∞ Tb

Normalizando la potencia media, se obtiene la PSD la mostrada en la Figura


1.3 (c), donde R = 1/Tb .

En la Figura 1.4, la probabilidad de error de bit en la transmisión es la


misma que para unipolar NRZ.
Bipolar RZ

La autocorrelación para esta señalización esta dada por:

A2


 2
|k| = 0
−A2
Rbipolar (k) 4
|k| = 1 (1.21)

0 k>1

Por lo tanto, la densidad espectral de potencia es:

2
A2 Tb

sin πf Tb /2
PbipolarRZ (f ) = sin2 (πf Tb ) (1.22)
4 πf Tb /2

9
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

donde A = 2 para una potencia media normalizada, con esto se obtiene la


PSD que se muestra en la Figura 1.3 (d).
En la Figura 1.4 se muestra la probabilidad de error alcanzada. En este con-
texto considerando una igual probabilidad para los sı́mbolos, la probabilidad
de error de bit es:

 
3 Eb
Pe ≈ Q (1.23)
4 2N0

Con Eb /N0 > 2.


Alternate Mark Inversion (AMI)

En esta señalización, al representar unicamente el 1 binario con pulsos cua-


drados con amplitudes ±V y duración Tb /2, la PSD es:

2
V 2 Tb

sin πf Tb /2
PAM I = sin2 (πf Tb /2) (1.24)
4 πf Tb /2

En la Figura 1.4, la probabilidad de error de bit en la transmisión cuando


los dı́gitos binarios son igualmente probables es:

 
3 Eb
Pe ≈ Q (1.25)
4 2N0

Con Eb /N0 > 2.


Manchester NRZ
En esta codificación el espectro de frecuencias está representado por la si-
guiente ecuación:

   
sin πf Tb /2 ωTb
F (f ) = jTb sin (1.26)
πf Tb /2 4

En este contexto el PSD es:

 2
2 sin πTb /2
PM anchesterN RZ (f ) = A Tb sin2 (πf Tb /2) (1.27)
πTb /2

Donde A = 1 para una potencia media normalizada, con esto se obtiene la


PSD que se muestra en la Figura 1.3 (e).

10
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

La probabilidad de error en la transmisión cuando p = 0,5 es la misma que


la de NRZ polar en la Figura 1.4.

Figura 1.3: PSD [4]

Figura 1.4: Probabilidad de error en la transmisión.[4]

11
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

1.1.6. Ruido

Las señales digitales transmitidas no llegan al receptor de una forma ideal si no


de una manera amorfa en consecuencia de las caracterı́sticas del canal, ya que al
pasar por este, se introduce ruido resultante de diferentes factores.
Ruido es un término que suele usarse para describir señales no deseadas dentro
de un sistema de comunicación y sobre las cuales no tenemos ningún control.
Existen varias fuentes de ruido que pueden ser externas o internas al sistema. Las
fuentes externas involucran ruido atmosférico, ruido galáctico, ruido causado por
el hombre, etc.

La presencia de ruido tiende a obscurecer la señal original o en algunos casos


hasta enmascararla, esto limita a que en el receptor sea difı́cil tomar decisiones
para determinar cual es el sı́mbolo entrante correcto. Un buen diseño de ingenierı́a
puede eliminar gran parte del ruido y su efecto no deseado a través del filtrado,
blindaje, elección de modulación y la selección del terreno y ambiente.
Se puede describir al ruido como un proceso aleatorio gausiano de media cero.
Un proceso gausiano n(t) se describe como una función aleatoria cuyo valor n
es caracterizado en cualquier instante de tiempo t con la función de densidad de
probabilidad gausiana descrita por la Ecuación (1.28).

1 2 2
p(n) = √ e[−(n−m) /2σ ] (1.28)
σ 2π

Donde m es la media y σ 2 es la varianza de n. La función de densidad gausiana


o normalizada de media cero es obtenida asumiendo que σ = 1, esta función
normalizada se muestra en la Figura 1.5.[9]

1.1.7. Caracterı́sticas de filtro

Cuando se aplica una señal f (t) en la entrada de un sistema lineal invariante en


el tiempo, a la salida se recibe una señal g(t) tal como se muestra en la Figura
1.6.
El sistema modifica la forma de la señal de entrada basado en la respuesta al
impulso h(t) del filtro y la densidad espectral de potencia en la salida determinada
por la transformada de Fourier de la respuesta al impulso denotada como H(ω).

g(t) = f (t) ⊗ h(t) (1.29)

12
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.5: Función de densidad de probabilidad Gausiana (σ = 1)[9]

Figura 1.6: Representación de un sistema lineal en tiempo y en frecuencia.

13
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

G(ω) = F (ω)H(ω) (1.30)

Ası́ un sistema lineal invariante en el tiempo actúa como un filtro de componentes


frecuenciales que se aplican en dicho sistema ya sea amplificando o atenuando las
componentes deseadas.
Reescribiendo la Ecuación (1.30) con las componentes de fase se tiene:

|G(ω)|ejθg (ω) = |F (ω)|ejθf (ω) |H(ω)|ejθh (ω) (1.31)

|G(ω)| = |F (ω)||H(ω)| (1.32)

θg (ω) = θf (ω) + θh (ω) (1.33)

((La magnitud de la respuesta G(ω), está determinada por el producto de la mag-


nitud de la densidad espectral de la señal de entrada, con la magnitud de la
función de transferencia del sistema. La fase de θg (ω) está determinada por la
suma de las fases individuales.))[10]

1.1.8. Respuesta de los filtros en el tiempo

Filtro ideal se llamará a aquel filtro que deje pasar sin distorsión todas las com-
ponentes frecuenciales desde la frecuencia baja de corte que se llamará ωd hasta
la frecuencia superior de corte que se llamará ωu , fuera de estos lı́mites, las com-
ponentes frecuenciales tendrán magnitud 0, éste espacio se lo llama banda de
rechazo. El espacio de espectro entre las frecuencias ωd , ωu se lo llama banda de
paso del filtro.
El filtro descrito se lo llama filtro pasa banda ideal (BPF, bandpass filter), a
diferencia de éste filtro existen dos tipos de filtros; el primero se denomina (LPF,
low-pass filter) cuyos lı́mites frecuenciales son [0, ωu ], el segundo se denomina
(HPF, high-pass filter) cuyos lı́mites frecuenciales son [ωd , ∞].
La función de transferencia del filtro pasa-bajas ideal es:
 ω 
H(ω) = |H(ω)|ejθ(ω) = rect e−jωt0 (1.34)
2W
Aplicando la transformada de Fourier inversa se tiene la respuesta al impulso del
filtro pasa bajas ideal:

W
h(t) = F −1 H(ω) = sinc[W (t − t0 )] (1.35)
π
Las gráficas de las Ecuaciones (1.34) y (1.35) se muestran en la Figura 1.7 (a) y
(b) respectivamente.

14
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.7: Filtro pasa bajas ideal:(a)Su función de transferencia y (b)Su respuesta al impulso

1.1.9. Filtro de acoplamiento

El dispositivo para la detección de una señal de pulsos que está inmersa en una
señal de ruido blanco aditivo, es un filtro de acoplamiento lineal e invariante en
el tiempo, ya que su respuesta al impulso maximiza la relación señal a ruido de
la señal recibida.

Considerando entonces el modelo de receptor de la Figura 1.8, donde la señal


recibida es x(t) = g(t) + w(t), la entrada del receptor es consecuencia de un
sı́mbolo binario en adición de una señal de ruido blanco gausiano con media 0 y
varianza (densidad espectral de potencia) σ 2 = N20 .
El objetivo del receptor lineal es minimizar los efectos del ruido en su salida en
un sentido estadı́stico y ası́ mejorar la detección correcta del pulso binario g(t).
Ya que el filtro es lineal, en su salida se expresa como:

y(t) = g0 (t) + n0 (t) (1.36)

Donde g0 (t) es la respuesta del filtro para una señal binaria y n0 (t) es la respuesta
en consecuencia del ruido en la entrada. El filtro hace que la componente de la
señal de salida g0 (t) sea mayor a la componente de n(t) haciendo más grande
la potencia instantánea de la señal binaria mediada en el tiempo t = T , ası́ se
maximiza la relación energı́a a ruido como [6]:

|g0 (t)|2 E
2
= (1.37)
n0 (t) N0 /2

Donde E es la energı́a de g(t) y N0 /2 es la potencia media para el caso de ruido


blanco gausiano [10]. Un filtro que se acopla a una señal de pulso g(t) de duración
T , se caracteriza por una respuesta al impulso que es una versión invertida y
retardada en el tiempo de la entrada g(t) que se expresa como:

hopt (t) = g(T − t) (1.38)

15
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.8: Receptor lineal [6]

1.2. Canal

En esta sección se analiza el ruido que se adiciona en un sistema de comunicación


resultante de la transmisión por un canal gausiano, además de los términos en
los que se puede analizar la distribución de éste en el espectro.

1.2.1. Ruido Blanco

El análisis de ruido en los sistemas de comunicación se basa en un concepto de


ruido blanco gausiano debido a que la densidad espectral de potencia es inde-
pendiente de la frecuencia de operación de la señal; blanco es un adjetivo usado
porque la luz blanca contiene todas las frecuencias de la banda visible.[6]

La principal caracterı́stica del ruido blanco es que la densidad espectral de po-


tencia es la misma en todas las frecuencias que interesan en un sistema de comu-
nicación, esto quiere decir que una fuente de ruido emana una cantidad igual de
potencia de ruido por unidad de ancho de banda en todas las frecuencias como
se muestra en la Figura 1.9 (a). La ecuación que representa la densidad espectral
de potencia para el ruido blanco es:

N0
Gn (f ) = 2
watts/hertz (1.39)

El número 2 en la Ecuación (1.39) indica que Gn (f ) tiene dos lados en la densidad


espectral de potencia.

La función de autocorrelación del ruido blanco está dada por la inversa de la


transformada de Fourier de la densidad espectral de potencia denotada como:

N0
Rn (τ ) = F −1 {Gn (f )} = δ(τ ) (1.40)
2
Por tanto, la autocorrelación del ruido blanco es la función delta seguido por el
factor N20 . La ocurrencia en un tiempo τ = 0 se muestra en la Figura 1.9b.

16
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.9: (a) Densidad espectral de potencia del ruido blanco. (b) Función de autocorrelación
del ruido blanco.[10]

Una caracterı́stica estadı́stica del ruido blanco es que sus amplitudes están distri-
buidas acorde a una distribución normal o gausiana como muestra la Figura 1.5,
en la cual se puede observar que las amplitudes de ruido mas probables son las
mas pequeñas con valores positivos o negativos.

La varianza o potencia promedio del ruido blanco se define por medio de la


Ecuación (1.41)
Z ∞
2 N0
σ = var[n(t)] = df = ∞ (1.41)
∞ 2

Por último, para un canal limitado en banda, de la Ecuación (1.41), la varianza


del ruido blanco a la salida de un filtro acoplado está definida por la Ecuación
(1.42).

N0
σ2 = (1.42)
2

1.2.2. Parámetros básicos SNR para sistemas de comunicación digital

Uno de los parámetros básicos es la relación entre el promedio de la potencia de


la señal y el promedio de la potencia de ruido ( NS o SNR), en comunicaciones
Eb
digitales es más usada la expresión N 0
, que es una versión normalizada de SNR,
y se usa como una expresión para describir el rendimiento de un dispositivo o del
sistema.
Eb es la energı́a de un bit y puede ser descrita como una señal con potencia S
en el tiempo de bit Tb , N0 es la densidad espectral de potencia del ruido y puede
ser descrita como la potencia del ruido N dividido para el ancho de banda W .
Siendo recı́proco el tiempo de bit y la tasa de bit Rb [bits/seg], con esto podemos
reemplazar Tb con R1b [9]:

Eb STb S/Rb
= = (1.43)
N0 N/W N/W

17
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Rb representa bits/seg, que se reemplaza simplemente con R, reescribiendo la


Ecuación (1.43) como:
 
Eb S W
= (1.44)
N0 N R
E0 /N0 es una medida estándar de la calidad del rendimiento de un sistema de
comunicación.

1.2.3. Ancho de banda de un sistema

Se puede definir el ancho de banda como la permanencia de la magnitud de H(ω)


en un intervalo de frecuencias positivas expresadas en radianes por segundo o
por ciclos por segundo (Hz). La relación de estas dos formas de representar el
ancho de banda es W = 2πB donde W se utiliza para radianes y B para Hz. El
ancho de banda de un sistema se mide en los puntos de -3dB, lo que significa que
el ancho de banda se mide donde la tensión sea √12 de la amplitud A de la señal,
o 12 de su potencia.
De acuerdo con esto, el ancho de banda de |H(ω)| se muestra en la Figura 1.10,
en ésta, el ancho de banda del sistema está en el intervalo (ω1 , ω2 ) radianes por
segundo.

Figura 1.10: Medición del ancho de banda de un sistema en -3dB.[10]

1.2.4. Lı́mite de Shannon de Capacidad de Información

Un canal de comunicaciones presenta limitaciones en su capacidad de transmitir


información, comúnmente llamada capacidad del canal. En secciones anteriores se
ha mencionado los efectos adversos que introduce un canal de comunicación sobre
la información transmitida, ruido e interferencia intersimbólica. En este contexto
la capacidad del canal es la máxima tasa de transferencia de bits a la cual es
confiable la transmisión.
En una fuente de mensajes discretos C. E. Shannon define la capacidad de canal
como la máxima tasa de transferencia de bits α en un tiempo T como indica la
Ecuación (1.45)

18
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

1
C≈ log2 α (1.45)
T
Shannon establece también que la capacidad de un canal gausiano de banda
limitada considerando el ancho de banda y la relación señal a ruido es:

C ≈ B log2 (1 + S/N ) bps. (1.46)

donde B es el ancho de banda del canal y S/N es la razón de señal a ruido


cuadrática media.[10]

1.3. Transmisor

La Figura 1.11 muestra el diagrama de bloques con las etapas que una señal
analógica debe atravesar para ser representada de una forma digital binaria y
generar una modulación digital a partir de ésta.

Figura 1.11: Diagrama de bloques para el proceso de modulación digital de una señal analógica.

La etapa de muestreo y retención describe el procedimiento de tomar muestras


de amplitud de la señal a digitalizar, esta etapa se define en la Sección 1.3.1
en la que se incluyen los conceptos y métodos para realizar el muestreo. Las
muestras resultantes pueden tener componentes espectrales solapadas entre sı́,
en la Sección 1.3.2 se indica la causa y cuales son las maneras de prevenir este
fenómeno. La Sección 1.3.3 muestra el procedimiento de identificación de cada
una de las amplitudes resultantes del muestreo y la asignación de un código a
cada muestra para que en la Sección 1.3.4, los sı́mbolos sean representados con
distintas modulaciones.

1.3.1. Muestreo y Retención

Generalmente las señales del mundo real son analógicas, la conversión a digital de
éstas es necesaria para facilitar su procesamiento, codificación, compresión etc, a
demás de hacerla inmune al ruido.
La información para poder ser codificada debe estar en una forma discretizada
y digitalizada, para esto es necesario pasar por un proceso de conversión de una
forma de señal analógica a una forma digital para que cumpla las caracterı́sticas
mencionadas, el proceso debe ser realizado de tal manera que se pueda reconstruir
la señal original en su totalidad.
Debe existir una condición que permita a una señal analógica ser digitalizada,
en este proceso entra un concepto fundamental que se conoce con el nombre de

19
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

teorema de muestreo, el cual se puede enunciar de la siguiente manera:

((Una señal de banda limitada de valor real sin componentes espectrales por en-
cima de una frecuencia de B Hz, se determina en forma unı́voca por sus valores
equidistantes en intervalos no mayores que 1/(2B) segundos))[10]
El teorema de muestreo da la condición suficiente para poder reconstruir la señal
original a partir de un conjunto de muestras de la señal equidistantes en el tiem-
po.
Los intervalos de tiempo con los que una señal de banda limitada están determi-
nados por la Ecuación (1.47).

1
Ts ≤ seg (1.47)
2fm
Este caso tiene el nombre particular de teorema de muestreo uniforme.

La tasa de muestreo es descrita como la tasa de Nyquist que tiene el siguiente


concepto:
((Dada una función cuya energı́a está enteramente contenida en un ancho de banda
∆f [Hertz], si se muestrea a frecuencia igual o mayor que 2∆f , la función original
puede ser totalmente recuperada por medio de un filtro pasa bajos ideal))[8]

La frecuencia de muestreo de Nyquist es:

fs = 2∆f [Hertz] (1.48)

Se pueden definir tres tipos de muestreos, ideal, natural y muestreo con retención.

Muestreo ideal en el que el periodo de muestreo tiende a 0 como una


sucesión de muestras instantáneas.
Considerando una señal x(t) de energı́a finita y ancho de banda limitado,
que se muestrea instantáneamente con un tren de impulsos xδ (t) de amplitud
unitaria, como lo indica la Figura 1.12 (c), está definida como muestra la
Ecuación (1.49):


X
xδ (t) = δ(t − nTs ) (1.49)
n=−∞

Donde Ts es el periodo de muestreo y δ(t) es la función Delta Dirac.


La versión muestreada de x(t) que se indica en la Figura 1.12 (e), esta dada
por:

xs (t) = x(t) · xδ (t) (1.50)

20
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.12: Proceso de muestreo ideal. [9]

21
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES


X
xs (t) = x(t) · δ(t − nTs ) (1.51)
n=−∞

X
xs (t) = x(nTs ) · δ(t − nTs ) (1.52)
n=−∞

La transformada de Fourier del tren de pulsos de Dirac se puede representar


con la Ecuación (1.53).


1 X
Xδ (f ) = δ(f − nfs ) (1.53)
Ts n=−∞

La transformada de Fourier de xs (t) se puede obtener de la siguiente manera:

Xs (f ) = X(f ) ∗ Xδ (f ) (1.54)

"∞
#
1 X
Xs (f ) = X(f ) ∗ δ(f − nfs ) (1.55)
Ts n=−∞


1 X
Xs (f ) = X(f − nfs ) (1.56)
Ts n=−∞

La Ecuación (1.56) establece que el proceso de muestreo ideal se puede con-


siderar como una traslación de componentes en cada una de las réplicas de
la señal δ(t) con frecuencia periódica.
Muestreo natural en el que el tren de pulsos posee un periodo igual a T,
la señal resultante tendrá un conjunto infinito de valores en el periodo de
muestreo.

Si a una señal analógica de banda limitada con ancho de banda igual a


B hertz, se multiplica una señal periódica de pulsos cuadrados xp (t) con
duración Ts se tiene:

xs (t) = x(t) · xp (t) (1.57)

donde


X
xp (t) = cn · ej2πnfs t (1.58)
n=−∞

En la Ecuación (1.58), fs = 1/Ts = 2fm , cn = (1/Ts )·sinc(nT /Ts ) donde T


es el ancho de pulso y 1/Ts es la amplitud del pulso.

22
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES


X
xs (t) = x(t) · cn · ej2πnfs t (1.59)
n=−∞

La transformada de Fourier de la Ecuación (1.59) es:


X
Xs (f ) = cn · X(f − nfs ) (1.60)
n=−∞

Figura 1.13: Proceso de muestreo natural. [9]

La Figura 1.12 (f), muestra que Xs (f ) es una replica de X(f ) que se repite
periódicamente cada fs hertz, a demás varı́a en amplitud por los coeficientes
de la serie de Fourier del tren de pulsos.

23
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Muestreo con retención que consiste en tomar la muestra y retenerla


hasta el instante en que se genera otra muestra [8].
Este es el método más popular para el muestreo y puede ser descrito por la
convolución de un tren de pulsos muestreado como indica la Figura 1.13(e),
con pulsos rectangulares de amplitud unitaria p(t) con periodo Ts . Esta con-
volución representada por la Ecuación (1.61), resulta en una secuencia de
muestras flattop.
" ∞
#
X
xs (t) = p(t) ∗ [x(t)xδ (t)] = p(t) ∗ x(t) δ(t − nTs ) (1.61)
n=−∞

Dado que el proceso en tiempo fue la convolución, la transformada de Fourier


en este caso es el producto de P (f ) con el espectro periódico de los pulsos
de Dirac, resultando un espectro similar al mostrado en la Figura 1.13(f).
La Ecuación (1.62) representa el proceso de muestreo y retención.
( " ∞
#)
1 X
Xs (f ) = P (f ) X(f ) ∗ δ(t − nTs ) (1.62)
Ts n=−∞

1 X
Xs (f ) = P (f ) X(f − nfs ) (1.63)
Ts n=−∞

En este caso P (f ) tiene la forma:


T f
Ps (t) = Ts e−if 2 sin (1.64)
Ts

1.3.2. Aliasing.

Cuando una señal se muestrea por debajo de la tasa de Nyquist, existirá un inevi-
table solapamiento de componentes espectrales. Las componentes de frecuencia
que estaban localizadas por encima de la mitad de la frecuencia de muestreo apa-
recerán por debajo de este punto y serán transmitidas, este efecto se lo conoce
como aliasing y el resultado es la distorsión de la señal.
Para evitar este efecto se debe filtrar la señal antes del muestreo como muestra
la Figura 1.14, con el fin de garantizar que la señal no tenga componentes espec-
trales mas allá de la frecuencia de corte del filtro.
Para un mejor entendimiento de este efecto la Figura 1.15; (a) indica el espacio
de espectro que utiliza la muestra, mientras que (b) indica la zona en donde las
componentes frecuenciales se solapan.
Al tener un muestreo por encima de la tasa de Nyquist se logra que las compo-
nentes espectrales no se solapen, como se muestra en la Figura 1.16.
Al utilizar un filtro pasa bajas cuyas caracterı́sticas permitan que la banda de
transición sea más corta, se logra el efecto que muestra la Figura 1.17. A este

24
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.14: Posición del filtro anti-alias.

Figura 1.15: Aliasing en el dominio de la frecuencia.(a)Espectro de la señal de información.


(b)Espectro de la señal muestreada.[9]

Figura 1.16: Muestreo con frecuencia superior a la de Nyquist.(a)Espectro de la señal de infor-


mación. (b)Espectro de la señal muestreada.[9]

25
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

filtro se lo llama filtro anti-alias.

Figura 1.17: Filtro anti-alias(a)Espectro de la señal de información. (b)Espectro de la señal


muestreada.[9]

1.3.3. Cuantificación.

Del teorema de muestreo, se mencionó que basta un número de muestras discretas


para representar toda la información contenida en una onda de tipo analógica.
Luego del proceso de muestreo, para tener una representación de una muestra
con una sucesión de varios bits, a cada una de las muestras se le es asignado un
valor predefinido de entre un conjunto limitado de valores según la amplitud de la
muestra. Este proceso de lo denomina cuantificación y se lo define de la siguiente
manera:

((Proceso que consiste en transformar los niveles de amplitud continua de la señal


de entrada previamente muestreada, en un conjunto de niveles discretos previa-
mente establecidos))[8]

El valor q se denomina intervalo de cuantificación. En la Figura 1.18 se muestra


un proceso de cuantificación uniforme donde se ha asignado el nivel o estado 1 a
los valores de entrada comprendidos entre (−q/2 ≤ x < q/2); nivel o estado 2 a
los valores de entrada entre (q/2 ≤ x < 3q/2); ası́ hasta el último nivel o estado
que se requiera.
El número n de niveles de salida expresados en bits, determina la resolución del
cuantificador, donde n = 2m .
La diferencia entre el nivel de mayor valor y el nivel de menor valor se denomina
margen de entrada M y cuando el cuantificador es uniforme se dice que q es

26
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

constante en todo el margen M y cumple que:

M
q= (1.65)
2m
Dando un resultado de 2m − 1 puntos de decisión, cada uno de estos puntos
mostrados en la Figura 1.19 se encuentran en el centro de cada intervalo de
cuantificación [2].

Figura 1.18: Cuantificación ideal[2]

Al cuantificar una señal, se genera errores aleatorios al no ser preciso el nivel que
toma la muestra al que se lo llama ruido de cuantificación, este ruido a diferencia
del de transmisión, se genera por el proceso de cuantificación y puede variar según
el número de niveles que se escoja.
((Para calcular el ruido de cuantificación cuadrático medio, se suponen incremen-
tos amplitud q entre niveles. La distribución de niveles de cuantificación que
muestra la Figura 1.19 es ±q/2, ±3q/2, ±5q/2, ..., ±(n − 1)q/2))[10]
El proceso de cuantificación aproxima la decisión de cada muestra de la señal
de entrada, al nivel más cercano, en la salida del sistema, el rango de decisión
de una muestra para seleccionar el nivel al que pertenece está dentro del rango
(Aj + q/2, Aj − q/2), donde la señal de entrada se encuentra a  unidades del nivel
de cuantificación Aj más próximo.
El error de cuantificación , es la diferencia que existe entre la muestra y el
nivel escogido por la misma, se supone que todos los valores de  son igualmente
probables por tanto se puede asociar a una distribución de probabilidad uniforme:

1

q
-q/2≤  <q/2
p() = (1.66)
0 en otro caso

La señal cuadrática media después de la cuantificación es [10]:

n2 − 1 2
S= q (1.67)
12

27
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.19: Incertidumbre de la cuantificación para señales de entrada continua[10]

El ruido de cuantificación cuadrático medio se obtiene de la varianza de la pro-


babilidad de error que será [2, pag. 177]:
Z ∞
2 = 2 p()d
−∞

Z q/2
1 2
2 =  d
−q/2 q

q2
2 = (1.68)
12
En el caso en que todos los niveles sean equiprobables (en el caso de no serlo,
consultar referencia [10, pag. 543]), la Ecuación (1.67) dividida entre la Ecuación
(1.68), da la relación señal a ruido del proceso de cuantificación como:
 
S
= n2 − 1 ≈ n2 (1.69)
N q

1.3.4. Modulación Digital

En la modulación digital en banda base PCM, una señal es representada en forma


discreta tanto en tiempo como en amplitud, permitiendo la transmisión en forma
digital como secuencia de pulsos codificados[6], esto se muestra en la Sección
1.3.4.

28
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

En una modulación en pasa banda en secciones posterioes, el tren de pulsos que


representa la información, modula a una señal sinusoidal llamada portadora o
carrier utilizando diferentes métodos de modulación.
Los beneficios de utilizar modulación en pasa banda incluyen la minimización de
interferencias y la reducción del tamaño de las antenas.

Pulse Code Modulation (PCM)

A cada una de las muestras retenidas en el proceso de muestreo y retención,


se asigna un valor de un conjunto de niveles preestablecidos en el proceso de
cuantificación. A cada nivel le corresponde un tren de bits llamado generalmente
palabra código o codeword, entonces, la fuente de información es muestreada y
cuantificada en n niveles codificados con m-bits (m = log2 n).

La Figura 1.20. muestra el proceso de modulación PCM mediante el siguiente


procedimiento; la señal analógica que ingresa al sistema entra en una etapa de
muestreo que permite adquirir un conjunto de muestras a un periodo constante
dado por una frecuencia por lo menos dos veces la frecuencia máxima de la señal
entrante, a cada una de las muestras al tener una amplitud comprendida entre la
mı́nima y la máxima amplitud de la señal, se asigna un nivel que da lugar a una
secuencia de bits [5].
Note que los niveles que se tiene en la Figura 1.20. son n = 16 que se pueden
representar con m = 4 bits comprendiendo los niveles en un rango de amplitud
de (−7, 7) V, asignando una secuencia de bits a cada uno de los niveles.

Modulación por desplazamiento de amplitud (ASK)

La modulación digital por conmutación de amplitud (ASK, amplitude-shift ke-


ying) es una modulación de doble banda lateral con gran portadora (AM-full
carrier) que se modela con la siguiente ecuación.
 
A
VASK (t) = [1 + vm (t)] cos(ωc t) (1.70)
2

Donde:

VASK (t) = onda de amplitud modulada


A/2 = Amplitud de la portadora (voltios)
vm (t) = señal PCM (voltios)
ωc = frecuencia de la portadora (rad por seg)

En la Ecuación (1.70), vm (t), es un código binario cuya amplitud para un 1 binario


es +1V , y para un 0 binario es −1V , entonces resolviendo la Ecuación (1.70) con
los valores de vm (t), se tiene que para un 1 lógico:

29
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.20: Procesos de muestreo, cuantificación y codificacion PCM.[5]

30
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

VASK (t) = [1 + 1] A2 cos(ωc t) para un 0 lógico


 
VASK (t) = A cos(ωc t)

A 
VASK (t) = [1 − 1] 2
cos(ωc t) para un 1 lógico
VASK (t) = 0

La modulación ASK por su forma de representar la información es conocida


también como “OOK”(On-Off-keying).
La Figura 1.21 muestra una señal ASK ideal y una señal ASK de banda limitada.
[11]

Figura 1.21: Señales ASK[10]

Modulación por desplazamiento de frecuencia (FSK)

La modulación digital por conmutación de frecuencia (FSK, frequency-shft ke-


ying) es una modulación de ángulo, de amplitud constante similar a la modu-
lación analógica FM pero a diferencia de esta, la señal moduladora de la FSK
no es una señal analógica de múltiples amplitudes, si no una secuencia de bits
que varı́an en amplitud en dos diferentes magnitudes; la ecuación que describe la
modulación FSK es:

Vf sk (t) = A cos {2π(fc + vm (t)∆f )t} (1.71)

Donde:
Vf sk (t) = onda de frecuencia modulada
A = amplitud de la portadora (voltios)
fc = frecuencia portadora
∆f = desviación máxima de frecuencia
vm (t) = tren de pulsos binarios (±1)

De la Ecuación (1.71), se observa que el corrimiento máximo de frecuencia ∆f ,


es proporcional a la amplitud de vm (t), entonces, cuando la secuencia de pulsos
binarios esta representado por valores de ±1, la Ecuación (1.71) se reescribe de

31
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

la siguiente forma [11]:

vf sk (t) = A cos[2π(fc + ∆f )t] para vm (t) = +1


vf sk (t) = A cos[2π(fc − ∆f )t] para vm (t) = −1

Se puede considerar como si la señal FSK estuviera compuesta de dos señales


ASK con diferentes portadoras como se muestra en la Figura 1.22

Figura 1.22: Señal FSK[10]

Considerando la Figura 1.23, la desviación máxima de frecuencia es:

|fm − fs |
∆f = (1.72)
2
donde:
∆f = desviación máxima de frecuencia (hertz)
fm = frecuencia portadora de 1 binario (hertz)
fs = frecuencia portadora de 0 binario (hertz)
El ancho de banda mı́nimo que contiene una señal FSK se aproxima con:

B = |(fs + fb ) − (fm − fb )| = (|fs − fm |) + 2fb (1.73)

Ya que |fs − f m| = 2∆f el ancho de banda mı́nimo es:

B = 2(∆f + fb ) (1.74)

donde:
B =ancho de banda mı́nimo (hertz)
∆f = desviación mı́nima de frecuencia (hertz)
fb = tasa de transmisión FSK.

Modulación por desplazamiento de fase (PSK)

La modulación por conmutación de fase (PSK, phase-shift keying), es una modu-


lación digital angular de amplitud constante con una señal resultante con cambios
de fase. En una modulación PSK binaria las fases resultantes en la salida son dos
en una sola frecuencia portadora, este caso en particular se lo llama (BPSK,

32
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.23: Espectro FSK [11]

binary phase-shift keying) que usa un desplazamiento de fase de 180◦ , a la vez


esta elección se puede llamar (PRK, phase-reversal keying), y se la puede denotar
como:

Vprk (t) = vm · A cos(2πfc (t)) (1.75)

Donde:
Vprk (t) = onda de fase modulada
A = amplitud de la portadora (voltios)
fc = frecuencia portadora
∆f = desviación máxima de frecuencia
vm (t) = tren de pulsos binarios (±1)

En la Ecuación (1.75), vm (t) es un código binario cuyas amplitudes están com-


prendidas entre ±1, por tanto la salida Vprk está dispuesta por la multiplicación
de éste valor y por el valor de amplitud de la señal portadora Vc , entonces la señal
resultante PRK se puede escribir como:

Vprk (t) = A cos[2πfc t] para vm (t) = +1


Vprk (t) = −A cos[2πfc t] para vm (t) = −1

En la Figura 1.24 se muestra una señal PRK ideal.


Esto indica una relación de:

f1 (t) = −f2 (t) (1.76)

que son dos señales que denotan dos posibles sı́mbolos y tienen la misma forma

33
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.24: Señal PRK[10]

pero con polaridad diferente. Un desplazamiento de fase de 180◦ (PRK) es conve-


niente para que el diseño del modulador sea simplificado. La Figura 1.25 muestra
el diagrama de bloques para la generación de una señal PRK.

Figura 1.25: Transmisor BPSK (PRK)

1.4. Probabilidad de error en sistemas de comunicación


digital binario

La probabilidad de error de un sistema se puede representar como una función


de la relación de energı́a por bit a ruido Eb /N0 y se utiliza para comparar el
rendimiento de los sistemas de modulación digital, entre ellas PCM, FSK, ASK,
PSK o QAM

34
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

1.4.1. Probabilidad de error

En el sistema de detección de señales digitales mostrado en la Figura 1.26, una


señal digital binaria en banda base f (t) contiene sı́mbolos representados por s1
para una señal encendida (1 lógico) y por s2 en ausencia de señal (0 lógico). Si en
la entrada del demodulador la señal r(t) observada contiene ruido aditivo n(t), la
relación entre la señal enviada y recibida observada puede escribirse como indica
la Ecuación (1.77).

Figura 1.26: Demodulador y Detector de señales digitales.[9]

r(t) = f (t) + n(t) (1.77)

Con el fin de tener una relación de señal a ruido máxima, se incorpora un filtro
acoplado para la señal recibida r(t), y ya que a esta se suma ruido como un proceso
aleatorio gausiano, a la salida del filtro también se generará una respuesta con el
mismo proceso aleatorio. Vease Sección 1.1.6.
Si la amplitud de la señal encendida tiene un nivel A y la amplitud que se presenta
en ausencia de señal es 0, en un instante t = T las dos posibles salidas del filtro
acoplado serán:

y(T ) = A + n(T ) (señal presente), (1.78)


o
y(T ) = n(T ) (señal ausente) (1.79)

De la Ecuación (1.28), la densidad de probabilidad P1 (y) para una señal presente


en el demodulador se puede expresar con la Ecuación (1.80), con valor medio
igual a A y varianza σ 2 .

1 2 2
P1 (y) = √ e−(y−A) /2σ (1.80)
2πσ
Por el contrario, si en la entrada del demodulador no existe señal alguna, la
densidad de probabilidad P0 (y) se puede expresar con la Ecuación (1.81), con
valor medio igual a 0 y varianza σ 2 .

35
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

1 2 2
P0 (y) = √ e−y /2σ (1.81)
2πσ
La decisión correcta del detector de si f (t) está presente o ausente en presencia
de ruido n(T ), se establece a partir de reglas basadas en un umbral µ entre las
densidades de probabilidad, las decisiones pueden ser las siguientes:

y(T ) > µ (señal presente)


y(T ) < µ (señal ausente) (1.82)
y(T ) = µ (duda)

Las funciones de densidad de probabilidad para los sı́mbolos y el umbral de de-


cisión entre estas, se indica en las gráficas de la Figura 1.27.

Figura 1.27: Funciones de densidad de probabilidad gausiana. (a)En ausencia de señal. (b)En
presencia de una señal.[1]

De la Figura 1.27(a), la elección de un 0 binario en el detector está dentro del


intervalo (−∞ , µ). El intervalo (µ , ∞) se considera como la probabilidad de
error P0 en la detección de un 0 binario, y se representa por la Ecuación (1.83).
Z ∞
1 2 2
P0 = √ e−y /2σ dy (1.83)
µ 2πσ

De la misma manera como para el caso de decisión de un 0 binario, en la Figura


1.27(b), la elección de un 1 binario está dentro del intervalo (µ , ∞). El intervalo
(µ , −∞) se considera como la probabilidad de error P1 en la detección de un 1
binario, y se representa por la Ecuación (1.84).

36
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Z µ
1 2 2
P1 = √ e−(y−A) /2σ dy (1.84)
−∞ 2πσ
Definiendo P0 como la probabilidad de que se envı́e un 0 lógico y P1 un 1 lógico y
estableciendo que los sı́mbolos son equiprobables P0 = P1 = 1/2, se puede definir
un término de probabilidad de error neta P definido por la siguiente ecuación:

P = P0 P0 + P1 P1 (1.85)

1
P = (P0 + P1 ) (1.86)
2
Con la Ecuación (1.86) se determina que la probabilidad de error neta es igual
a la mitad de la suma de las áreas sombreadas que representan las Ecuaciones
(1.83) y (1.84) en la Figura 1.27, por lo tanto es preciso que para minimizar la
probabilidad de error el valor de umbral de decisión efectivo esté ubicado de tal
manera que la suma de las secciones sombreadas sea mı́nima.

Las Ecuaciones (1.80) y (1.81) indican que las densidades de probabilidad de


los sı́mbolos en la Figura 1.27, son simétricas por el hecho que tienen el mismo
comportamiento y sus amplitudes son iguales (P0 = P1 = 1/2), estas condiciones
son suficientes para indicar que el umbral de decisión óptimo está en el centro de
la distancia que existe entre la media de cada sı́mbolo como indica la Ecuación
(1.87).

a1 + a2
µ= (1.87)
2
Donde a1 y a2 son la media de la densidad de probabilidad del sı́mbolo s1 y s2 ,
respectivamente.
Para el caso en el que la media del sı́mbolo s1 es igual a 0 y la media para sı́mbolo
s2 es A, el umbral de decisión óptimo está en:

0+A A
µ= = (1.88)
2 2
Con la simetrı́a que existe entre las densidades de probabilidad de los sı́mbolos,
se puede decir que la probabilidad de error está definida como indica la Ecuación
(1.89).
Z ∞
1 2
P = √ e(−y /2) dy (1.89)
µ 2πσ

Con un cambio de variable z = y/σ 2 se reescribe la Ecuación (1.89) como:

37
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Z ∞
1 2
P = √ e−z /2 dz (1.90)
µ/σ 2π

Existe una tabla con valores tabulados para la Ecuación (1.90) llamada tabla de
función Q(x) y su ecuación es [10, 484]:
Z ∞
1 2 /2
Q(x) = √ e−z dz (1.91)
2π x

La Ecuación (1.91) representa el área bajo la curva de la función de distribución


gausiana normalizada (x, ∞) como se muestra en la Figura 1.28 [10, 484].

Figura 1.28: Área Q(x) bajo la curva de la función de densidad de probabilidad gausiana.[10]

Con la definición de la función Q(x), la Ecuación (1.90) de probabilidad neta se


reescribe de la siguiente manera:

P = Q(µ/σ) (1.92)

Reemplazando la Ecuación (1.88) en (1.92) se tiene:

P = Q(A/2σ) (1.93)

1.4.2. Probabilidad de error en PCM

En el caso de un sistema PCM, los valores de amplitud para los sı́mbolos de un


1 y un 0 lógico tienen amplitudes A y 0 respectivamente, con estos valores se
obtiene la potencia media de la señal de la siguiente manera:

1 1
S = (0)2 + (A)2
2 2

A2
S= (1.94)
2

38
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

y con una potencia de ruido N = σ 2 :

S A2
= 2
N 2σ
r
2S A
= (1.95)
N σ
r
S A
=
2N 2σ
Ası́ que para el caso de una señal PCM encendido-apagado, de la Ecuación (1.93),
la probabilidad de error en la transmisión está definida en términos de relación
señal a ruido como:
q 
S
P = Q 2N
(Encendido-Apagado binario) (1.96)

Para el caso polar binario, la probabilidad de error en la transmisión está definida


por la Ecuación (1.97).
q 
S
P = Q N
(polar binario) (1.97)

Como se analizó en la Sección 1.1.9, el filtro acoplado es el mejor sistema inva-


riante en el tiempo para maximizar la razón señal pico a raı́z cuadrática media
de ruido en presencia de ruido blanco, en el siguiente análisis se incorporan los
efectos de este filtro en la detección [10, 555].

Considerando un filtro acoplado cuya señal de entrada f (t) es de tipo encendido-


apagado en (0,T) en presencia de ruido blanco n(t), en la salida y(t) se tiene.

y(t) = f0 (t) + n0 (t) (1.98)

donde f0 (t) y n0 (t) son las salidas del filtro acoplado resultantes de la señal de
entrada y del ruido, respectivamente.
El filtro de acoplamiento está diseñado para maximizar la razón señal a ruido
dependiendo unicamente de su energı́a. De una señal presente en la entrada en el
filtro con amplitud A, la la salida corresponde a una señal de energı́a E y la salida
del filtro correspondiente al ruido cuadrático medio en la entrada, se representa
con la Ecuación (1.99) [10, 555].

N0
σ 2 = n20 (t) = E (1.99)
2
donde N0 /2 es la densidad espectral de potencia bilateral de ruido blanco en la

39
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

entrada del filtro. p


Sustituyendo E por A y EN0 /2 por σ en la Ecuación (1.92), se tiene la proba-
bilidad de error para la detección a la salida del filtro acoplado representada por
la Ecuación (1.100).
r !
E
P = Q (1.100)
2N0

Similar al caso encendido-apagado, en un sistema polar binario la salida del filtro


acoplado es representada por la Ecuación (1.101).

y(T ) = ±E + n0 (T ) (1.101)

Sustituyendo las expresiones resultantes de la señal y del ruido cuadrático medio


en la Ecuación (1.92) se tiene una expresión para la probabilidad de error en la
transmisión para el caso polar binario como se muestra en la Ecuación (1.102).
r !
2E
P = Q (1.102)
N0

1.4.3. Probabilidad de error en ASK

Debido a que la mejor manera de detección de una señal binaria es la de un recep-


tor con un filtro acoplado, el análisis se lo hará partiendo del mismo. La respuesta
al impulso del filtro acoplado para una entrada de tipo ASK representada por la
Ecuación(1.70) es la que indica la siguiente ecuación:

h(t) = Vask (T − t) (1.103)

La salida del filtro para una entrada Vask (t) será la convolución de la señal ASK
y de la respuesta de ésta al impulso como indica la Ecuación (1.104).

y(t) = Vask (t) ∗ h(t) (1.104)

Z ∞
y(t) = Vask (τ )Vask (T − t + τ )dτ (1.105)
−∞

y(t) = rφ (T − t) (1.106)

Donde rφ (t) es la función de autocorrelación en el tiempo para la señal de energı́a


finita Vask (t).
El instante de decisión óptimo es en t = T , aprovechando las propiedades de la
autocorrelación se consigue:

40
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

y(T ) = rφ (0) = E (1.107)

Al igual que en PCM, las dos posibles salidas en el filtro son:

y(t) = E + n0 (t) (señal presente)


y(t) = n0 (t) (señal ausente)

Para sı́mbolos con igual probabilidad de ocurrencia en presencia de ruido, la


densidad de probabilidad es simétrica, por tanto el umbral de decisión óptimo
está en µ = E/2, de la Ecuación (1.92), el error en la transmisión para ASK está
determinado por la Ecuación (1.108):
r !
E
P = Q (1.108)
2N0

Este resultado se puede ser comparado con la Ecuación (1.96) y concluir que
la probabilidad de error en la transmisión ASK equivale al de un sistema PCM
(encendido-apagado)

1.4.4. Probabilidad de error en FSK

En la Sección 1.3.4, se menciona que una señal FSK podrı́a ser representada con
dos señales ASK, de esta manera en la detección de una señal FSK se utilizan dos
filtros acoplados en el receptor, uno para cada señal como indica la Figura 1.29.

Figura 1.29: Detector de señales FSK.[10]

De la Ecuación (1.71), la energı́a en la salida de los integradores es representada


por la Ecuación (1.109).
Z T
E= A2 cos2 [2π(fc + ∆f )]dt = A2 T /2 (1.109)
0

Como muestra la Figura 1.29, el bloque superior lleva la señal hacia un sumador
y el bloque inferior lleva la señal hasta un restador. En el sumador una señal en
ausencia de ruido puede llegar a tener a la salida del filtro ya sea E o 0, por el

41
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

contrario, en el restador se puede llegar a tener a la salida del filtro 0 o −E.


((Si se supone que las respuestas en frecuencia de los dos filtros acoplados no se
solapan, las tensiones de ruido en la salida son estadı́sticamente independientes
y, por tanto, se suman en potencia (cuadrática media). Si los anchos de banda
de los dos filtros son iguales, la varianza se duplica de σ 2 = EN0 /2 a σ 2 = EN0 ))
como lo indica la Figura 1.30.

Figura 1.30: Densidad de probabilidad para sı́mbolos FSK.[10]

Para una señal con ruido blanco gausiano y sı́mbolos con igual probabilidad de
ocurrencia, se tiene que la probabilidad de error en la modulación FSK es:
r !
E
P = Q (1.110)
N0

Donde E es la energı́a (promedio) por bit.

1.4.5. Probabilidad de error en PRK

Basándose en el detector de señales PRK de la Figura 1.31, a la salida del integra-


dor dependiendo si la entrada es φ1 + n(t) ó φ2 + n(t) se tendrá y(t) = E + n0 (t)
o y(t) = −E + n0 (t) en la salida, respectivamente. El lı́mite de decisión será cero
como indica la Figura 1.32 haciendo que la función de probabilidad de error neta
sea:
r !
2E
P = Q (1.111)
N0

Figura 1.31: Detector de señales PRK.[10]

42
CAPÍTULO 1. FUNDAMENTOS TEÓRICOS DE LOS SISTEMAS DIGITALES

Figura 1.32: Funciones de densidad de probabilidad para PRK.[10]

1.4.6. Comparación entre sistemas de comunicación digital binaria.

El desempeño; con respecto a la probabilidad de error de ASK, FSK y PSK, se


indica en la Figura 1.33, sobre el eje de las ordenadas un intervalo de tasas de
error y sobre las ordenadas la energı́a de bit E dividida entre la densidad espec-
tral de potencia del ruido (unilateral).

Figura 1.33: Probabilidades de error para sistemas de modulación digital binaria.[10]

La Figura 1.33 muestra que la señalización PSK coherente requiere la menor


cantidad de potencia que cualquier otro método de modulación digital binaria
para una misma probabilidad de error [10].

43
Capı́tulo 2

Descripción de Equipos.

2.1. Introducción.

TIMS (Telecommunications Instructional Modelling Sistem), es un instrumento


electrónico didáctico de telecomunicaciones; los sistemas de comunicación, mode-
los matemáticos y ecuaciones pueden ser representados por señales eléctricas que
se pueden medir o incluso ver con instrumentos adecuados tales como oscilosco-
pios o multimetros.

La estructura de TIMS consta de un rack metálico que incluye diferentes módulos


o tarjetas electrónicas con exclusivas funciones para generación, procesamiento y
medición de señales. Los módulos son intercambiables de acuerdo a la necesidad
del experimento, conectándose entre sı́ a través de cables.

Los módulos se constituyen de:


Los terminales en la parte izquierda del panel frontal de cada módulo, son
de entrada con una impedancia tı́pica de 56KΩ.
Los terminales en la parte derecha del panel frontal de cada módulo, son de
salida con una impedancia de 330Ω.
Los terminales amarillos indican a señales analógicas.
Los terminales rojos indican a señales digitales TTL con niveles de 0 y 5
Voltios.
Los terminales verdes son comunes o tierra del sistema.
Los módulos se pueden colocar en cualquiera de las 12 posiciones del rack ya que
todos los sockets cuentan con un suministro de energı́a. El diseño de los módulos
permite que estos sean colocados o removidos sin apagar el equipo, ası́ también
las conexiones se pueden manipular cuando el equipo este en funcionamiento.

Todas las entradas, salidas, switches y demás componentes electrónicos, están


etiquetados para evitar confusiones y agilitar el montaje de la práctica.

44
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

En esta sección se describen las caracterı́sticas de los módulos necesarios para


realizar las prácticas.

45
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.2. ADDER

El módulo ADDER suma dos señales analógicas A(t) y B(t), por medio de am-
plificadores operacionales con ganancias ajustables para cada entrada, resultando
la suma como GA + gB.
En la Figura 2.1 se observa el panel frontal y el diagrama de bloques que repre-
senta el funcionamiento del módulo.

G: Control de ganancia
para la entrada A

Entrada A

g: Control de ganancia
para la entrada B

Entrada B Salida Analógica

Panel Frontal Diagrama de Bloques

Figura 2.1: ADDER.

Parámetros a tomar en cuenta:


La frecuencia máxima de las señales debe ser de 1 MHz.
En la salida se obtiene una señal con polaridad invertida.
El rango de ganancia de las perillas de control de ganancia G y g esta entre
0 y 2 veces.

46
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.3. AUDIO OSCILLATOR

AUDIO OSCILLATOR es un módulo que genera una señal de tono simple, sin-
tonizable dentro un rango de frecuencias desde 250 Hz hasta 10 KHz. Dispone
de tres salidas; la primera una salida analógica de tono simple en fase cos ωt, la
segunda es una salida digital TTL y la tercera es una salida analógica en cua-
dratura con la primera señal. En la Figura 2.2 se observa el panel frontal y el
diagrama de bloques que representa el funcionamiento del módulo.

Entrada de Salida Analógica


sincronización en fase

Perilla ajustable

Salida Digital TTL

Salida Analógica
en cuadratura

Panel Frontal Diagrama de Bloques

Figura 2.2: AUDIO OSCILLATOR.

La frecuencia de las tres salidas es la misma, las salidas en fase y cuadratura


tienen igual amplitud.

Parámetros a tener en cuenta:


La frecuencia mı́nima del tono es aproximadamente 250 Hz y la frecuencia
máxima puede llegar a 10KHz.
Las señales analógicas en la salida tienen una amplitud pico positiva de 2.48
V y una amplitud pico negativa de -2.16 V.
La salida digital tiene niveles TTL (0 - 5V).

47
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.4. DUAL ANALOG SWITCH

El módulo DUAL ANALOG SWITCH tiene una salida con la suma de dos señales
analógicas o digitales que se controlan con pulsos TTL independientes definidas
en el panel de frontal de la Figura 2.3 como CONTROL TTL. Cuando la señal de
CONTROL 1 está en alto la entrada IN 1 entra al sumador, de la misma manera
cuando la señal de CONTROL 2 está en alto la entrada IN 2 entra al sumador.

Entrada
analógica 1

Control TTL para


la entrada 1

Control TTL para


la entrada 2

Entrada Salida Analógica


analógica 2

Panel Frontal Diagrama de Bloques

Figura 2.3: DUAL ANALOG SWITCH.

Parámetros a tener en cuenta:


La frecuencia máxima de la señal en las entradas IN1 e IN2 es de 300 KHz.
La frecuencia de control TTL máxima es de 100 KHz.
El control es únicamente con señales TTL.
El valor máximo de amplitud que debe estar en las entradas es de 8 V.

48
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.5. FREQUENCY COUNTER

Una manera rápida de determinar la frecuencia de una señal analógica o tener


un contador de pulsos, es a través del módulo FREQUENCY COUNTER. Éste
cuenta con ocho dı́gitos indicadores, un selector de perı́odo y entradas tanto para
una señal analógica como digital.
La Figura 2.4 muestra el panel frontal de éste módulo.

9
8
1 7

3 6

4 5

Figura 2.4: FREQUENCY COUNTER.

Indicadores y parámetros a tener en cuenta:


1. Indicador de fuera de rango.
2. Entrada analógica:

La frecuencia mı́nima que se puede dar a esta entrada es 40 Hz y la


frecuencia máxima es de 1 MHz.
Sensibilidad en señales pequeñas con voltajes mı́nimos hasta de 250 mV
con lı́mite de 100 KHz.
Máximo voltaje de entrada de 12 V.
3. Entrada TTL:
La frecuencia máxima para esta entrada es de 10 MHz.
Entrada solo para señales TTL.

49
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

4. TTL ENABLE puede ser usada como switch para seleccionar la entrada
TTL.
5. Selector de rango.
6. Botón de reset para reiniciar el contador de pulsos.
7. Encendido en medidas frecuenciales.
8. 8 dı́gitos en displays de 7 segmentos.
9. Encendido en contador de pulsos.

2.6. MASTER SIGNALS

El módulo MASTER SIGNALS es un generador de tres señales analógicas y dos


señales digitales en diferentes terminales. Las diferentes frecuencias en las salidas
son derivadas de un cristal oscilador, y se dividen tal como muestra la Figura 2.5.

Señal de tono
en cuadratura 100KHz
COS(wt)

100kHz Señal de tono


en fase 100KHz
sin(wt)

Señal TTL
TTL 100KHz

8.3 kHz Señal TTL


TTL 8.3KHz

2 kHz Señal de tono


sin(wt) 2KHz

Panel Frontal Diagrama de Bloques

Figura 2.5: MASTER SIGNALS.

Parámetros a tener en cuenta:


Las frecuencias que pertenecen a las salidas analógicas son:
• 100 KHz
• 8333 Hz
• 2083 KHz

50
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Niveles
• Las señales analógicas generadas tienen un nivel de voltaje máximo de
2 V y un nivel de voltaje mı́nimo de 1.48 V.
• Las señales digitales tienen Niveles TTL de 5 V.

2.7. MULTIPLIER

MULTIPLIER es un módulo que permite multiplicar dos señales analógicas o


digitales X(t) y Y (t) mediante el circuito integrado AD633 obteniendo un resul-
tando a la salida kXY con k = 1/2.
El switch de acoplamiento mostrado en el panel frontal de la Figura 2.6, se usa
con el objetivo de que, al poner en la posición AC, se eliminen las componentes
de DC de las entradas.

Switch de acoplamiento
de entrada

Entrada analógica X

Entrada analógica Y Salida KXY

Panel Frontal Diagrama de Bloques

Figura 2.6: MULTIPLIER.

2.8. PHASE SHIFTER

PHASE SHIFTER es un módulo que permite introducir un cambio de fase entre


la señal de entrada y su salida. Se puede variar el desplazamiento de la fase en
360 grados.
El switch de cambio de fase ± 180◦ , indicado en el panel frontal de la Figura

51
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.7, selecciona la región que va a variar; cuando este switch se encuentra posicio-
nado hacia arriba, la región será de 0 a 180◦ y cuando se encuentra posicionado
hacia abajo la región será de 180◦ a 360◦ . Las perillas de ajuste grueso y fino
sirven para obtener el desplazamiento de fase requerido.

Ajuste de fase Grueso

Ajuste de fase Fino

Cambio de fase de 180º Vista del PCB

Entrada analógica Salida analógica

Panel Frontal Diagrama de Bloques

Figura 2.7: PHASE SHIFTER.

Parámetros a tener en cuenta:


Los rangos de frecuencias se seleccionan con el switch ubicado en el PCB,
representado en la Figura 2.7.
• En la posición HI señales con frecuencias menores a 100KHz.
• En la posición LO señales con frecuencias menores a 2KHz.
La perilla Coarse (grueso) desplaza la fase de la señal de entrada aproxi-
madamente 180◦ .
La perilla Fine (fino) desplaza la fase de la señal de entrada aproximada-
mente 10◦ .

52
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.9. SEQUENCE GENERATOR

Con una señal de reloj externa SEQUENCE GENERATOR provee dos señales
pseudorandomicas X y Y. Una señal de sincronización SYNC indica el inicio de
cada trama.
La Figura 2.8 muestra el panel frontal del módulo y un diagrama de bloques que
simplifica el entendimiento del mismo.

Con una señal de reloj externa se fija la tasa de bits, el reloj puede colocarse en
las entradas ya sea Reloj Analógico para una salida con señalización bipolar NRZ
o Reloj digital para una salida unipolar NRZ.
La longitud de las secuencias se selecciona desde el dip switch sobre el PCB del
módulo como indica la Tabla 2.1.

SEQUENCE GENERATOR además cuenta con un botón de RESET que al pre-


sionar detiene la secuencia de bits y al soltar el botón o aplicar una señal TTL
en bajo sobre TTL LEVEL RESET se reinicia la trama. Funciona de la misma
manera con la entrada Reset nivel TLL aplicando una señal TTL en alto.

Botón de reset Salida analógica

Reset con
Salida analógica
nivel TTL

Señal de inicio
de secuencia
Reloj Analógico Salida digital

Reloj Digital Salida digital

Panel Frontal Diagrama de Bloques

Figura 2.8: SEQUENCE GENERATOR.

Parámetros a tener en cuenta:

53
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Código Dip Switch n Longitud de la secuencia 2n


msb 0 0 5 32
0 1 8 256
1 0 8 256
1 1 11 2048

Tabla 2.1: Disposición Dip Switch.

El rango de frecuencias de la entrada Reloj Digital va desde 1 Hz hasta 1


MHz.
La entrada Reloj Digital admite unicamente niveles TTL (0 - 5V).
El rango de frecuencias de la entrada Reloj Analógico va desde 500 Hz hasta
10 KHz.
La entrada Reloj Analógico permite señales tanto analógicas como digitales
bipolares.

2.10. TUNEABLE LPF

TUNEABLE LPF es un módulo que implementa un filtro pasa bajo que permite
filtrar señales con una frecuencia de corte variable; en el panel frontal dispuesto en
la Figura 2.9 existen tres controles que permiten la manipulación de la frecuencia
de corte con la perilla de control TUNE, la ganancia del filtro con la perilla
de control GAIN y el rango de operación de frecuencias del filtro con el switch
frontal.
En la Figura 2.10 se muestra la respuesta frecuencial de un filtro pasa bajas real
con sus respectivas bandas.
Parámetros a tener en cuenta:

La atenuación en la banda de rechazo es mayor a 50 dB.


La atenuación en banda de paso es aproximadamente 0.5 dB.
Rangos de frecuencia que selecciona el switch del panel frontal:
En la posición NORMAL, frecuencias menores a 5 KHz.
En la posición WIDE, frecuencias menores a 15 KHz.
El filtro se caracteriza por ser de tipo elı́ptico de 5to orden.
El voltaje máximo de entrada debe estar dentro de los valores ±5 V.

2.11. TWIN PULSE GENERATOR

TWIN PULSE GENERATOR es un módulo que genera pulsos rectangulares en


sus salidas Q1 y Q2 , con frecuencia dada por un reloj externo en la entrada Reloj

54
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Reloj
Ajuste de
frecuencia de
corte
Ajuste de
ganancia
Selector de
rango de
frecuencias
Entrada Salida
analógica analógica

Panel Frontal Diagrama de Bloques

Figura 2.9: TUNEABLE LPF.

Banda de Banda de
Paso Transisión
Amplitud dB

Banda de
Rechazo

Frecuencia
de corte f
f (Hz)

Figura 2.10: Respuesta de un filtro pasa bajas real.

55
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

digital, estos terminales se muestran en la Figura 2.11. Este módulo tiene dos
modos de operación, Modo SIMPLE y Modo TWIN los cuales se escogen al
mover la posición del switch ubicado en el PCB del módulo.
1. En el Modo SIMPLE, el módulo genera pulsos en las salidas Q1 y Q2 con ciclo
útil variable controlado por la perilla WIDTH ubicada en el panel frontal
del módulo. La salida Q2 es el reflejo de Q1 con un retraso de tclk /2
2. En el Modo TWIN, los pulsos de la salida Q1 se adelantan a los pulsos
de la salida Q2 con la posibilidad de que el tiempo de retraso y el ancho
de los pulsos puedan modificarse mediante las perillas de control DELAY y
WIDTH, respectivamente. Las perillas se encuentran ubicadas en el panel
frontal del módulo como lo indica la Figura 2.11.

Led de error

Control de ancho
de pulso Salida con
retraso en los
pulsos TTL
Salida
Control de tiempo
adelantada:
de retraso
Acoplada AC.
Reloj digital Niveles TTL

Panel Frontal Diagrama de Tiempo


Panel Fronal Diagrama de Tiempo

Figura 2.11: TWIN PULSE GENERATOR.

Parámetros a tener en cuenta:

En el modo TWIN.
• La frecuencia máxima que puede llegar a tener la entrada Reloj digital
es de 50 KHz.
• El ciclo útil de los pulsos esta dentro del rango
3us < tw < 25us .
• El tiempo de espera entre las salidas Q1 y Q2 es
10us < td < 120us .

56
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

• El led indicador de error se enciende cuando


2tw + td > tCLK .
En el modo SIMPLE.
• La frecuencia máxima que puede llegar a tener la entrada Reloj digital
es de 200 KHz.
• El ciclo útil de los pulsos esta dentro del rango
3us < tw < 25us .

2.12. UTILITIES MODULE

UTILITIES es un módulo que cuenta con cuatro módulos independientes en blo-


ques separados que se mencionan a continuación.
1. El primer bloque cuenta con:
Un comparador que genera una señal cuadrada TTL partiendo de una
señal analógica a través de un umbral fijado por una señal de voltaje
DC en la entrada REF.
Una salida que da forma bipolar NRZ a señales analógicas de la entrada.
El comparador necesita tener un umbral dado por un voltaje DC de
referencia en la entrada REF. La ganancia de este bloque se ajusta con
un dip switch en el PCB del módulo.
2. Un rectificador de presición.
3. Un filtro pasabajas RC con un diodo simple.
4. Un filtro pasabajas RC.
Parámetros a tener en cuenta:

En el bloque comparador, el tiempo del flanco de subida en la salida TTL


del comparador es de 100 nseg.
En el bloque rectificador, el rango de operación va desde una frecuencia 0
hasta 500 KHz aproximadamente.
En el bloque Diode & LPF.
• La atenuación del LPF es de -3 dB.
• La frecuencia de corte está en 2.8 KHz.
En el bloque RC LPF.
• La atenuación del LPF es de -3 dB.
• La frecuencia de corte está en 2.8 KHz.

57
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Entrada analógica
Salida cliper
de referencia
bipolar
Señal de entrada Salida TTL de
analógica comparador
Entrada Analógica Salida
Analógica

Entrada Analógica Salida


Analógica
Salida
Entrada Analógica
Analógica

Panel Frontal Diagrama de Bloques

Figura 2.12: UTILITIES.

2.13. VARIABLE DC

El módulo VARIABLE DC es una fuente estable de corriente continua con una


salida de 5 V y una salida variable de ± 2.5 V.
La salida DC tiene un rango de variación desde un mı́nimo de -2.5 V hasta un
máximo de 2.5V, la variación de voltaje se consigue al girar la perilla de control
∆DC, la cual se muestra en el panel frontal de la Figura 2.13.
Parámetros a tener en cuenta:

El rango de voltaje variable está dentro de ± 2.5 V DC.


El módulo tiene una estabilidad menor a 2 mV/hr.
Las variaciones aproximadas en la salida son menores a 20 mV.
La corriente de salida es menor a 5 mA.

58
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

G: Control de ganancia
para la entrada A

Entrada A

g: Control de ganancia
para la entrada B

Entrada B Salida Analógica

Panel Frontal Diagrama de Bloques

Figura 2.13: VARIABLE DC.

2.14. VCO (Voltage-Controlled Oscillator)

El módulo VCO es un oscilador controlado por voltaje que tiene dos modos de
operación, éstos pueden ser seleccionados con el switch ubicado en el PCB del
módulo, el cual se indica en la Figura 2.14.
1.
2.
Un oscilador controlado por una señal analógica de voltaje DC.
La frecuencia del VCO es controlada por el voltaje en la entrada Vin ,
la cual es amplificada por el control de ganancia. Cuando no esta presente
una señal analógica en la entrada Vin , se considera una señal de tierra. En
este caso en la salida analógica va a estar presente una señal de tono con la
frecuencia central del VCO.
El indicador de sobre voltaje se encenderá cuando el voltaje exceda los lı́mites
de operación del VCO, en este caso se debe bajar la ganancia con la perilla
de control GAIN.
Un modulador FSK controlado por una señal digital TTL.
En el PCB del módulo se encuentran dos potenciómetros: FSK1 y FSK2,
los cuales fijan una frecuencia 1 y una frecuencia 2. En la salida analógica
se presenta una señal de tono simple con la frecuencia 1 cuando en la entra-

59
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Entrada TTL Salida FSK

Control de ganancia
de entrada Vin Indicador
sobrevoltaje
Control de
frecuencia
Switch selector
de rango
Voltaje de Salida
entrada analógica

Panel Frontal PCB

Figura 2.14: VCO.

da DATA ingresa una señal TTL en alto, la frecuencia 2 se presenta en la


misma salida cuando en la entrada DATA se presenta una señal TTL en bajo.

60
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Parámetros a tener en cuenta:


En el modo VCO.
• El switch en el panel frontal del módulo tiene dos posiciones que marcan
las frecuencias lı́mites en la salida.
En la posición HI, el rango va desde los 50 KHz hasta 150 KHz.
En la posición LO, el rango va desde los 50 Hz hasta 50 KHz.
• El voltaje pico-pico de las señales de entrada debe ser ±3 V.
• El indicador de sobre voltaje se enciende cuando Vin es mayor que ±3 V.
• El rango de ganancia G, está entre 1 y 2 veces.
En el modo FSK.
• Los potenciómetros del PCB FSK1 y FSK2 tienen diferentes rangos de
operación como se indica a continuación.
Cuando el switch del panel frontal está en la posición HI, la frecuencia
1 va desde 72 KHz hasta 318 KHz y la frecuencia 2 va desde 12 KHz
hasta 128 KHz. Cuando el switch del panel frontal está en la posición
LO, la frecuencia 1 va desde 1 KHz hasta 9 KHz y la frecuencia 2 va
desde 300 Hz hasta 4 KHz.

2.15. 60KHz LOWPASS FILTER

60 KHz LOWPASS FILTER es un módulo que incorpora un filtro elı́ptico pasa


bajas con una frecuencia de corte aproximadamente en 60 KHz y puede variar la
ganancia amplificando o atenuando la señal de entrada para evitar sobre voltajes
en el filtro. La Figura 2.15 muestra el panel frontal de este módulo.
Parámetros a tener en cuenta:

La frecuencia de corte de este filtro está aproximadamente en 60 KHz.


La ganancia en pasa banda es variable entre 0 y 5 veces aproximadamente.
La atenuación en banda de rechazo es de 50 dB aproximadamente.

61
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Ganancia de
entrada

Entrada Salida
Analógica Analógica

Panel Frontal Diagrama de Bloques

Figura 2.15: 60KHz LPF.

2.16. DECISION MAKER

Después de la demodulación y del filtrado de una señal modulada, esta no nece-


sariamente está convertida en niveles digitales binarios si no que probablemente
está con ruido, la función del módulo DECISION MAKER es tomar una señal
con ruido y convertirla en una señal digital.
El módulo acepta señales con niveles TTL, unipolar o bipolar las cuales pasan
por un proceso de comparación con un umbral determinado por el usuario y su
salida muestra una señal digital limpia, para esto DESICION MAKER necesita
una señal de reloj en la entrada B.CLK que debe ser tomada del transmisor.
La Figura 2.16 muestra el panel frontal del módulo y un diagrama de bloques que
muestra de una forma simplificada el funcionamiento del módulo.

Parámetros a tener en cuenta:

Entradas IN1 & IN2.


Las entradas IN1 & IN2 del panel frontal aceptan señales digitales ruidosas
y las convierten en señales digitales sin ruido para esto, se debe elegir el
código de lı́nea de la señal de entrada con el switch rotativo ubicado en el
PCB del módulo.
DECISION POINT CONTROL.

62
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Entrada 2 Salida 2
Control de
punto de
decisión Marca de
Voltaje In punto de
decisión
Entrada 1 Salida 1

Entrada Salida de
de reloj reloj
sincronizada

Panel Frontal Diagrama de Bloques

Figura 2.16: DECISION MAKER.

La perilla de control DECISION POINT en el panel frontal del módulo, fija


el nivel de voltaje de comparación para la decisión de una señal en alto o en
bajo en la salida OUT1 o OUT2.
El usuario tiene total control del punto de decisión a través de todo el ancho
del pulso de reloj. El voltaje de umbral para la decisión es definido por las
resistencias en los amplificadores operacionales mostrados en la Figura 2.16.
Los diferentes valores de umbral se muestran en la Tabla 2.2.
Código de lı́nea Umbral Nivel de salida
NRZ-TTL V+ 0, +5v
NRZ-L V0 ±2v
NRZ-M V0 ±2v
UNI-RZ V+ 0, +2v
BIP-RZ V +, V − 0, ±2v
RZ-AMI V +, V − 0, ±2v

Tabla 2.2: Voltajes de umbral para la decisión.

El punto de decisión se mueve con la perilla de panel frontal o con un nivel de


voltaje DC en la entrada Vin . El switch SW2 en el PCB selecciona entre los
modos de control interno o externo. Este punto de decisión puede mostrarse
en un osciloscopio conectando un terminal en la salida Z-MODULATION.

63
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.17. LINE-CODE ENCODER

El módulo LINE-CODE ENCODER codifica un tren de bits con niveles TTL


simultáneamente usando ocho códigos de lı́nea. Los datos codificados tienen una
tasa máxima de transmisión igual al reloj de entrada M.CLK dividida entre 4,
esta división se refleja en la salida B.CLK.

NRZ-L

NRZ-M
Botón
Reset UNI-RZ

Entrada BIP-RZ

Reset Salidas RZ-AMI

Codificadas B-L

DICODE

Entrada de DUOBIN

datos TTL RESET

Entrada B.Clock RESET

de reloj =M.CLK/4 DATA

MASTER M.CLK

B.CLK

Panel Frontal Diagrama de Bloques

Figura 2.17: LINE-CODE ENCODER.

Parámetros a tener en cuenta:

Al presionar el botón RESET, M.CLK es interrumpido y el proceso de co-


dificación regresa cuando el botón vuelve a su estado normal.
Las amplitudes de las señales resultantes en las salidas del módulos son las
siguientes:
• Para señalizaciones Unipolares: 0V, +2V
• Para señalizaciones Bipolar: −2V, +2V
• Para señalizaciones de 3 niveles: −2V, 0V, +2V .
Las señalizaciones de cada uno de los códigos de lı́nea se muestran en la Figura
2.18.

64
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Figura 2.18: Códigos de lı́nea.

65
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.18. LINE-CODE DECODER

LINE-CODE DECODER es un módulo que permite la demodulación de los códi-


gos de lı́nea previamente codificados por el módulo LINE-CODE ENCODER para
convertirlos en niveles TTL (0 - 5V). Para esto el módulo necesita una señal de
reloj que debe ser tomada de la salida B.CLK del módulo LINE-CODE ENCO-
DER.
En la Figura 2.19 se puede ver el panel frontal del módulo junto con un diagrama
de bloques que simplifica el entendimiento del funcionamiento del módulo.

Botón
Reset

Salida
Entradas Reset
Codificadas

Datos
TTL

Reloj Muestreo
Storbe

Panel Frontal Diagrama de Bloques

Figura 2.19: LINE-CODE DECODER.

Parámetros a tener en cuenta:

Al presionar el botón RESET, B.CLK es interrumpido parando la secuencia


de bits de salida, el proceso de codificación reinicia cuando el botón vuelve
a su estado normal.

66
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

2.19. PCM ENCODER

El módulo PCM ENCODER toma una muestra de la señal que ingresa en la


entrada analógica del panel frontal del módulo dispuesta en el Figura 2.20 y la
convierte en una representación digital con un tren de bits.
Dos módulos PCM ENCODER se pueden conectar en paralelo con el propósito
de hacer una modulación TDM de dos señales analógicas teniendo cada módulo
su propia entrada.
Los esquemas que dispone el módulo para la codificación son:(a) 7-bit lineal, (b)
4-bit lineal, y (c) 4-bit comprendido entre la ley A4 y la ley u4 .
Las diferentes leyes propuestas en el item (c), se seleccionan mediante el jumper
ubicado en el PCB del módulo.

Entrada esclavo Salida Master


TDM TDM
Mensaje
Sinc
Selección de
esquema de Salida de sincronía:
digitalización
Frame Sinc
Entrada Datos PCM
Analógica Serial
Reloj de
Entrada

Panel Frontal Diagrama de Bloques

Figura 2.20: PCM ENCODER.

Parámetros a tener en cuenta:

Para el correcto funcionamiento del módulo son necesarias dos señales: una
señal analógica a ser digitalizada en la entrada Vin , y un reloj que marca la
frecuencia de muestreo en la entrada CLK.
PCM ENCODER digitaliza una señal analógica, obteniendo en su salida
un tren de bits serial TTL en formato binario. Las palabras código están
establecidas en diferentes niveles con 7 bits para la palabra y un bit de
sincronı́a en el bit menos significativo.

67
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Es necesaria una trama de sincronización cuando se va a demodular una


señal PCM, para esto se pueden utilizar dos métodos; una señal con nivel
TTL independiente o un bit ubicado el bit menos significativo de la trama
de datos PCM.
• Para el primer método la señal de sincronización FS, está en bajo y solo
se pone en alto un perı́odo de bit en el mismo tiempo que se presenta el
bit menos significativo de la codeword.
• Para el segundo método la trama de sincronización embebida en PCM
DATA, es alternante entre 0 y 1, repitiéndose en el bit menos significativo
una secuencia 1 - 0 - 1 - 0 - 1. Ésta serie de bits corresponde a la
frecuencia de Nyquist a la que se muestrea la señal analógica.
Los bits en la salida están dispuestos de acuerdo a la posición del switch en
el panel frontal del módulo.
• Para una codificación 7-bit Lineal la trama de bits va desde 0000000x =
−2,5V hasta 1111111x = 2,5V .
• Para una codificación 4-bit Lineal la trama de bits va desde 0000000x =
−2,5V hasta 0001111x = 2,5V .
• Para una codificación 4-bit COMPANDED el rango va desde 0000000x =
−2,5V hasta 0001111x = 2,5V .
TDM MODE
Dos PCM ENCODER pueden ser conectados en paralelo con el fin de multi-
plexar dos canales en el tiempo logrando transmitir dos señales digitalizadas
en un solo tren de datos.
• Uno de los módulos debe tener el control principal y se denomina MAS-
TER, el otro módulo opera con una señal proveniente del MASTER y
se denomina SLAVE o esclavo. Esto se consigue conectando la salida
TDM CONTROL MASTER del módulo 1 con la entrada TDM CON-
TROL SLAVE del módulo 2. La salida de cada uno de los módulos es
independiente.
• En la salida MASTER siempre tiene un nivel binario en alto en el bit
menos significativo y el esclavo tiene un nivel en bajo con el fin de
facilitar el de-multiplexado en el módulo PCM DECODER.
La Figura 2.21 describe la operación de PCM ENCODER.

68
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Figura 2.21: Operacion de PCM Encoder.

2.20. PCM DECODER

En la entrada PCM DATA del módulo PCM DECODER ingresa una trama de
datos binarios en forma digital generados por el módulo PCM ENCODER y
en la salida se encuentran niveles de tensión pertenecientes a cada trama; para
esto es necesario que el reloj este sincronizado y en fase en el modulador y en el
demodulador y una trama de sincronización que puede ser obtenida de dos formas
diferentes:
La primera manera es tomarla del módulo PCM ENCODER de la salida FS,
la cual se puede ver en el panel frontal del módulo en la Figura 2.22.
La segunda manera es tomar esta señal de sincronización directamente de la
trama de datos PCM como se indica en la Sección 2.20.
Parámetros a tener en cuenta:

El tren de bits en la entrada PCM DATA, debe ser exactamente generado


por el módulo PCM ENCODER dado que cada codeword tiene su respectivo
nivel de señal analógica.

Tres esquemas de decodificación digital se puede escoger para la demodu-


lación, claro está que el modulador y el demodulador deben tener su selec-
ción en la misma posición, caso contrario el dato analógico en la salida será
erróneo.
Los esquemas son:(a) 7-bit Lineal, (b) 4-bit Lineal, y (c) 4-bit companded
entre ley A4 0 U4 .
Las diferentes leyes propuestas en el item (c), se seleccionan mediante el
jumper ubicado en el PCB del módulo.
La señal resultante en la salida Vout tiene un formato analógico bipolar de-
rivado de la trama de datos PCM.
Trama de sincronización

69
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Entrada esclavo Salida Master


TDM TDM
Selección de
esquema de
digitalización
Selector de
sincronización
FS externo Salida FS
Entrada PCM Salida
Analógica
Reloj de
Entrada

Panel Frontal Diagrama de Bloques

Figura 2.22: PCM DECODER.

El inicio o fin de una trama lo indica el bit menos significativo de una pa-
labra código de PCM DATA, o la señal de la salida FS. Los dos esquemas
provenientes del módulo PCM ENCODER y el modo de sincronización se
seleccióna con el switch FS SELECT en el panel frontal del módulo PCM
DECODER.

2.21. INTEGRATE & DUMP

Este módulo se compone de 3 partes:


La primera es un bloque ubicado en la parte superior del panel frontal del
módulo como se muestra en la Figura 2.23, este sirve como retraso variable
para señales digitales TTL y para alinear la fase del reloj en un tren de
datos.
El segundo bloque tiene dos canales con las mismas funciones las cuales
son:Sample & Hold, Integrate & Dump y Integrate & Hold.
La Entrada 1 del panel frontal que se observa en la Figura 2.23 integra
también una función de Pulse Width Modulation.

70
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

Control de
retrazo
Entrada de Salida de reloj
reloj con retrazo

Entrada 1 Salida 1
Entrada 2 Salida 2
Entrada de reloj Output
para muestreo ready

Panel Frontal Diagrama de Bloques

Figura 2.23: INTEGRATE & DUMP.

Parámetros a tener en cuenta:

El retraso es utilizado para niveles TTL de la entrada B.CLK, teniendo en


la salida CLK.OUT un nivel TTL retrasado. Al mover la perilla de control
DELAY, se obtiene un retraso de la fase variando el tiempo entre el flanco
de subida de la entrada con el flanco de subida de la salida.
Los rangos en los que varı́a el retraso se pueden modificar con el dip switch
SW3 en el PCB del módulo como muestra la Tabla 2.3.
El ciclo útil de la señal de entrada no se mantiene, en lugar de eso la salida
tiene siempre un pulso con duración de 10useg.
SW3-2 (A) SW3-1 (B) Rangos de retraso
OFF OFF 10us − 100us
OFF ON 60us − 500us
ON OFF 100us − 1ms
ON ON 150us − 1,5ms

Tabla 2.3: Rangos de retraso.

Modos de operación.
Los canales I&D1 y I&D2 que se muestran en la Figura 2.23, tienen tres
circuitos que permiten realizar diferentes funciones: un circuito de muestreo,
un integrador y un circuito de retención.
Estos modos de operación pueden ser seleccionados con los switches rotativos

71
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

de en el PCB del módulo: SW1 para el canal I&D1 y SW2 para el canal I&D2.
Las configuraciones de las funciones se muestran a continuación:
• S&H(1,2) Con la función sample & hold, la señal de entrada es mues-
treada y retenida dando una salida después de de cada flanco de subida
en cada pulso de la entrada CLK.
• I&H(1,2) Integrate & Hold es una función que permite integrar la señal
de entrada en el flanco de subida de un pulso y retenerla hasta el siguien-
te flanco de subida de la entrada CLK.
• I&D(1,2) Integrate & Dump integra la señal de entrada en el flanco
de subida de cada pulso de la entrada CLK, excepto en el ciclo útil del
pulso READY.
• PULSE WIDTH MODULATION (PWM)
Con el switch SW1 en el PCB del módulo, se puede seleccionar la función
de PWM para el bloque I&D1. La posición del flanco de subida PWM
varı́a con la perilla de control DELAY en el panel frontal del módulo
de la Figura 2.23, el flanco de bajada de cada pulso de la entrada CLK,
indica el flanco de bajada de los pulsos PWM.

Las formas de onda del módulo Integrate & Dump se muestran en la Figura
2.24.

72
CAPÍTULO 2. DESCRIPCIÓN DE EQUIPOS.

CLK

READY

INPUT
SIGNAL

SAMPLE
& HOLD

INTEGRATE
& DUMP

INTEGRATE
& HOLD

PWM

Figura 2.24: Formas de onda del módulo INTEGRATE & DUMP.

73
Capı́tulo 3

Diseño de Prácticas y elaboración de Manual de


Laboratorio.

3.1. Muestreo y Retención

3.1.1. Planteamiento de la práctica

Un proceso de conversión Analógico-Digital consta de 3 partes:


1. Muestreo
2. Cuantización
3. Codificación
El interés de convertir una señal analógica en digital, es por el hecho de que al
transmitir una señal digital existen algunas ventajas al comparar con una señal
analógica como: mejor utilización del espectro, mayor inmunidad al ruido, etc.
Ası́ que el primer paso para convertir una señal analógica a digital es discretizar
la señal tomando muestras de amplitud en diferentes puntos a lo largo de la señal
continua ya sea con muestras equidistantes en el tiempo o no, una discretización
con muestras equidistantes toma el nombre de muestreo uniforme.

Las etapas que una señal debe pasar en el proceso de digitalización para la trans-
misión, es la mostrada en el diagrama de la Figura 3.1.

Figura 3.1: Diagrama del proceso de transmisión digital.

El objetivo de esta practica es emplear los dispositivos del laboratorio con el fin
de:

74
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Determinar la tasa mı́nima de muestreo con la que las componentes espec-


trales no interfieran entre si.
Generar el muestreo ideal, natural y muestreo y retención.
Determinar que filtros son necesarios para eliminar problemas en el muestreo
como el alias y componentes espectrales indeseadas
Reconstruir la señal muestreada.

3.1.2. Equipos a Utilizarse.

Módulos TIMS:
• MASTER SIGNALS
• AUDIO OSCILLATOR
• TWIN PULSE GENERATOR
• MULTIPLIER
• TUNEABLE LPF
• INTEGRATE & DUMP
Osciloscopio

3.1.3. Recomendaciones

Usar una señal de información estable y una señal cuadrada con una frecuen-
cia múltiplo de la señal de información para poder observar en el osciloscopio
todo lo descrito en la práctica.
Usar el osciloscopio en las funciones de tiempo y FFT para observar el es-
pectro.

3.1.4. Desarrollo

Tasa de Nyquist

1. Cálculo de la tasa de Nyquist. Del concepto de muestreo y el teorema de


Nyquist se tiene la expresión para determinar el mı́nimo intervalo de tiempo
necesario para el muestreo:

1
Ts ≤ seg (3.1)
2fm
Según la frecuencia de Nyquist, la tasa mı́nima de muestreo para una señal
de información de 2KHz es:

fs ≥ 2fm

75
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

fs ≥ 4KHz

Muestreo ideal

La señal periódica necesaria para un muestreo ideal corresponde a pulsos Delta de


Dirac como muestra la Figura 3.2, sin embargo esta es una función matemática
ideal ası́ que para el muestreo ideal, lo factible es reducir el pulso cuadrado a un
ciclo útil lo más cercano a 0 % según la electrónica del equipo lo permita. Ver
Figura 3.3.

Figura 3.2: Proceso matemático del muestreo ideal.

Figura 3.3: Proceso matemático del muestreo natural.

1. Conexión de módulos.
El diagrama circuital para el muestreo ideal se muestra en la Figura 3.4.
2. Generar una señal de tono simple de m(t) = 2KHz. Con el equipo
TIMS se puede generar una forma de onda de tono simple senoidal sin ruido
mediante el módulo MASTER SIGNALS en la salida 2KHz MESSAGE, esta
será una señal analógica que se utilizará como señal de información durante
la práctica. Al conectar el osciloscopio en esta salida se puede ver una señal
como se muestra en la Figura 3.5 (a).
3. Generar una señal periódica cuadrada h(t). Con el módulo AUDIO
OSCILLATOR generamos una señal cuadrada periódica a 4KHz que es la
frecuencia mı́nima previamente calculada.
4. Reducir el ciclo útil de la señal cuadrada h(t). El módulo TWIN
PULSE GENERATOR permite reducir el ciclo útil de los pulsos cuadrados
que recibe en el terminal CLK al girar la perilla WIDTH hacia la izquierda,

76
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.4: Diagrama circuital del proceso de muestreo ideal.

de esta manera se reduce el ciclo útil a un valor cercano a 1,5 %. Conectando


el osciloscopio a la salida del módulo Q1 o Q2 se puede observa una señal
como muestra la Figura 3.5 (b)).
5. Muestrear la señal de información resultando s(t). Ya teniendo las
dos señales necesarias para el muestreo al multiplicar la señal de información
y los pulsos con el módulo MULTIPLIER en las entradas del multiplicador
X y Y respectivamente, con el switch en AC para no dar offset a la señal
resultante, el resultado del producto KXY en la salida con K = 1/2 se
muestra en la Figura 3.5 (c).

Muestreo Natural

El proceso matemático que se somete a la señal de información es el mostrado en


la Figura 3.3.
1. Conexión de módulos. El diagrama circuital para el muestreo natural se
muestra en la Figura 3.7.

2. Generar una señal de tono simple de m(t) = 2KHz. La señal de


información a la que se hará el proceso de muestreo será una señal de tono
de 2KHz obtenida del módulo MASTER SIGNALS. Ver Figura 3.8 (a).
3. Generar una señal periódica cuadrada h(t). La señal periódica necesa-
ria para un muestreo natural corresponde a una señal cuadrada, al igual que
la prueba anterior, se utiliza un pulso cuadrado con ciclo útil de 50 % en la

77
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.5: (a)Señal de tono a 2KHz. (b)Señal cuadrada 4Khz con duty cycle = 1,457 %.
(c)Producto de las señales.

Figura 3.6: Espectro de la señal muestreada.

78
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.7: Diagrama circuital del proceso de muestreo natural.

salida TTL del módulo AUDIO OSCILLATOR sintonizando a la frecuencia


de 4KHz previamente calculada. Al observar con el osciloscopio la salida
TTL del módulo se observa una señal como muestra la Figura 3.8 (b).
4. Realizar el muestreo Natural s(t). El resultado del producto de las dos
señales nos da un muestreo natural que con el osciloscopio en la salida del
MULTIPLIER que podemos ver en la Figura 3.8 (c)
El espectro de una señal muestreada con pulsos cuadrados, tiene una resultante de
componentes del tipo sin(x)
x
espaciadas en este caso 4KHz entre cada componente
con amplitudes que decaen a lo largo del espectro. Ver Figura 3.9.

79
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.8: (a)Señal de tono a 2KHz. (b)Señal cuadrada 4Khz con duty cycle = 50 %.
(c)Producto de las señales.

Figura 3.9: Espectro del muestreo natural a 4KHz.

80
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Muestreo y retención

Con el fin de codificar una señal analógica, el muestreo y retención es un procedi-


miento que brinda una estabilidad de amplitud en cada muestra por un perı́odo de
tiempo para que al momento de cuantificar una señal la circuiterı́a tenga tiempo
para hacer la comparación y se pueda determinar a que nivel pertenece la mues-
tra. El proceso que la señal atraviesa para convertirse en una señal de muestreo
y retención es el que muestra la Figura 3.10.

Figura 3.10: Proceso de muestreo y retención.

1. Conexión de módulos. El diagrama ciurcuital de muestreo y retención se


muestra en la Figura 3.11.

Figura 3.11: Diagrama circuital de Muestreo y Retención.

81
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

2. Generar una señal de tono simple m(t) = 2KHz. La señal de infor-


mación que será muestreada, es una señal de 2KHz que se toma del módulo
MASTER SIGNALS en la salida 2KHz MESSAGE.
3. Generar una señal periódica cuadrada p(t). La primera señal que ne-
cesita INTEGRATE & DUMP es una señal de reloj en la entrada CLK que
indique el instante en el que se deben tomar las muestras, esta señal se toma
del módulo AUDIO OSCILATOR en la salida TTL que al variar la perilla
se fijará la frecuencia de muestreo previamente calculada de 4KHz.
4. Muestreo y retención m0 (t). La segunda señal necesaria para el proceso
de muestreo y retención que realiza el módulo INTEGRATE & DUMP es la
señal de información generada en el punto 2 que al conectar en la entrada
I&D 1, con el osciloscopio podemos observar la forma de onda de un muestreo
y retención en la salida del módulo como muestra la Figura 3.12.

Figura 3.12: Muestreo y retención.

El espectro resultante del muestreo y retención ya que la señal de muestreo sigue


siendo una señal cuadrada periódica, se asemeja al del procedimiento de muestreo
natural. Ver Figura 3.9.

Muestreo retención y reconstrucción

La reconstrucción de la señal de información esta sujeta al filtrado de la señal


de muestreo y retención ası́ se dispone dos filtros en cascada que forman el filtro
pasa bajas ideal H(jω) como muestra la Figura 3.13.
1. Conexión de módulos. El diagrama circuital de Muestreo retención y
reconstrucción de la señal de información se muestra en la Figura 3.14.
2. Generar una señal de tono simple m(t) = 2KHz. La señal de infor-
mación que será muestreada, es una señal de 2KHz que se toma del módulo
MASTER SIGNALS en la salida 2KHz MESSAGE.
3. Generar una señal periódica cuadrada p(t). Para una mejor apreciación
de la práctica, la frecuencia de muestreo se subirá a una frecuencia fija de
8.3KHz tomada de la salida 8.33KHz TTL del módulo MASTER SIGNALS.
Ver figura 3.15 (b).

82
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.13: Proceso de reconstrucción de la señal.

Figura 3.14: Diagrama circuital de muestreo y retención con filtro anti alias y reconstrucción
de la señal.

83
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

4. Muestreo y retención m0 (t). Al conectar la señal de información y la señal


periódica cuadrada en las entradas del módulo INTEGRATE & DUMP, I&D
1 y CLK respectivamente, se logra una señal como muestra la Figura 3.15
(c).
5. Filtrar la señal de muestreo y retención. Al aplicar un filtro pasa bajas
a la salida del módulo INTEGRATE & DUMP se reconstruye la señal de
muestreo y retención dando como resultado la señal de información original,
ésto se puede ver en la Figura 3.16. Esta gráfica muestra un desfase en la
salida consecuencia de la acción del filtro.

Figura 3.15: Muestreo y retención a 8.3KHz. (a)Señal de tono 2KHz. (b)Señal de reloj 8.3KHz.
(c)Muestreo y Retención.

Figura 3.16: Filtrado del muestreo y retención.

84
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Aliasing

Un filtro pasa bajas es ideal para reconstruir la señal, pero independientemen-


te del filtro, la frecuencia de muestreo es un factor que interviene directamente
sobre las componentes espectrales del muestreo; Cuando se muestrea una señal
por debajo de la frecuencia de Nyquist las componentes espectrales se traslapan
y el resultado es la transmisión de componentes no deseadas, a este fenómeno se
lo llama Aliasing. Una manera de evitar el aliasing en la señal es aumentar la
frecuencia de muestreo y otra es colocar un filtro anti alias que no es mas que
un filtro pasa bajas a continuación de la señal de información, ası́ se eliminan las
componentes espectrales que se encuentran involuntariamente en la señal. Para
simular este efecto:

1. Conexión de módulos. El diagrama circuital del experimento con filtro


anti alias se muestra en la Figura 3.17.

Figura 3.17: Diagrama circuital de Muestreo y Retención con filtro anti alias.

2. Fijar un valor de tensión constante. Girar la perilla del módulo VA-


RIABLE DC hasta conseguir un voltaje de 2V.
3. Generar una señal de tono simple de 6KHz. En el módulo VCO,
girando la perilla F0 generar una señal del tipo seno cercana a 6KHz la cual
podemos ver en el osciloscopio con la transformada de Fourier. El switch
frontal debe estar en la posición Lo.
4. Sumar las señales. En el módulo ADD, al sumar las señales de los módulos
AUDIO OSCILLATOR y VCO, se obtiene una señal con dos componentes
en el espectro, se puede ver esta suma en la transformada de Fourier del
osciloscopio. Ver Figura 3.18 (a).
5. Filtrar. Sintonizar la frecuencia de corte para que a la salida del filtro,
al observar el espectro de frecuencia con la transformada de Fourier del
osciloscopio, se pueda observar que al variar la frecuencia de corte del filtro
aumentan o disminuyen las componentes espectrales.
6. Muestreo y retención La salida del filtro será la entrada del INTEGRATE
& DUMP en la entrada I&D 1. La señal TTL de 8.33KHz de MASTER

85
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

SIGNALS será la señal de reloj de INTEGRATE & DUMP en la entrada


CLK.
7. Reconstrucción de la señal. El filtro de salida hace una envolvente de los
espacios donde existe un valor de tensión constante, para esto se sintoniza
el filtro de tal manera que al observar en el osciloscopio la salida del filtro
y comparar con la señal de información de 2KHz, exista una similitud entre
las 2.
En el paso 5, al variar la frecuencia de corte del filtro, se puede hacer una com-
paración entre las componentes espectrales a la salida del filtro anti-alias y a la
salida del filtro de reconstrucción, las cuales se muestran en la Figura 3.18.

Figura 3.18: Espectro de filtrado de aliasing. (a)Sin filtro. (c)Semi filtrado. (e)Filtrado; Espectro
de señal reconstruida (b)Sin filtro. (d)Semi filtrado. (f)Filtrado.

La diferencia entre estas figuras está en que con un filtro anti alias se eliminan las
frecuencias que están en el ancho de banda de la señal a transmitir. Estas señales
se ven como ruido en la reconstrucción de la señal que se puede observar en la
Figura 3.19.

86
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.19: Señal reconstruida. (a)Con filtro anti-alias. (b)Sin filtro anti-alias

3.1.5. Análisis de resultados.

En un muestreo ideal, el espectro de la señal resultante deberı́a tener pulsos


de Dirac espaciados 4KHz con una amplitud constante pero dado el hecho
que los pulsos tienen un perı́odo, en las Figuras 3.6 y 3.9 el espectro se com-
pone de señales sin(x)
x
que decaen en amplitud según la frecuencia aumenta
ya que la potencia de la señal se divide entre cada una de las componentes.
Para el muestreo natural, podemos observar en la Figura 3.8 que, la señal
cuadrada tiene un ciclo útil y al multiplicar este valor constante con cada
una de las muestras se genera una forma de onda con señales que muestran
el espacio de este producto. En el espectro de este resultado, en la Figura
3.9 muestra las replicas de la señal muestreada cada 4KHz.

El muestreo de la señal con fs = 4KHz, permite que el módulo INTEGRA-


TE & DUMP tome cada una de las muestras y retenga el valor de amplitud
hasta la siguiente muestra como se observa en la Figura 3.15.
La Figura 3.18 indica la diferencia de potencias entre un procedimiento con
filtro y sin filtro anti-alias en las cuales se observan que las componentes
entre las replicas disminuyen al aplicar el filtro, con esto se logra eliminar
frecuencias que no se desean transmitir y que causarı́an errores en el receptor.
Como muestra la Figura 3.19, al aplicar un filtro pasa bajas con la frecuencia
de corte centrada en la frecuencia de información a la salida del proceso de
muestreo y retención, se puede reconstruir la señal de información.

87
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.2. Codificación PCM

3.2.1. Planteamiento de la práctica.

Después del procedimiento de muestreo y retención a cada nivel resultante se


debe asignar una palabra código o codeword comparando cada nivel de amplitud
con un conjunto finito de niveles distribuidos uniformemente, generando un tren
de palabras digitales binarias.

En principio se debe conocer con cuantos bits se va a representar la señal, con esto
podemos saber como y en cuantos niveles se va a dividir la amplitud pico-pico de
la señal analógica y ası́ asignar un conjunto de bits o palabra código a cada nivel.
El objetivo de esta practica es emplear los dispositivos del laboratorio con el fin de:

Obtener el número de niveles que emplea el módulo PCM ENCODER.


Determinar la distribución de los niveles de cuantificación y las palabras
código para cada nivel.
Generar una señal PCM a partir de una señal analógica.

3.2.2. Equipos a Utilizarse.

Módulos TIMS:
• VARIABLE DC
• MASTER SIGNALS
• PCM ENCODER
Osciloscopio
Multı́metro Digital

3.2.3. Recomendaciones.

Para distinguir cada uno de los procedimientos en el osciloscopio, el trigger se


debe disparar en la señal de sincronización FS.

Trabajar con las señales de reloj de 8.33 KHz y las señales de información que
se mencionan durante la practica ya que la electrónica de estos módulos limita la
frecuencia de trabajo.

3.2.4. Desarrollo.

El módulo PCM ENCODER necesita dos señales para realizar la codificación; La


primera es una señal de información analógica y la segunda señal es la de reloj

88
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

que es una señal cuadrada periódica la cual marca la tasa de bits de la salida del
módulo. PCM ENCODING permite seleccionar el esquema de codificación con
una cuantificación uniforme con el switch frontal del módulo en posición 7 bit o
4 bit, o una cuantificación logarı́tmica de 4 bits con el switch en la posición 4 bit
compand y con el jumper del PCB en la posición A4 − Law o µ4 − Law. Durante
esta práctica se utilizará una cuantificación uniforme en 4 y 7 bits.

Cálculo del número de niveles.

El número de estados o niveles para n = 4 bits.

n = log2 (M )

4 = log2 (M ) (3.2)

M = 16niveles

Ası́ mismo para n = 7 bits

n = log2 (M )

7 = log2 (M ) (3.3)

M = 128niveles

Cuantificación de una señal DC.

Se puede determinar el valor de voltaje de todos los niveles de Cuantificación de


la codificación y los bits que se generan entre cada uno de estos en el proceso de
conversión de analógico a digital.
1. Conexión de módulos. El diagrama circuital para conocer los niveles de
cuantificación se muestra en la Figura 3.20.
2. Analizar las señales resultantes. En la salida PCM DATA, la sincroniza-
ción de la trama puede estar dentro de la misma en el bit menos significativo
que estará alternando entre 0 y 1. Ver Figura 3.23.
FS es una salida de sincronismo del módulo PCM ENCODER, ésta señal
consta de un bit que se encuentra en el bit menos significativo de la palabra
código y siempre estará en alto. Ver Figura 3.23.

89
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.20: Diagrama circuital de PCM con DC variable.

3. Sincronizar el osciloscopio. La salida PCM DATA del módulo PCM EN-


CODER conectar al terminal 1 del osciloscopio, conectar la salida FS del
módulo en la terminal 2 y disparar el trigger en esta.
4. Determinar el rango de voltaje para las palabras código. Conforme
se varı́a la perilla de la tensión variable comenzando desde la izquierda, se
observa en la salida PCM DATA la formación de diferentes bits como mues-
tra la Figura 3.22.

Al variar la perilla del módulo VARIABLE DC, con un voltimetro obtener el


valor de tensión y determinar el rango de voltaje en el que permanece cada
palabra código.

Como resultado en una codificación de 4 bits, al tener 16 niveles, se tiene


una distribución con una amplitud de ±2,28V como muestra la Figura 3.21,
ası́ mismo se puede determinar los valores para una distribución de 7 bits en
128 niveles.

90
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.21: Codewords y Niveles de cuantización.

Figura 3.22: PCM codeword.(a)0000000 (b)0000010 (c)000100 (d)0001010.

91
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.23: Sincronización PCM y FS

Cuantificación de una señal de tono simple

1. Conexión de módulos. La Figura 3.24 muestra el diagrama circuital de


una codificación PCM de una señal analógica.

Figura 3.24: Diagrama circuital de PCM de una señal Continua.

2. Fijar una señal de información. La tasa de transmisión PCM está fijada


en 8.33Kbps, al dividir para 8 bits (7 de información y 1 de sincronı́a) da
un resultado de 1041Kbps, esta medida indica la frecuencia de muestreo
del sistema (frecuencia de Nyquist fs ) ya que cada muestra que se toma
debe codificarse en 8 bits, por lo tanto para un muestreo completo de la
señal, la frecuencia de de información debe fs /2 por lo tanto la frecuencia de
información debe ser ≤ 520Hz tomada del módulo AUDIO OSCILLATOR.

92
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

En la Figura 3.25 se muestra un tren de bits resultado de la conversión analógico-


digital de una señal de información de forma senoidal con una configuración de 4
bits por palabra a una velocidad de 8.33Kbps, de igual forma en la Figura 3.26
se muestra una configuración de 7 bits por palabra.

Figura 3.25: PCM de una señal analógica 510Hz con 4 bits por palabra.

93
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.26: PCM de una señal analógica 505Hz con 7 bits por palabra.

3.2.5. Análisis de Resultados.

En la Figura 3.23 se observa que el bit menos significativo de la señal PCM


es alternante entre 1 y 0, este bit se refleja en la salida FS de sincronización
y está siempre en alto. En esta figura la frecuencia de 520Hz representa la
frecuencia máxima de información y la de 1041Hz es la frecuencia de Nyquist.
La frecuencia de Nyquist es de 1041KHz ya que la tasa de bits de 8.33KHz
se divide para 7 bits de datos y 1 bit de sincronismo como ya se habı́a visto.
Por tanto para este ejercicio, la máxima frecuencia de información debe ser
de 520Hz.
Ya que el muestreo es uniforme, es posible analizar los espacios que existen
entre niveles y poder saber el rango en el que una muestra obtiene el valor de
una palabra código, con el osciloscopio se puede analizar en la salida PCM
Data, como van cambiando las palabras código según se le da a la entrada
del módulo PCM Encoder una señal analógica variable.
En este caso el rango de amplitud en el que el módulo puede trabajar está
en ±2,21V y haciendo un promedio de los niveles, el espacio en el que se
manejan las palabras código es de 0,31V entre cada una de ellas.
El bit de sincronismo es muy necesario por el hecho de que con este se
puede saber donde comienza o termina una palabra código y en la siguiente
etapa para tener una señalización de la trama de bits y poder realizar la
decodificación.

94
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.3. Decodificación PCM

3.3.1. Planteamiento de la práctica.

Al obtener un tren de bits del procedimiento de conversión analógico-digital, es


necesario poder decodificar estos códigos y recuperar la señal de información.

El objetivo de esta práctica es:


Implementar la detección de las tramas y la decodificación.
Decodificar las tramas PCM de una señal analógica de tono simple.
Recuperar la señal de información.

La señal de la fuente debe ser generada por el módulo PCM Encoder siguiendo el
procedimiento de la práctica Codificación PCM. Para una correcta decodificación
los relojes locales del transmisor y del receptor deben estar sincronizados, ası́
también el decodificador debe ser capaz de identificar el inicio de cada palabra.
La señal de sincronismo para indicar el inicio y fin de la palabra debe estar
presente ya sea tomando de una señal externa en la salida FS del transmisor o a
través de bits de sincronı́a embebidos en la trama de bits PCM. Para esta práctica
en particular se utilizarán los bits de sincronı́a embebidos en la trama PCM.
El sincronismo del reloj para los módulos codificador y decodificador con el fin de
indicar la duración de cada bit en las tramas serán tomados de una sola fuente
que en este caso va a ser del módulo MASTER SIGNALS.

3.3.2. Equipos a Utilizarse.

Módulos TIMS:
• VARIABLE DC
• MASTER SIGNALS
• PCM ENCODER
• PCM DECODER
Osciloscopio
Multı́metro Digital

3.3.3. Desarrollo.

Al igual que el PCM Encoder, el módulo PCM Decoder es manejado por 2 señales
entrantes; la primera es una señal digital binaria continua en forma de un tren
de bits generada por el módulo PCM Encoder, la segunda es una señal de reloj
externa que debe estar sincronizada con el transmisor. En este experimento se

95
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

usará la señal de reloj proveniente del módulo MASTER SIGNALS tanto para el
transmisor como para el receptor.

Decodificación de señales DC con palabras de 4 bits.

Al hacer una codificación de niveles de voltaje DC constantes se asegura que los


datos transmitidos sean constantes también, por tanto se tendrá un tren de bits
que se podrı́a decir que es periódico, ası́ se comprobará que en el decodificador el
voltaje de salida sea igual que el voltaje en la entrada del codificador.
1. Conexión de módulos. La Figura 3.27 muestra el esquema circuital de
codificación y decodificación de una señal analógica DC.

Figura 3.27: Diagrama circuital Decodificación PCM con DC variable.

2. Sincronizar los módulos de codificación y decodificación. El trans-


misor y el receptor deben estar de acuerdo tanto en la señal de reloj como en
el número de bits de la codificación para lograr la decodificación, para esto:
Colocar el switch de selección de sincronı́a FS del decodificador en la
posición ENBED.
Colocar el switch frontal de selección de número de bits en la posición
4 bit tanto en el codificador como en el decodificador.
3. Decodificar la señal PCM. Al extraer los bits de cada palabra código en la
trama, el receptor hace el procedimiento contrario al realizado por el módulo
transmisor reconociendo la palabra y seleccionando el nivel de cuantificación
de entre un conjunto de valores predefinidos para presentar en la salida del
módulo un voltaje de salida Vout .

96
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

4. Comprobar señales. Conectar el terminal A del osciloscopio en la salida


del decodificador y el terminal B en la señal de información que en este
caso es el nivel de voltaje suministrados por el módulo VARIABLE DC.
Al variar los niveles de voltaje se generan diferentes palabras código que
serán transmitidas e interpretadas por el demodulador, en su salida tendrán
un valor de voltaje igual o similar al de la información, además se podrá
observar que mientras se gira toda la perilla de voltaje variable se obtienen
16 niveles de voltaje diferentes en la salida del sistema. Ver Figura 3.28.

Figura 3.28: Niveles de Voltaje de salida.

Decodificación de una señal analógica de tono simple.

1. Conexión de módulos. La Figura 3.29 muestra el esquema circuital de la


codificación y decodificación de una señal analógica de tono simple.
2. Generar una señal analógica de tono simple. Con el osciloscopio co-
nectado en la salida analógica sin(ωt) del módulo AUDIO OSCILLATOR,
variar la perilla hasta conseguir una frecuencia ≤ 520Hz.
3. Sincronizar los módulos de codificación y decodificación. El transmi-
sor y en el receptor deben estar en sincronı́a tanto en el reloj de los módulos
como el reconocimiento del inicio de cada palabra, para esto es necesario
acoplar los módulos como se indica en el punto 1.3.1.2.
4. Resultado de la decodificación. Una caracterı́stica del módulo PCM
ENCODER es que la señal de salida es una señal SAMPLE&HOLD que
está dada por niveles de voltaje (16 niveles en caso de una codificación 4
bit) como muestra la Figura 3.30.

Recuperación de la señal de información

En el experimento Muestreo y Retención, se pudo observar que con la señal


resultante se podı́a volver a tener la señal de información con un filtro paso
bajo que suavizara la señal formando nuevamente la forma de onda original. La

97
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.29: Diagrama circuital Decodificación PCM de una señal analógica de tono simple.

Figura 3.30: Señal Muestreo y retención decodificada.

98
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

señal resultante de la decodificación PCM es una señal de Muestreo y Retención


entonces, para recuperar la señal de información se debe aplicar un filtro paso
bajo a la salida del decodificador PCM.
1. Conexión de módulos. El diagrama circuital para la recuperación de la
señal de información se muestra en la Figura 3.31.

Figura 3.31: Diagrama circuital de recuperación de la señal de información.

2. Sintonizar una señal de tono simple. Variar la perilla del módulo AU-
DIO OSCILLATOR hasta conseguir una frecuencia ≤ 510M Hz, entre menor
sea la frecuencia de la señal de tono, una mayor cantidad de niveles se podrán
observar en la salida del decodificador en forma de una señal Sample&Hold.
Para este caso en particular se tiene una señal de 255 Hz obteniendo señales
como muestra la Figura 3.32.

Figura 3.32: (a) Señal de tono simple 255 Hz. (b)Sample&Hold del demodulador.

99
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3. Sintonizar el filtro de reconstrucción. Girar toda la perilla del módulo


TUNEABLE LPF hacia la derecha con el fin de obtener todas las frecuencias
que se encuentran en la señal a la salida, utilizando la transformada de
Fourier del osciloscopio observar que a la salida del filtro se obtenga una
señal como muestra la Figura 3.33.

Figura 3.33: (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada.

Al girar la perilla contra las manecillas del reloj, en el espectro de frecuen-


cias se observa como desaparecen las componentes espectrales cercanas a la
frecuencia de corte de 255 Hz que se desea obtener. Ver Figura 3.34.
Al eliminar todas las componentes espectrales finalmente se obtiene la fre-
cuencia de tono simple. Ver Figura 3.35.
En consecuencia del filtrado, la señal se desplaza un ángulo θ como muestra
la Figura 3.36.

100
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.34: (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada.

Figura 3.35: (a) Espectro de potencia de la señal filtrada. (b)Señal filtrada.

101
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.36: Filtrado de la señal Muestreo y Retención.

3.3.4. Análisis de resultados.

Siendo que el módulo PCM ENCODER digitaliza una señal analógica, al


darle como entrada una señal analógica con un valor constante, se puede
apreciar que la respuesta del módulo es una secuencia de bits que se repite
de forma periódica, el decodificador PCM hace lo contrario al codificador y
en su salida presenta los valores de voltaje que representa la palabra código
que se recibió. Al comparar con la señal de entrada analógica del codificador
se verifica la decodificación de los bits.
Al cambiar la señal de entrada constante por una señal analógica de tono
simple, la respuesta es un tren de bits incluyendo un bit de sincronización
en el bit menos significativo de la trama necesario para la sincronización con
el demodulador. La salida del decodificador es una señal del tipo Muestreo
y Retención igual a la del proceso de codificación.
Previamente se mencionó que para recuperar una señal Sample&Hold se
necesitaba un filtro pasa bajos para formar una onda por encima de los
pulsos generados. El resultado de este filtro se muestra en la Figura 3.36.

102
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.4. Códigos de Linea.

3.4.1. Planteamiento de la práctica

Los códigos de lı́nea se originan dada la necesidad de transmitir información di-


gital a través de un canal, la señalización de los bits de cada sı́mbolo en formas
de onda que se transmiten en banda base se conoce como codificación de lı́nea.
El desarrollo de los códigos de lı́nea se debe a las diferentes caracterı́sticas del
canal como perdidas por el medio de transmisión, requerimiento de desempeño
del sistema de comunicación, complejidad y costes de los circuitos.

El objetivo de esta práctica es:


Generar distintas formas de códigos de lı́nea.
Examinar las diferentes formas de onda con referencia a una señal PCM.
Determinar el espectro de potencia y ancho de banda de la señal transmitida.

3.4.2. Equipos a Utilizarse.

Módulos TIMS:
• MASTER SIGNALS
• VARIABLE DC
• PCM ENCODER
• PCM DECODER
• LINE-CODE ENCODER
• LINE-CODE DECODER
• TUNEABLE LPF
Osciloscopio
Multimetro

3.4.3. Desarrollo

Generación de las diferentes señalizaciones.

Como se indica en la Figura 3.1, para utilizar códigos de linea es necesario disponer
de una señal cuantificada, lo cual se ha realizado en la práctica Codificación PCM,
de acuerdo a ésta práctica se genera cualquier palabra formada ya sea por 4 o 7
bits de una señal analógica de tono simple.
1. Conexión de módulos. El diagrama circuital de una generación de códigos
de lı́nea se muestra en la Figura 3.37.

103
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.37: Diagrama circuital de una codificación de lı́nea.

2. Generación de una palabra código. Del procedimiento de la práctica


Codificación PCM, se genera una palabra código que estará presente a lo
largo del experimento, con un nivel de tensión constante generado por el
módulo VARIABLE DC en la entrada Vin de la entrada del PCM ENCO-
DER, comprobar con el osciloscopio que en la salida se tenga un código como
el que se muestra en la Figura 3.38(b).

Figura 3.38: (a)Señal de sincronización. (b)Señal PCM (00001010)

3. El tren de bits del módulo LINE CODE-ENCODER tendrá una tasa de


2KHz generado por la salida TTL de MASTER SIGNALS.
4. Al igual que PCM ENCODER, es necesaria una señal de reloj en LINE
CODE-ENCODER que será tomada de la salida de 8.33KHz TTL de MAS-
TER SIGNALS.

104
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Como se habı́a visto en prácticas previas, el módulo PCM ENCODER tiene en


su tren de datos, un bit de sincronı́a en el bit menos significativo de cada palabra
código que alterna entre 0 y 1 en cada trama, por tanto en este caso particular se
genera una serie de bits constantes (00001010) con los que se pueden comparar
todas las codificaciones.

El reloj del módulo PCM ENCODER de 2KHz es diferente al del módulo LINE
CODE-ENCODER de 8.33KHz ya que LINE CODE-ENCODER necesita mayor
velocidad de procesamiento dado que el microprocesador dentro de este genera
todos los códigos al mismo tiempo ya que no tiene un dispositivo de selección, sin
embargo la tasa de bits es la misma que en la salida de PCM ENCODER.

LINE-CODE ENCODER tiene caracterı́sticas que permiten en cada uno de los


terminales de sus salidas, la generación de los siguientes códigos de lı́nea:
UNIPOLAR RZ (Unipolar - Return to zero).
En éste código un dı́gito binario 1 se representa con un valor de tensión po-
sitiva durante una fracción del perı́odo total del bit (normalmente la mitad
del perı́odo) y un dı́gito binario 0 se representa con un valor de tensión 0
durante todo el perı́odo del bit como muestra la Figura 3.51 (b).
Con el osciloscopio podemos observar esta codificación y su espectro de po-
tencia en la Figura 3.39.
BIPOLAR RZ (Bipolar - return to zero).
En este código un dı́gito binario 1 se representa con un valor de tensión
positiva durante una porción del perı́odo total del bit (normalmente la mitad
del perı́odo) y un dı́gito binario 0 se representa con un valor de tensión
negativa durante una porción del perı́odo total del bit (normalmente la mitad
del perı́odo) 3.51 (c).Con el osciloscopio podemos observar esta codificación
y su espectro de potencia en la Figura 3.41.
BIPOLAR RZ-AMI (Return to zero - alternate mark inversion).
En este código un dı́gito binario 1 es representado con un pulso con la mitad
del perı́odo del bit y un dı́gito binario 0 no tiene valor en la salida como
un código Bipolar - RZ con la diferencia de la alternancia de de la salida
con cada bit como muestra la Figura 3.51 (d).Con el osciloscopio podemos
observar esta codificación y su espectro de potencia en la Figura 3.43.
BIPOLAR NRZ-L (Non return to zero - level).
Esta codificación es un escalamiento de la señal TTL en la salida de la
fuente binaria, esto se muestra la Figura 3.51 (e).Con el osciloscopio podemos
observar esta codificación y su espectro de potencia en la Figura 3.45.
BIPOLAR NRZ-M (Non return to zero - mark).
En esta codificación, un sı́mbolo binario 1 indica el comienzo de una tran-
sición de 1 a 0 o viceversa, esto se muestra en la Figura 3.51(f). Con el
osciloscopio podemos observar esta codificación y su espectro de potencia en
la Figura 3.47.

105
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Manchester.
Esta es una codificación bipolar ±V voltios, por cada entrada 1, existe una
transición de +V hasta −V voltios desde la mitad del perı́odo y por cada
entrada 0, existe una transición de −V hasta +V voltios desde la mitad del
perı́odo, esto se muestra en la Figura 3.51(g). Con el osciloscopio podemos
observar esta codificación y su espectro de potencia en la Figura 3.49.

Figura 3.39: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización UNIPOLAR RZ

106
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.40: Espectro de potencia de la señalización UNIPOLAR RZ.

Figura 3.41: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPOLAR RZ

107
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.42: Espectro de potencia de la señalización BIPOLAR RZ.

Figura 3.43: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPOLAR RZ-AMI

108
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.44: Espectro de potencia de la señalización BIPOLAR RZ-AMI.

Figura 3.45: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPOLAR NRZ-L

109
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.46: Espectro de potencia de la señalización BIPOLAR NRZ-L.

Figura 3.47: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización BIPOLAR NRZ-M

110
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.48: Espectro de potencia de la señalización BIPOLAR NRZ-M.

Figura 3.49: (a)Señal de sincronización. (b)Señal PCM. (c)Señalización MANCHESTER

111
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.50: Espectro de potencia de la señalización MANCHESTER.

Figura 3.51: Formas de onda de los Códigos de Lı́nea.

112
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.4.4. Análisis de resultados.

En las figuras 3.40,3.42,3.44,3.46,3.48,3.50, donde se muestra el espectro de


potencias de cada una de las señalizaciones, se puede medir el ancho de
banda de una manera visual siendo que el espectro es periódico a lo largo de
las frecuencias, por tanto se puede generar un cuadro comparativo del ancho
de banda calculado y medido como muestra la Tabla 3.1.
Codificación Ancho de banda Calculado Medido
UNI-RZ B = 2R = 2/T 4166.66KHz 4.16 KHz
BIP-RZ B = 2R = 2/T 4166.66KHz 4.16 KHz
RZ-AMI B = 2R = 2/T 4166.66KHz 4.16 KHz
NRZ-L B = R = 1/T 2083.33 Hz 2.08 KHz
NRZ-M B = R = 1/T 2083.33 Hz 2.08 KHz
MANCHESTER B = 2R = 2/T 4166.66KHz 4.16 KHz

Tabla 3.1: Ancho de banda de las codificaciones con tiempo de bit T = 480us

Ya que el ancho de banda de cada una de las señalizaciones depende sola-


mente de la tasa de transmisión de bits, es irrelevante el contenido de cada
palabra para el ensanchamiento del mismo.

113
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.5. Modulación ASK (Amplitude Shift Keying).

3.5.1. Planteamiento de la práctica

Una modulación ASK en contexto, es un proceso que consta de dos señales, la


primera una señal portadora y la segunda una señal moduladora con 2 o mas
niveles de amplitud.

Para simplificar la comprensión de la modulación ASK, esta práctica se desarro-


llará en dos apartados; una modulación con una señal cuadrada periódica en la
que se podrá visualizar con exactitud los resultados tanto en tiempo como en
frecuencia, y una modulación de un tren de bits binarios aleatorios.

El objetivo de esta práctica es:


Generar una señal ASK.
Determinar el espectro de potencia y ancho de banda de la modulación.
Analizar el espectro de potencia y ancho de banda de la modulación con
señales limitadas en banda.

3.5.2. Equipos a Utilizarse.

Módulos TIMS:
• MASTER SIGNALS
• VARIABLE DC
• VCO
• MULTIPLIER
• TUNEABLE LPF
Osciloscopio

3.5.3. Desarrollo

Modulación ASK en una señal cuadrada periódica.

La generación de una modulación ASK requiere dos señales, una portadora y una
moduladora comprendiendo el producto de estas dos.

s(t) = p(t) cos ωc t

Donde:
s(t) = Señal ASK

114
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

p(t) = Señal PCM


cos ωc t =Señal portadora.
1. Conexión de módulos.
La Figura 3.52 muestra el esquema circuital de una modulación ASK.

Figura 3.52: Diagrama circuital de una modulación ASK.

2. Generar una señal portadora de tono simple. Variar los valores de la


salida del módulo VARIABLE DC y VCO hasta obtener una señal portadora
con una frecuencia cercana a 10 KHz, en este caso en particular se utiliza
una señal de tono de 13 KHz. Ver Figura 3.53 (b).

Figura 3.53: (a)Señal Moduladora (2KHz). (b)Señal Portadora (13KHz).

3. Generar señal ASK. Al terminal A del osciloscopio conectar la salida


del multiplicador; el producto de la señal portadora y moduladora da como

115
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

resultado una modulación ASK como se puede ver en la Figura 3.54 (b).

Figura 3.54: (a)Señal moduladora cuadrada periódica con f = 2KHz. (b)Modulación ASK

4. Espectro ASK. Con la transformada de Fourier, ver el espectro que genera


esta modulación en el terminal A del osciloscopio. Ver Figura 3.55.

Figura 3.55: Modulación ASK (a) Espectro de potencia. (b) Dominio del tiempo.

En comparación con el espectro de doble banda lateral de una señal modulada


en amplitud, una modulación ASK al ser generada por un tren de bits binario
en este caso, el espectro de doble banda lateral se traslada a cada uno de las
componentes que se produce la señal cuadrada espaciándose cada 4KHz.

Filtrado de la señal ASK.

Para limitar el ancho de banda de una señal ASK se debe filtrar la señal de
información o señal moduladora.
1. Conexión de módulos. El diagrama circuital del filtrado de la señal mo-
duladora se muestra en la Figura 3.56.

116
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.56: Diagrama circuital del filtrado de la señal moduladora de la señal ASK.

2. Sintonizar el filtro. Conectar la terminal A del Osciloscopio y con la trans-


formada de Fourier observar que en la salida del primer filtro se eliminen la
mayor cantidad de componentes espectrales de la señal de información que-
dando ası́ una señal filtrada como se observa en la Figura 3.57.

Figura 3.57: Señal moduladora filtrada (a)Espectro de potencia. (b)Dominio del tiempo.

3. ASK limitada en banda. El resultado del filtrado de la señal modula-


dora se muestra en la Figura 3.58, a demás se puede observar el espectro
limitado con la transformada de Fourier del osciloscopio en la salida del
MULTIPLIER. Ver Figura 3.59.

117
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.58: ASK Limitada en banda.

Figura 3.59: Espectro ASK limitada en banda.

118
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Generación y filtrado ASK a partir de una señal PCM.

Se puede generar un tren de bits con tramas de 8 bits periódicas con el fin de
notar diferentes comportamientos de la señal ASK.
1. Conexión de módulos. El diagrama circuital para la generación de una
modulación ASK a partir de una señal PCM se muestra en la Figura 3.60.

Figura 3.60: Diagrama circuital de la generación ASK a partir de una señal PCM.

2. Generar un tren de bits. Con el módulo PCM ENCODER se genera un


tren de bits a una velocidad de 8.33 Kbps, con el osciloscopio observar que
se fije una trama periódica variando la perilla del módulo VARIABLE DC
para conseguir una señal como muestra la Figura 3.61 (a).
3. Generar una señal portadora. Conectar el osciloscopio en la salida del
módulo VCO y variar la perilla F0 con el fin de obtener una señal de tono
simple con una frecuencia cercana a 10 KHz.
4. Generar una señal ASK. Al multiplicar las señales moduladora (PCM)
y portadora, se consigue una señal ASK como muestra la Figura 3.61 (b).

Figura 3.61: (a)Señal PCM. (b)Modulación ASK.

5. Obtener espectro de la señal ASK. Para poder comparar con señales

119
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

próximas en la práctica, con el osciloscopio conectado a la salida del MUL-


TIPLIER con la función de la transformada de Fourier obtener el espectro
de la señal ASK. Ver Figura 3.62.

Figura 3.62: Espectro de ASK-PCM.

120
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

6. Conexión de módulos.
Para obtener una señal ASK limitada en banda, a la misma configuración de
la generación de una modulación ASK a partir de una señal PCM, se realiza
la adición de un filtro pasa bajas como muestra la Figura 3.63.

Figura 3.63: Diagrama circuital de la generación ASK a partir de una señal PCM filtrada.

7. Sintonizar filtro. Con la transformada de Fourier del osciloscopio conecta-


do en la salida del filtro, mover la perilla del filtro suprimiendo las compo-
nentes que no estén en la frecuencia de corte. Ver Figura 3.64.

Figura 3.64: Espectro de ASK con PCM filtrada.

8. Generar señal ASK. Al entrar las señales portadora y moduladora al


multiplicador, se genera una señal como muestra la Figura 3.65 (a).

121
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.65: (a) Modulación ASK. (b) Señal PCM.

3.5.4. Análisis de resultados.

Una modulación ASK es simple de obtener por que consta solamente de


una señal de información que se llama moduladora y una señal portadora,
el ancho de banda de esta señal es igual al de una señal modulada en AM
(Amplitud Modulada) siendo ası́ una señal de doble banda lateral teniendo
como resultado B = 2f m.
El ancho de banda depende solamente de la tasa de transmisión. En el caso
de la modulación ASK de la señal PCM que tiene una tasa de transmisión
de 8.3KHz, el ancho de banda correspondiente es de 16.6KHz.

122
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.6. Modulación FSK (Frequency Shift Keying).

3.6.1. Planteamiento de la práctica

Una modulación FSK toma un número de frecuencias dependiendo del número


de palabras de una señalización. En esta práctica en particular se adoptará un
sistema binario por tanto la modulación FSK va a depender de dos frecuencias
diferentes como indica la Figura 1.22.

El objetivo de esta práctica es:


Generar una señal FSK.
Determinar el espectro de potencia y ancho de banda de la modulación.
Demodular la señal.

3.6.2. Equipos a Utilizarse.

Módulos TIMS:
• MASTER SIGNALS
• 2 VCO
• MULTIPLIER
• UTILITIES
• VARIABLE DC
• DIGITAL UTILITIES
• DUAL ANALOG SWITCH
• QUADRATURE UTILITIES
• 2 TUNEABLE LPF
• FREQUENCY COUNTER
Osciloscopio

3.6.3. Recomendaciones.

El rango de hasta 15 KHz del módulo TUNEABLE LPF en el demodulador


restringe el uso de frecuencias portadoras elevadas, ası́ que es necesario que
éstas estén por debajo de este lı́mite.

123
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.6.4. Desarrollo

Modulación FSK en una señal cuadrada periódica.

1. Conexión de módulos.
La Figura 3.66 muestra el esquema circuital de una modulación FSK.

Figura 3.66: Diagrama circuital de una modulación FSK.

2. Sintonizar las portadoras. A lo largo de la práctica es necesario la utili-


zación de filtros pasa bajas, las especificaciones técnicas de estos filtros en
el la sección 2.10 muestran que la frecuencia máxima de corte es de 15KHz,
por esta razón se debe escoger dos frecuencias distintas menores a este valor.
Con el osciloscopio en la salida de cada uno de los VCO mover las perillas
f0 para fijar las señales de tono simple, para esta práctica en particular, las
frecuencias portadoras van a ser de 8 y 13 KHz. Los bits que representan la
señal de información van a ser tomados de MASTER SIGNALS en la salida
2KHz TTL. Ver Figura 3.67.
3. Adecuar la señal cuadrada. En el esquema planteado para la modula-
ción el módulo DUAL ANALOG SWITCH funciona como multiplexor de
señales portadoras comandadas por la señal cuadrada periódica. La salida
del módulo DUAL ANALOG SWITCH suma las señales analógicas que son
controladas por señales digitales independientes, ası́ que lo necesario para
conmutar entre las dos frecuencias portadoras es que la señal binaria modu-
ladora esté negada en la entrada de control de la segunda señal portadora, el
módulo DIGITAL UTILITIES tiene una compuerta de negación que servirá
para este fin. Ver Figura 3.68.
4. Generación de una señal FSK. Dando una señal de información cuadra-
da periódica se puede observar el cambio de frecuencia que sufre la señal
resultante con el paso de la señal de información de alto a bajo y viceversa
como indica la Figura 3.69.

124
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.67: (a)Señal Portadora (13KHz). (b)Señal Portadora (8KHz). (c)Señal de información
(2KHz)

Figura 3.68: (a)Señal de información. (b)Señal de información negada.

Figura 3.69: (a)Señal FSK. (b)Señal de información.

125
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

5. Encontrar el espectro de potencia. Utilizando la transformada de Fou-


rier en el osciloscopio conectado a la salida del VCO se puede encontrar el
espectro de potencias de la modulación FSK mostrando las portadoras que
intervienen en ésta. Ver Figura 3.70.

Figura 3.70: Espectro de potencias de una modulación FSK.

6. Ancho de banda. El ancho de banda que se calcula por medio de la Ecua-


ción 1.74.

∆f = |8−13|
2
KHz = 2,5KHz
B = 2(2,5 + 2)KHz = 9KHz

Demodulación FSK.

1. Conexión de módulos.
Siguiendo el esquema de un demodulador sı́ncrono de la Figura 1.29, se
dispone la siguiente configuración circuital.
2. Filtrado de componentes. Esta demodulación pretende llevar una copia
de las componentes espectrales moduladas a banda base, para esto se apro-
vecha la portadora de 8KHz para que al multiplicarla con la señal FSK se
consiga este objetivo y con el filtrado se puede eliminar de las demás com-
ponentes espectrales. Para esto conectar la salida del filtro al osciloscopio y
con la ayuda de la transformada de Fourier quitar las componentes espec-
trales que estén fuera de la frecuencia de 2KHz correspondiente a la tasa de
transmisión. Las señales espectrales y temporales de la multiplicación y el
filtrado se pueden ver en las Figuras 3.72, 3.73 respectivamente.
3. Comparar las señales. La señal resultante del filtrado es una señal de
tono con frecuencia de 2KHz, para poder reconocer esta señal como una

126
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.71: Diagrama circuital de una demodulación sı́ncrona FSK.

Figura 3.72: Resultada de la multiplicación Sı́ncrona. (a)Espectro de potencia. (b)Señal en el


tiempo.

127
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.73: Filtrado de señal banda base. (a)Espectro de potencia. (b)Señal en el tiempo.

señal digital es necesario que la resultante entre a un comparador de voltaje


para que en la salida exista una representación binaria. La comparación
resulta en la reconstrucción de la señal de información. Ver Figura 3.74.

Figura 3.74: Comparador.

Modulación FSK de una señal binaria randómica.

1. Conexión de módulos.
El diagrama circuital para una modulación FSK se muestra en la Figura
3.75.
2. Modulación FSK. A diferencia de una modulación con una señal de infor-
mación cuadrada periódica, en este caso la señal de información va a ser un
tren de bits aleatorio generado por el módulo SEQUENCE GENERATOR

128
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.75: Diagrama circuital de una modulación sı́ncrona FSK.

a una tasa de bits de 2Kbps. Ver Figura 3.76.

Figura 3.76: (a)Tren de bits Random. (b) Modulación FSK.

Demodulación FSK de una señal de pulsos binarios aleatorios.

1. Conexión de módulos. El diagrama circuital para la demodulación FSK


es el dispuesto en la Figura 3.71.
2. Filtrado y comparación. Al ser 2Kbps la tasa de transmisión de bits,
el filtro debe tener la frecuencia de corte ubicada en esta frecuencia. La
Figura 3.77 muestra el filtrado de la multiplicación en el demodulador con
una frecuencia de corte de 2KHz y la Figura 3.78 muestra la comparación
de la señal filtrada para generar la señal en banda base original.

129
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.77: (a)Tren de bits Random. (b) Señal Filtrada en 2KHz.

Figura 3.78: (a)Tren de bits aleatorios. (b) Comparación con una señal DC.

130
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.6.5. Análisis de resultados.

Al utilizar el módulo DUAL ANALOG SWITCH es necesario que la señal


moduladora pase por una negación con el fin de que exista siempre una señal
de control en alto para conmutar entre las dos frecuencias portadoras.
La modulación FSK es la unión de dos modulaciones ASK y ya que una
modulación ASK tiene un ancho de banda del doble de la tasa de transmisión
(4KHz) en la modulación FSK cada una de las portadoras tendrá este ancho
de banda por ası́ decirlo, si analizamos la diferencia que existe entre las
frecuencias generadas por 1s y 0s con el ancho de banda de cada una de
las portadoras podemos ver que el ancho de banda total es de 9KHz como
indica el cálculo de la sección 6 Ver Figura 3.79

Figura 3.79: Ancho de banda de la señal FSK.

Una modulación sı́ncrona significa que el demodulador va a estar sincroniza-


do en frecuencia como en fase con la portadora del modulador, la multiplica-
ción de esta portadora con la señal FSK implica que existirá una componente
de información en banda base dentro del espectro, de esta manera la recu-
peración de la información será a través de un filtro pasa bajas.
La salida en el modulador comprende la multiplexación de dos portadoras
teniendo una señal de la forma cos ωc1 t en un instante y cos ωc2 t en otro, esto
implica:

p1 (t) = cos 2π8000t (3.4)

p2 (t) = cos 2π13000t (3.5)

En el multiplicador del demodulador se elige multiplicar la señal FSK por la


primera portadora Ecuación (3.4) con esto:

y1 (t) = F SK1 (t)p1 (t)

131
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

y1 (t) = cos 2π8000t cos 2π8000t

cos 2π(8000 + 8000)t + cos 2π(8000 − 8000)t


y1 (t) =
2

cos 2π(16000)t + cos 2π(0)t


y1 (t) = (3.6)
2
Ası́ se consigue una componente espectral en 16KHz y otra en banda base
(0KHz), en el segundo caso.

y2 (t) = F SK2 (t)p1 (t)

y2 (t) = cos 2π13000t cos 2π8000t

cos 2π(13000 + 8000)t + cos 2π(13000 − 8000)t


y2 (t) =
2

cos 2π(21000)t + cos 2π(−5000)t


y2 (t) = (3.7)
2
Consiguiendo componentes en 21KHz y en -5KHz.

Figura 3.80: Componentes espectrales en el demodulador.

Ası́ que el filtrado comprende un filtro pasa bajas en banda base, por el
contrario si es que en el demodulador la frecuencia portadora para el multi-
plicador fuera p2 (t) las componentes espectrales estarı́an ubicadas en 0KHz,
5KHz, 21KHz y 26KHz, en este caso el filtro en banda base deberı́a ser mas
selectivo.
Comparando con el detector coherente de la Figura 1.29, el tipo de demodu-
lador que se utilizó en esta práctica tomando una sola portadora, reduce a
la mitad el rango de decisión que tiene el comparador de la salida, con esto
aumenta la probabilidad de error en la transmisión.

132
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.7. Modulación PSK (Phase Shift Keying).

3.7.1. Planteamiento de la práctica

La modulación por desplazamiento de fase es una modulación angular. En el caso


de una entrada binaria toma el nombre de BPSK (binary phase shift keying) con
posibilidad a una salida con dos fases para una misma portadora. Cuando la señal
digital de entrada cambia de estado, la señal de salida varı́a entre dos ángulos, el
cambio mas común es de 0 a 180◦ que toma el nombre particular de PRK (Phase
Reversal Keying).
Las ecuaciones correspondientes a las señales de un 1 y 0 lógico en una modulación
PRK son las Ecuaciones (3.8) y (3.9) respectivamente:

A sin (ωc t + 0) = A sin (ωc t) (3.8)

A sin (ωc t + π) = −A sin (ωc t) (3.9)

Los objetivos de esta práctica son:


Generar una señal PSK partiendo de una señal cuadrada aleatoria.
Determinar el espectro de potencia y ancho de banda de la modulación.
Demodular la señal.

3.7.2. Equipos a Utilizarse.

Módulos TIMS:
• VCO
• AUDIO OSCILLATOR
• LINE CODE ENCODER
• 2 MULTIPLIER
• VARIABLE DC
• SEQUENCE GENERATOR
• TUNEABLE LPF
• DECISION MAKER
Osciloscopio

3.7.3. Recomendaciones.

DECISION MAKER es un módulo comparador dependiente de un umbral


de decisión definido por una señal interna o externa, en esta práctica utili-

133
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

zaremos la señal interna. Ver detalle en la Sección 2.16.


Para el correcto funcionamiento de LINE CODE ENCODER, su frecuencia
de reloj de entrada debe ser mayor al menos 4 veces a la tasa de transmisión
de SEQUENCE GENERATOR; lo cual ha sido explicado en Sección 2.17.

3.7.4. Desarrollo

Modulación PRK de una señal binaria aleatoria.

1. Conexión de módulos.
El diagrama circuital para una modulación PRK con una secuencia de bits
aleatoria se muestra en la Figura 3.81.

Figura 3.81: Diagrama circuital de una modulación PRK de una secuencia de bits aleatoria.

2. Generar una secuencia de bits.


SEQUENCE GENERATOR divide la frecuencia de su reloj de entrada entre
2, ası́ la secuencia de bits en la salida tendrá una tasa de transmisión de la
mitad de esta frecuencia. Con estas consideraciones y las recomendaciones
de la Sección 3.7.3 realizar lo siguiente:
a) Reloj de entrada de LINE CODE ENCODER. Mover la perilla de
AUDIO OSCILLATOR hasta conseguir una señal TTL con frecuencia de
8KHz, para esto ayudarse del osciloscopio o del módulo FREQUENCY
COUNTER. Ver Figura 3.82 (a).
b) Secuencia de bits aleatorios. La salida B.CLOCK de LINE CODE
ENCODER es igual a su entrada de reloj dividida entre 4, por lo que
la entrada de reloj de SEQUENCE GENERATOR será de 2KHz. Ver
Figura 3.82 (b).
SEQUENCE GENERATOR tendrá en su salida un tren de bits aleato-
rios con una tasa de transmisión de 1Kbps. Ver Figura 3.82 (c).

134
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.82: (a)Reloj LINE CODE ENCODER. (b)Reloj SEQUENCE GENERATOR. (c)Tasa
de transmisión (1Kbps).

3. Adecuar el tren de bits. LINE CODE ENCODER en su salida Bipolar


NRZ genera un tren de bits con estados ±A necesarios para que cumplan
las Ecuaciones(3.8) y (3.9) en el multiplicador. Ver Figura 3.83.
4. Generación de una señal portadora. La señal portadora puede ser una
señal de tono simple con una frecuencia mayor a la señal moduladora, en
esta práctica se tomará una frecuencia portadora 3 veces mayor, por tanto
se debe mover la perilla f0 del VCO hasta obtener al menos 3KHz. Usar
el osciloscopio conectado a la salida del VCO para conseguir este resultado.
Ver Figura 3.84 (b).
5. Generar una modulación PRK. El producto de las señales de informa-
ción bipolar y portadora producen una señal con un cambio de fase de 180◦
en cada cambio de estado de la moduladora. Con el osciloscopio conectado
a la salida de MULTIPLIER se puede observar una señal similar a la Figura
3.84 (c).
6. Espectro de potencia de la modulación PRK. Un tren de bits cuadrado
aleatorio, al pasar por una señalización bipolar NRZ duplica su ancho de
banda de 1 a 2 KHz, al multiplicar por una portadora de 3KHz este ancho
de banda se mueve a cada lado de la portadora. Ver Figura 3.85.

Demodulación coherente de una señal PRK.

1. Conexión de módulos.
El diagrama circuital para la demodulación coherente se muestra en la Figura
3.86.

135
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.83: (a)Tren de bits Unipolar NRZ. (b)Tren de bits Bipolar NRZ

Figura 3.84: (a)Señal Moduladora. (b)Señal Portadora. (c)Modulación PRK

136
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.85: (a) Ancho de banda moduladora. (b) Ubicación de la portadora. (c) Ancho de
banda PRK.

137
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

PRK

Portadora

Figura 3.86: Diagrama circuital de una demodulación PSK coherente.

2. Multiplicación. Al multiplicar la señal PRK con la portadora se genera


una señal ± sin2 ωc t con la necesidad de un filtro pasa bajo a continuación.
Ver Figura 3.87.
El espectro de potencias que genera la multiplicación en el demodulador visto
con el osciloscopio con la función de la transformada de Fourier se muestra
en la Figura 3.88.
3. Filtrado y comparación. La multiplicación ocasiona que una componente
de la información se posicione en banda base, para la recuperación de la
moduladora es necesario el filtrado de esta componente como muestra la
Figura 3.89.
Para que esta señal analógica tome valores digitales es necesario pasarlos
por un comparador, DECISION MAKER compara la señal analógica con
un umbral de decisión, entonces; en el PCB del módulo mover el switch a
la posición de decisión interna, mover la perilla DECISION POINT para
fijar el punto de referencia y ayudados con el osciloscopio ver como la señal
analógica toma forma digital como se puede ver en la Figura 3.90.
Se puede comparar el tren de bits de la modulación con el tren de bits de
la demodulación, para esto fijamos dos terminales del osciloscopio, uno en
la salida de LINE CODE ENCODER y el otro en la salida de DESICION
MAKER, quedando una gráfica similar a la que muestra la Figura 3.91.

138
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

P
Figura 3.87: (a)Señal portadora. (b)Señal PRK. (c) Multiplicación.

P
Figura 3.88: Espectro de multiplicación DSB-SC fc = 6KHz

139
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

Figura 3.89: (a)Espectro de la multiplicación filtrada con fc = 2KHz. (b) Señal en el tiempo.

Figura 3.90: (a)Señal analógica filtrada. (b) Comparación.

Figura 3.91: (a)Señal de informacion en el modulador. (b) Señal en el demodulador.

140
CAPÍTULO 3. DISEÑO DE PRÁCTICAS Y ELABORACIÓN DE MANUAL DE
LABORATORIO.

3.7.5. Análisis de resultados.

La modulación se simplifica al escoger una modulación con diferencia de fase


de 180◦ por el hecho de que esta diferencia de fase implica solo un cambio de
signo en la portadora. La representación de un 1 y 0 binarios en la modulación
PRK son las mostradas en las Ecuaciones (3.8) y (3.9) respectivamente.
Al pasar por el módulo LINE CODE ENCODER el ancho de banda de la
moduladora se duplica como muestra la Figura 3.85 (a).
y en el momento de multiplicar por una señal de tono, esta señal se vuelve
una doble banda lateral con portadora suprimida siendo el ancho de banda
total 4 veces la tasa de transmisión original (4R). Ver Figura 3.85 (c).
En el demodulador en la etapa de multiplicación PRK con la portadora se
generan las Ecuaciones (3.10) y (3.11).

sin2 (ωc t) (3.10)

− sin2 (ωc t) (3.11)

Al expandir estas ecuaciones nos damos cuenta de la ubicación de las com-


ponentes en el espectro de potencias

1
[1 + sin (2ωc t)] (3.12)
2

1
− [1 + sin (2ωc t) (3.13)
2
Teniendo una componente en banda base y otra ubicada en 2 veces la fre-
cuencia de la portadora (6KHz) como indica la Figura 3.88.
La Figura 3.89 muestra el filtrado de la componente de banda base aplicando
un filtro pasa bajas, ası́ que por último el módulo DECISION MAKER define
el estado de los bits como muestra la Figura 3.90.

141
Capı́tulo 4

Conclusiones y Recomendaciones.

La guı́a de prácticas se desarrolló enfatizando partes esenciales de los procesos que


intervienen en cada una de estas, además de indicar paso a paso la construcción
de la práctica, justificando cada resultado matemático con una visualización de
éstos en el osciloscopio.
En la práctica de Muestreo & Retención se determinó la tasa mı́nima de
muestreo para evitar la interferencia de las componentes espectrales, ademas de
un análisis frecuencial del comportamiento de una señal muestreada.
Claramente se pudo observar y concluir que, mientras mas niveles de muestreo
tenga una señal analógica, la tasa de error disminuye por el hecho de que se pierde
una menor cantidad de información en el proceso.

En la práctica de Codificación y Decodificación PCM, la digitalización de


una muestra de una señal analógica involucra la asignación de una palabra códi-
go a la misma. Teóricamente se indicó que este proceso se lo hace al comparar
cada muestra entre un conjunto de niveles preestablecidos y asignado una pala-
bra código a cada nivel. En la práctica se aseguró que a todas las muestras que
se pudieron obtener del proceso de muestreo y retención, se asignó una palabra
código a demás se verificó el ancho de banda requerido en éste procedimiento.
Se pudo identificar como procede el microprocesador de los módulos al tener una
medición de cada uno de los niveles de amplitud en una entrada analógica y ob-
servar en la salida la palabra código perteneciente a cada una de ellas.

En la práctica Códigos de Lı́nea se mencionó que ,teóricamente los códigos


de lı́nea se utilizan para mejorar el rendimiento de la señal en un medio de trans-
misión. Al tener diferentes comportamientos de la señal en cada caso, se mejora el
uso de energı́a, se reduce el ruido o se reduce el ancho de banda requerido para la
transmisión. Se pudo comprobar cada uno de los casos, identificando matemática
y fı́sicamente en el osciloscopio los resultados.

En la práctica de Modulación ASK se determinó el procedimiento para ge-


nerar una modulación ASK a partir de una señal binaria y poder demodularla,
ası́ como el ancho de banda requerido a demás de poder reducirlo mediante pro-

142
CAPÍTULO 4. CONCLUSIONES Y RECOMENDACIONES.

cedimientos de filtrado.

En la práctica de Modulación FSK se determinó la mejor manera de generar


una modulación FSK y la elección de las frecuencias portadoras para evitar el
traslapo de las componentes espectrales, esto se comprobó matemática y fı́sica-
mente demostrando las hipótesis planteadas.
Se planteó una manera de detección de señales FSK y su respectiva modulación.
En la práctica de Modulación PSK se generó la modulación PRK, demos-
trando matemáticamente cada proceso por el que la señal pasa y asegurando que
PRK es el proceso es el mas sencillo tanto en modulación como en demodulación
de todas las modulaciones PSK.

Serı́a conveniente adquirir módulos para el equipo TIMS que permitan a los es-
tudiantes generar diferentes señales para introducirlas a los experimentos ya que
los módulos se limitan a señales de tono.

Un experimento alternativo podrı́a involucrar señales de voz, las cuales son las
que se transmiten todo el tiempo en un ambiente real.

En este proyecto se han abordado un conjunto limitado de temas de sistemas


de comunicación digital, quedando pendiente temas relacionados con codifiación
M-aria, lo cual no está dentro del alcance de este proyecto. En este contexto serı́a
oportuno el desarrollo de otro proyecto con temas como modulaciones QAM,
QPSK, etc.

143
Bibliografı́a

[1] Ing. Juan Andrade. Modulación de pulso. In Modulación de Pulso. Univer-


sidad de Cuenca, 2013. 7, 36
[2] Ramón Pallás Areny. Adquisición y distribución de señales. Marcombo, 1993.
7, 27, 28
[3] II Couch and W Leon. Digital and analog communication systems. Prentice
Hall PTR, 1990. 2, 6, 7
[4] Alex Paúl Espinoza Gutiérrez. Desarrollo de guı́as de laboratorio de co-
municaciones digitales, para la facultad de ingenierı́a electrónica de la espe,
utilizando matlab. 2005. 7, 11
[5] Pablo Gil, Jorge Pomares, and Francisco A Candelas Herı́as. Redes y trans-
misión de datos. Publicaciones de la Universidad de Alicante, 2010. 7, 29,
30
[6] Simon S Haykin and Gabriel Nagore Cázares. Sistemas de comunicación.
Interamericana, 1985. 7, 15, 16, 28
[7] Miguel Mataix Hidalgo and Mariano Mataix Lorda. Diccionario de electróni-
ca, informática y energı́a nuclear. inglés-español. español-inglés. Hidalgo,
1999. 4
[8] Antonio Ricardo Castro Lechtaler and Rubén Jorge Fusario. Teleinformática
para ingenieros en sistemas de información. II, volume 2. Reverté, 1999. 20,
24, 26
[9] Bernard Sklar. Digital communications, volume 2. Prentice Hall NJ, 2001.
7, 3, 4, 8, 12, 13, 17, 21, 23, 25, 26, 35
[10] Ferrel G Stremler. Introducción a los sistemas de comunicaciones. Addinson
Wesley, 1993. 7, 8, 3, 14, 15, 17, 18, 19, 20, 27, 28, 31, 32, 34, 38, 39, 41, 42,
43
[11] Wayne Tomasi. Sistemas de comunicaciones electrónicas. Pearson educación,
2003. 7, 31, 32, 33

144

Potrebbero piacerti anche