Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
OBJETIVOS ESPECÍFICOS:
Utilizar componentes MSI para la implementación del diseño del circuito.
Verificar las condiciones al ingresar otro número cualquiera del 1 a 99 códigos BCD tanto en A como en C.
Utilizar componentes MSI para la implementación del diseño del circuito.
Comprobar que A, B, C, de 8 bits cada uno, cumplan las condiciones propuestas NUM_MAYOR y NUM_MENOR
y cuando son iguales con sus respectivos led’s.
MARCO TEÓRICO:
1. Compuertas Lógicas
Las compuertas lógicas son circuitos electrónicos diseñados para obtener resultados booleanos (0,1), los cuales se
obtienen de operaciones lógicas binarias (suma, multiplicación). Dichas compuertas son AND, OR, NOT, NAND, NOR,
XOR, XNOR. Además se pueden conectar entre sí para obtener nuevas funciones.
A continuación se describirá las características de las compuertas. Este tipo de dispositivos lógicos se encuentran
implementados con transistores y diodos en un semiconductor y actualmente podemos encontrarlas en formas
de circuitos integrados lógicos. Al mismo tiempo, puedes tu programar el comportamiento de otra manera, con circuitos
reconfigurables o programable, como microcontroladores o FPGAs. Sin embargo, en este tutorial veremos las
compuertas implementadas en circuitos independientes y su comportamiento.
2. CI 74LS14 inversor
Circuito integrado TTL 74LS14. Seis inversores schmitt trigger. El 74LS14 es un Hex Schmitt-trigger inversor, con
compensación de temperatura y puede ser disparado desde la más lenta de las rampas de entrada y siguen
dando señales de salida limpias, sin trepidación.Cada circuito funciona como un inversor, pero debido a la acción
de Schmitt, que tiene diferentes niveles de umbral de entrada para lapositiva continua (VT +) y señales (VT-negativo) en
curso.
Funcionamiento desde bordes muy lentos
Características de recepción de línea mejoradas
Alta Inmunidad de Ruido
Comparador digital
Un comparador es un circuito electrónico, ya sea analógico o digital, capaz de comparar dos señales de entrada y variar
la salida en función de cuál es mayor. Los comparadores, son circuitos no lineales que, sirven para:
Resolución CS N° 076-04-2016-04-20
1) Comparar dos señales (una de las cuales generalmente es una tensión de referencia)
2) Determinar cuál de ellas es mayor o menor.
En un circuito electrónico, se llama comparador a un amplificador operacional en lazo abierto (sin realimentación entre
su salida y su entrada) y suele usarse para comparar una tensión variable con otra tensión fija que se utiliza como
referencia. Como todo amplificador operacional, un comparador estará alimentado por dos fuentes de corriente
continua (+Vcc, -Vcc). El comparador hace que, si la tensión de entrada en el borne positivo (en el dibujo, V1) es mayor
que la tensión conectada al borne negativo (en el dibujo, V2), la salida (Vout en el dibujo) será igual a +Vcc. En caso
contrario, la salida tendrá una tensión -Vcc.
2.1. 74LS85
Circuito Integrado TTL 74LS85. Comparador de magnitud de 4-Bits que realiza la comparación de (8-4-2-
1) códigos BCD recta binario yrecta. Tres decisiones completamente decodificados sobre dos palabras de 4
bits (A, B) se hacen y son externamente disponible en tres salidas. Este dispositivo es totalmente ampliable a
cualquier número de bits sin puertas externas. Palabras de mayor longitud se pueden comparar mediante la
conexión de los comparadores en cascada. El A> B, A <salidas B y A = B de una manipulación de bits
menossignificativos etapa están conectados a los correspondientes entradas A> B, A <B y A = B de
la siguiente manipulación de los bits mássignificativos etapa. La manipulación de los bits menos
significativos etapa debe tener una tensión de alto nivel se aplica a la entrada A = B.Los caminos en cascada
de la S85 se pone en práctica con sólo una demora de dos-puerta de nivel para reducir los tiempos totales
decomparación para las palabras largas. Un método alternativo de conexión en cascada que reduce aún más el
tiempo de comparación se muestra en los datos de aplicación típicos.
Resolución CS N° 076-04-2016-04-20
Fig. 3 Multiplexor.
3.1. 74LS157
Circuito Integrado TTL 74LS157. Cuatro multiplexores y selectores de datos de 2 a 1 de
línea. El SN74LS157N es un circuito cuádruple 2 a 1 línea para selector de datos o multiplexor con inversores y
controladores para el suministro de la selección de todos los datos en el chipde las cuatro puertas de salida. Se
proporciona una entrada de impulsos separados. Una palabra de 4 bits se selecciona de una de las
dosfuentes y se dirige a las cuatro salidas. El LS157 presentar los datos verdaderos.
4. Decodificadores
Tienen como función detectar la presencia de una determinada combinación de bits en sus entradas y señalar la
presencia de este código mediante un cierto nivel de salida. Un decodificador posee N líneas de entrada para gestionar
N bits y en una de las 2N líneas de salida indica la presencia de una o mas combinaciones de n bits. 2 N Para cualquier
código dado en las entradas solo se activa una de las N posibles salidas.
Un decodificador o descodificador es un circuito combinacional, cuya función es inversa a la del codificador, es decir,
convierte un código binario de entrada (natural, BCD, etc.) de N bits de entrada y M líneas de salida (N puede ser
cualquier entero y M es un entero menor o igual a 2N), tales que cada línea de salida será activada para una sola de las
combinaciones posibles de entrada. Normalmente, estos circuitos suelen encontrarse como decodificador
/ demultiplexor. Esto es debido a que un demultiplexor puede comportarse como un decodificador.
4.1. 74LS47
El circuito integrado 7447 o subfamilia (74LS47, 74F47, 74S47, 74HCT47,) es un circuito integrado que convierte
el código binario de entrada en formato BCD a niveles lógicos que permiten activar un display de 7 segmentos
de ánodo común en donde la posición de cada barra forma el número decodificado Fig. 4. Las salidas del circuito
hacia los segmentos del display son en colector abierto. Pudiendo de esta manera controlar display que
consuman 40 mA máximo por segmento.
El circuito integrado 7447 o subfamilia (74LS47, 74F47, 74S47, 74HCT47,..) es un circuito integrado que convierte el
código binario de entrada en formato BCD a niveles lógicos que permiten activar un display de 7 segmentos de ánodo
común en donde la posición de cada barra forma el número decodificado.
Si queremos utilizar tecnología CMOS tenemos el 4511. Las salidas del circuito hacia los segmentos del display son
en colector abierto. Pudiendo de esta manera controlar display que consuman 40 mA máximo por segmento.
las funciones LT, RBI yBI/RBO. Como indican los círculos del símbolo lógico, todas las salidas (de a a g) son activas a
nivel bajo, al igual que lo son LT (Lamp Test), RBI (Ripple Blanking Input) y BI/RBO (Blanking Input/Ripple Blanking
Output). Cuando se aplica un nivel bajo a la entrada LT y la entrada BI/RBO está a nivel alto, se encienden todos los
Resolución CS N° 076-04-2016-04-20
segmentos del display. La entrada de comprobación se utiliza para verificar que ninguno de los segmentos está fundido.
La supresión de cero es una característica utilizada en displays de varios dígitos para eliminar los ceros innecesarios.
PROCEDIMIENTOS
1. Ingresamos un número cualquiera de 1 a 99 código BCD en A y otro número en C, sin importar el valor, a la
izquierda se visualizará siempre el número mayor y a la derecha el número menor.
2. Ingresamos otro número cualquiera de 1 a 99 código BCD en B y deberá cumplirse una de las siguientes
condiciones:
Si B está comprendido entre A y C, enciende un led color NARANJA.
Si B es mayor que el número MAYOR, prende un led color ROJO.
Si B es menor que el número MENOR, prende un led color AMARILLO.
Resolución CS N° 076-04-2016-04-20
Si B es mayor cuando A = C, se prenden el led NARANJA y ROJO
Si B es menor cuando A = C, se prenden el led NARANJA y AMARILLO.
Tabla 1
A B C Qp Qs
0 0 0 1 1
0 0 1 1 1
0 1 0 0 0
0 1 1 1 1
1 0 0 1 1
1 0 1 0 0
1 1 0 1 1
1 1 1 1 1
En la Fig. 6 se muestra el desarrollo de la practica comprobada en el laboratorio haciendo uso de leds para comprobar
todos los estados logicos de la expresion original y la simplificada que nos genera la Tabla 1.
En la Fig. 7 se muestra la primera parte de la simulación donde se ingresan dos cantidades en A y C a comparar y se
visualiza en los DISPLAYS:
Resolución CS N° 076-04-2016-04-20
Fig. 7 Circuito detector de la primera parte (0-99).
En la Fig. 8 se muestra la segunda parte de la simulación del circuito donde está la lógica para las condiciones del diseño
que se solicitaba:
Resolución CS N° 076-04-2016-04-20
En la Fig.9 se muestra el diseño completo del circuito donde se puede apreciar el funcionamiento completo del circuito.
BIBLIOGRAFÍA:
[1] "Principios de diseño digital". Daniel D. Gajski. Ed. Prentice–Hall. (1997).
[2] "Diseño digital. Principios y prácticas". John F. Wakerly. 3ª edición. Ed. Prentice–Hall. (2001).
[3] Tocci Ronald J.: “Sistemas Digitales. Principios y Aplicaciones” Prentice-Hall Hispanoamericana S.A. (1993).
Resolución CS N° 076-04-2016-04-20