Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
I. MARCO TEORICO
NAND A̅ B̅
A B AB A̅ B̅
0 0 0 1
0 1 0 1
1 0 0 1
Imagen 6 Compuerta XNOR
1 1 1 0
Tabla 2 Tabla de verdad Compuerta NAND
A. Pregunta 1
Para el siguiente circuito, obtener la tabla de verdad de Es recomendable el uso de las resistencias en el
S1, S2, S3, S4, S5, S6, S7 para todas las posibilidades de circuito implementado, tanto para los diodos como para
N1, N2 y N3. (LSB: N1 y S1). La imagen y la tabla de las compuertas, ya que estas ayudan a proteger los
verdad se encuentran en los anexos. elementos usados y prolongar su duración.
Se recomienda realizar la correcta polarización de la
punta lógica en el circuito para evitar daños o resultados
V. CONCLUSIONES Y RECOMENDACIONES incorrectos.
Pude concluir que con la implementación de la Jazmin Herrera.
universalidad de compuertas AON los resultados en las
salidas al realizar la combinación de distintas funciones
lógicas se puede obtener otra función lógica. VI. BIBLIOGRAFÍA
También puedo concluir que al comprobar su
funcionamiento con las tablas de verdad el resultado fue
satisfactorio, ya que con la punta lógica se evidencio las [1] «Grisalazar,» 28 10 2014. [En línea]. Available:
entradas y las salidas de cada compuerta utilizada. https://grisalazar.wordpress.com/2014/10/28/punta-
logica/. [Último acceso: 2018 10 28].
Christian Quiros
[2] S. Autor, «Proveedor de Poder,» [En línea]. Available:
Se llega a la conclusión que las compuertas básicas AON https://www.proveepoder.com.mx/probadores-de-
cumplieron con los resultados requeridos al circuitos/72-punta-de-prueba-logica-dp-31a.html. [Último
implementarlos, esto se evidencio al colocar diferentes acceso: 28 10 2018].
funciones a la entrada de las compuertas que al comparar [3] E. Caguate, «ACADEMIA,» [En línea]. Available:
los resultados de las tablas de verdad con la punta lógica http://www.academia.edu/16651436/1184_compuertas-
a la salida de la compuerta se obtuvo las funciones lógicas logicas. [Último acceso: 28 10 2018].
esperadas.
VII. ANEXOS
Circuito 2
Circuito 3
Circuito 4
Circuito 5
Circuito 7
S6 S5 S4 S3 S2 S1
N3 N2 N2 N1 N1 N3*N2 (N2+N1)*N3 (N3ꚚN2)*N1 N2*N1 S2=0 S1=N1
0 0 1 0 1 0 0 0 0 0 0
0 0 1 1 0 0 0 0 0 0 1
0 1 0 0 1 0 0 0 1 0 0
0 1 0 1 0 0 0 1 0 0 1
1 0 1 0 1 0 1 0 0 0 0
1 0 1 1 0 0 1 1 0 0 1
1 1 0 0 1 1 0 0 1 0 0
1 1 0 1 0 1 1 0 0 0 1