Sei sulla pagina 1di 9

INSTITUTO TECNOLOÓ GICO SUPERIOR DE

COATZACOALCOS
.
Introducción
En esta práctica presentamos que en circuitos lógicos solo existen dos posibles
condiciones para cualquier entrada o salida: verdadero o falso. El sistema
numérico binario utiliza solo dos dígitos:1 y 0, por lo que es perfecto para
representar relaciones lógicas. Los circuitos lógicos digitales utilizan intervalos de
voltaje predefinidos. Utilizando estos conceptos podemos crear circuitos
compuestos de algo más allá de lo que nuestros ojos puedan ver, con lo cual se
pueden realizar decisiones lógicas consistentes e inteligentes. Los símbolos
lógicos que se usan para representar las puertas lógicas están de acuerdo con el
estándar ANSI/IEEE 91-1984. Este estándar ha sido adoptado por la industria
privada, y la industria militar lo utiliza para su documentación interna, así como
para sus publicaciones. Dispositivos lógicos de función fija (series CMOS y TTL):
74XX00 a 74XX266, etc.
 NOT CI (74LS04) El inversor (circuito NOT) realiza la operación denominada
inversión o complementación. El inversor cambia un nivel lógico al nivel
opuesto. En términos de bits, cambia un 1 por un 0, y un 0 por 1.

 AND CI (74LS08) La puerta AND es una de las puertas básicas con la que se
construyen todas las funciones lógicas. Una puerta AND puede tener dos o más
entradas y realiza la operación que se conoce como multiplicación lógica.

 OR CI (74LS32) La puerta OR es otra de las puertas básicas con las que se


construyen todas las funciones lógicas. Una puerta OR puede tener dos o más
entradas y realiza la operación que se conoce como suma lógica.

Maxitérminos: Se forman con todas las combinaciones de las entradas donde la


salida es 1. Todas las combinaciones donde la salida es 0 ‘‘se multiplican’’
compuerta (And). Para formar cada combinación, todas aquellas entradas se
‘‘suman’’ compuerta (Or). Aquellas entradas en que la combinación sean 1 se
niegan compuerta (Not). Aquellas que en la combinación sean 0 van sin negar.

El término CMOS corresponde a Complementary Metal−Oxide Semiconductor


(semiconductor metal− óxido complementario) y se implementa con un tipo de
transistor de efecto de campo. TTL (Transistor- Transistor Logic, lógica transistor-
transistor) y se implementa mediante transistores bipolares. Tenga en cuenta que
CMOS y TTL sólo difieren en el tipo de componentes de circuito y los valores de
los parámetros, y no en las operaciones lógicas básicas.

Este método fue enunciado en 1952 por E. W. Veitch y modificado, presentando la


forma actual de mapa, por el ingeniero de IBM Maurice Karnaugh en 1953. Un
mapa de Karnaugh proporciona un método sistemático de simplificación de
expresiones booleanas y, si se aplica adecuadamente, genera las expresiones
sumas de productos y producto de sumas más simples posibles, conocidas como
expresiones mínimas.

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


1
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

PRÁCTICA Nº1 “IMPLEMENTACIÓN DE UNA FUNCIÓN


COMBINACIONAL DE 4 ENTRADAS”.
PROPÓSITO DE LA PRÁCTICA: Implementar una función combinacional
minimizada de 4 entradas.
MATERIALES
 1 CI 74LS04
 1 CI 74LS08
 1 CI 74LS32
 5 Resistencias valor comercial 330Ω
 1 Interruptor DIP (Dip Switch)
 1 Transformador de 127/5 volt DC
 Cable UTP
 1 LED
 1 Protoboard

HOJAS DE DATOS

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


2
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


3
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


4
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

DESARROLLO

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


5
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.
FUNCIÓN MAXITERMINO
f =∏ (5, 6,7, 8, 9,12, 13, 14,15)
4

COSTO
 8 AND-------- 2 CILS08
 27 OR-------- 7 CILS32
 4 NOT-------- 1 CILS04 TOTAL 10 CI

MAPA DE KARNAUGH Y TABLA DE VERDAD

FUNCIÓN MAXITERMINO REDUCIDA


f 1 =( Á+ B́)( Á+C )( B́+ D́)

COSTO
 2 AND-------- 1 CILS08
 6 OR---------- 1 CILS32
 3 NOT-------- 1 CILS04 TOTAL 3 CI

DIAGRAMA ESQUEMÁTICO

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


6
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

DIAGRAMA DE CONEXIÓN

1A
R2
Key = A 330Ω
1B
R3

Key = B 330Ω

1C NOT OR AND R1
2Y
2A
1Y

3A 2Y
3B 2B
4Y 2A

VCC 1A

3A 2Y
3B 2B
4Y 2A

VCC 1A
GND
3Y
3A

1A

3Y GND

4A 1Y
4B 1B

3Y GND

4A 1Y
4B 1B

V1
5V R4 74LS04D 74LS32D 74LS08D 330Ω
VCC
5A
6Y
6A
4Y
4A
5Y

Key = C 330Ω
LED1
1D
R5
Key = D 330Ω

EVIDENCIAS

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


7
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.

0 1 2 4 5

6 7 8 9 10

11 12 13 14 15

CONCLUSIÓN

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


8
INSTITUTO TECNOLOÓ GICO SUPERIOR DE
COATZACOALCOS
.
Al momento de realizar y analizar todos los pasos podemos observar que el
diseño se puede armar como a nosotros nos parezca mejor, tomando una función
de x variables e imaginando cualquier diseño de indefinidas funciones para un
mejor desarrollo y con lo cual se pueden realizar decisiones lógicas consistentes e
inteligentes. Al analizar el mapa de Karnaugh con la función principal se obtuvo
otra función donde pudimos observar que el costo de materiales fue inferior al
original. Es evidente que al montar los circuitos lógicos fue necesario para
nosotros llevar un orden por lo que tuvimos que realizar un diagrama esquemático
y después de conexión salvo que si no lo hacíamos optaríamos por tener un error
que era algo probable puesto que tomamos la decisión de diseñarlo para así poder
montar de manera más fácil el circuito y al fin ver la comprobación de que el
circuito funcionara correctamente y para ello se realizo con la tabla de verdad.

BIBLIOGRAFÍAS
 Acha, C.R. (2006). Electrónica digital, introducción a la lógica digital, teoría,
problemas y simulación (2° Ed.). Alfaomega, Ra-Ma.
 Floyd, T. (2006). Fundamentos de sistemas digitales (9ª Ed.). Pearson Educación.

Laboratorio de Electroó nica Digital Docente: M.I Tadeo Urbina Gamboa


9

Potrebbero piacerti anche