Sei sulla pagina 1di 10

Problemas de circuitos secuenciales aritmética y convertidores

++++++++++++++++++++++++++++++
Capítulos 5, 7 y 9 del libro de Ronald Tocci, Sistemas digitales.

1. Las figura muestra las señales en los pines de entrada de los Biestables Presente la grafica
de la salida Q (06 puntos)
2. Para el circuito presente el diagrama de estados y la tabla de transición (C B A)
(16 puntos)

3. Dados los valores de entrada en los pines, y con base en la tabla de funcionamiento, obten-
ga el diagrama de estados (QD QC QB QA ) para los valores en los pines dados.
(08 puntos)
Valores en los pines

Pin 1 10 9 7 2 3 4 5 6
1 1 0 0 1 1 0 0 1

(QD QC QB QA)
4. Dados los valores de entrada en los pines, y con base en la tabla de funcionamiento, obten-
ga el valor en las salidas. Considere el tiempo de retardo despreciable en relación con el
tiempo en alto y bajo del pin 11(CLK). (10 puntos)

CLK
PIN 1 10 9 7 2 3 4 5 6 (QA QB QC QD) 1
1 0 1 0 1 1 0 1 0 1010 0
1 1 0 1 0 1 0 1 0 1
1 1 0 1 1 1 0 1 0 0
1 1 1 0 1 1 1 0 0 1
1 1 1 1 0 0 0 1 1 0
1 0 0 1 0 0 0 1 1 1
1 1 1 1 0 1 0 0 1 0
0 0 0 1 0 0 0 1 1 1

ENTRADAS SALIDAS
MODO SERIAL PARALELO QA QB QC QD
CLR S1 S0 CLK SL SR A B C D

L X X X X X X X X X L L L L
H X X L X X X X X X QA0 QB0 QC0 QD0
H H H  X X a b c d a b c d
H L H  X H X X X X H QAn QBn QCn
H L H  X L X X X X L QAn QBn QCn
H H L  H X X X X X QBn QCn QDn H
H H L  L X X X X X QBn QCn QDn L
H L L X X X X X X X QA0 QB0 QC0 QD0

Diseñe un contador totalmente sincronizado, que cumpla con la secuencia indica a abajo. Debe
usar circuitos decodificadores o multiplexores para establecer las entradas de excitación de los
flip flops, léase como hacer funciones lógicas con decodificadores y multiplexores ,
Si X=0
100>011>010>111>101>100>011>>>repite
Si X=1
101>110>111>100>101>>>repite
Utilice para los dos bits menos significativos Flip flops tipo JK, y para los dos bits más significa-
tivos Flip flops tipo D

5. Diseñe un contador totalmente sincronizado, que cumpla con la secuencia indica a abajo.
Debe usar compuertas lógicas para establecer las entradas de excitación de los flip flops.
Si X=0
100>011>010>111>101>100>011>>>repite
Si X=1
101>110>111>100>101>>>repite
De los estados no especificados establezca la transición que permita minimizar las
compuertas lógicas
Utilice para los dos bits menos significativos Flip flops tipo JK, y para los dos bits más
significativos Flip flops tipo D.

Capítulo 6 del libro de Ronald Tocci, Sistemas digitales, hasta sección 6-16

1. Diseñe un sumador BCD de 4 bits con entrada y salida de acarreo. Es decir, un circui-
to que permita realizar la suma de dos dígitos BCD de 4 bits cada una, utilizando como
base circuitos sumadores binarios de 4 bits. Presente una tabla de funcionamiento y
explique el diseño
2. El sumador de la figura es un sumador binario. El bloque compl genera en la Salidas
el COMPLEMENTO A DOS del digito binario de la entrada cuando M=0, y para M=1
los bits de las salidas tienen el mismo valor que los de las entradas correspondientes.
Complete todas las celdas de la tabla e
M Cin B3 B2 B1 B0 A3 A2 A1A0 Z8 Z4 Z2 Z1 S8 S4 S2 S1 Co
a 0 0 1100 010 0
b 0 0 011 0 1001
c 1 1 1000 110 1 0
d 1 0 110 1 111 0 1
e 0 0 1001 110 0 0

3. Repita el problema anterior del El sumador de la figura pero sustituya el bloque del
complemento por un bloque que realice el complemento a uno y realice las adecuacio-
nes con circuitos para que el sumador generes resultados adecuados. Explique
4. Utilizando sumador binario de 4 bits, diseñe un circuito que . genere en la Salidas el
COMPLEMENTO A DOS del digito binario de 4 bits de la entrada cuando M=0, y
cuando M=1 los bits de las salidas tienen el mismo valor que los de las entradas co-
rrespondientes
5. Diseñe un circuito que permita realizar el complemento a nueve de un digito BCD de 4
bits, utilizando como base circuitos sumadores binarios de 4 bits. Puede usar compuer-
tas y circuitos funcionales.
6. Diseñe un circuito que permita realizar la suma A + B y la resta A-B o B-A (según se
seleccione) de dos números de 4 bits en sistema binario natural A: (A3 A2 A1 A0) y
B: (B3 B2 B1 B0). El circuito mostrara el signo (un bit), la magnitud del resultado (en
binario natural) y el acarreo. En caso de desborde el circuito también lo debe indicar.
Utilice circuitos sumadores binario paralelos de 4 bits con entrada y salida de acarreo,
los circuitos funcionales y las compuertas que sean necesarias.

Capítulo 11 del libro de Ronald Tocci, Sistemas digitales, hasta sección 11-15

7. Para un convertidor D/A de 8 bits de la figura, realice los cálculos necesarios para ob-
tener el voltaje de salida del DAC para los siguientes valores.

B7 B6 B5 B4 B3 B2 B1 B0
a 1 0 0 0 0 0 0 1
b 1 0 0 0 0 0 0 0
c 0 1 1 1 1 1 1 1
d 0 0 0 0 0 0 0 1

e) Determine también el voltaje máximo de salida y la resolución o paso de V1.


Vref = 5 V

8. Para el convertidor binario natural D/A de 8 bits, realice los cálculos necesarios para
completar la tabla. Determine la resolución o paso de Vo.
RA = 1K, Vref = 5 V, R1 =2K, R2= 2K
B7 B6 B5 B4 B3 B2 B1 B0 Vo Iout 1
1 1 1 1 1 1 1 1
1 0 0 0 0 0 0 0
0 0 0 1 0 0 0 0
0 0 0 0 0 0 0 1
0 0 0 0 0 0 0 0
9. Encuentre el convertidor D/A binario con mínimo número de bits y su voltaje de refe-
rencia tal que dará una salida máxima de 5 voltios con una resolución menor de 0.01
voltios. Calcule la resolución del DAC.
10. Para un ADC de 8 bits IDEAL, cuyo Vref es 5 voltios, se pide lo siguiente:
Determinar la salida para una entrada de Vin = 3 v.
Determinar el rango de voltaje que producen una salida de: 10100000.

11. Para el circuito de la figura, suponga un ADC de aproximaciones sucesivas IDEAL de


8 bits con Vref de 5 voltios. La salida V2 varía de 0 voltios a 5 voltios cuando la variable
temperatura cambia de 0 grados a 50 grados. (20 puntos)

Se pide lo siguiente:
 Determinar las salidas del ADC para temperaturas de 40 y de 41 grados.
 Determinar el rango de V2 y de temperatura que producen una salida de: 10000000.
 Determinar el rango de V2 y de temperatura que producen una salida de: 10000001.
 Determinar el rango de V2 y de la temperatura que producen la salida máxima.
 La resolución de la conversión en grados

12. Encuentre las especificaciones de un convertidor A/D binario: mínima cantidad de bits
y voltaje de referencia, el cual realizará la conversión de un voltaje de entrada en el
rango de 0v hasta 10v. Se necesita un paso o resolución menor de 0,2 v. Determine el
rango de la frecuencia del reloj para tener un tiempo máximo de conversión de 50µs.
13. Para el ADC de 10 bits de la figura, cuya máxima salida en escala completa del DAC
interno es 8,192 voltios, se pide lo siguiente:
 Determinar la salida y tiempo de conversión para una frecuencia de reloj de 4 Mhz y una
entrada de Vin = 4,1 v.
 Determinar las entradas que producen una salida de: 1100000001.

14. Para el convertidor D/A de 8 bits de la figura, realice los cálculos necesarios para
completar la tabla. Determine la resolución o paso de V1.

B7 B6 B5 B4 B3 B2 B1 B0 V1 V1-V2 D’ Io
1 1 1 1 1 1 1 1
1 0 0 0 0 0 0 0
1 0 1 0 0 0 0 1
0 1 1 1 1 1 1 1
15. Encuentre las especificaciones de un convertidor A/D rampa binaria: mínima cantidad
de bits y voltaje de referencia, el cual realizará la conversión de un voltaje de entrada
en el rango de 0v hasta 10v. Se necesita una resolución menor de 0,3v.
Determine la salida del ADC especificado para 5v y la frecuencia del reloj para tener un
tiempo máximo de conversión de 50µs.
16. Para el convertidor binario natural D/A de 8 bits, realice los cálculos necesarios para
completar la tabla. Determine la resolución o paso de Vo. Trabaje con al menos cuatro
cifras en la parte fracción
RA = 5K, Vref = 10,240v, R1 =10K, R2= 5K
B7 B6 B5 B4 B3 B2 B1 B0 Vo Iout 1
1 1 1 1 1 1 1 1
1 0 0 0 0 0 0 0
1 0 1 0 0 0 0 1
0 1 1 1 1 1 1 1
17. Encuentre las especificaciones de un convertidor D/A binario, esto es: número mínimo
de bits y voltaje de referencia. El DAC dará una salida máxima de 10 voltios con una
resolución menor de 0.2 voltios. Calcule la resolución del DAC.

Potrebbero piacerti anche