Sei sulla pagina 1di 33

UNIVERSIDAD NACIONAL

DE PIURA
FACULTAD DE CIENCIAS

DEPARTAMENTO ACADEMICO DE
CIENCIAS
INGENIERÍA ELECTRÓNICA Y TELECOMUNICACIONES

MODULO BASICO DE CIRCUITOS DIGITALES II


PIURA – PERÚ
2014
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

NOTA FINAL

___________

CURSO : …………………………………………………..
ALUMNO(A) : …………………………………………………..
…………………………………………………..
CODIGO : …………………………………………………..
FACULTAD : …………………………………………………..
SEMESTRE
ACADEMICO : ……………………………………………………

SEMANA: …………… DIA: …………….. HORA: ………


PROFESOR
TEORIA : …………………………………………………….
PROFESOR
PRACTICA : …………………………………………………….

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

CONTENIDO

PRESENTACIÓN

LABORATORIO I: REGISTROS BASICOS Y DETECTOR DE FLANCOS

LABORATORIO II: CIRCUITOS DE TIEMPO

LABORATORIO III: CONTADORES Y REGISTROS

LABORATORIO IV: CONVERTIDORES A/D Y D/A

LABORATORIO V: MEMORIAS

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

PRESENTACION

El avance tecnoloó gico praó cticamente se inicia con el invento del


transistor en los Laboratorios Bell que fue desarrollado por John
Bardeen, Walter H. Brattain, William Shockley (1947), dispositivo
que permite mediante determinados umbrales de excitacioó n
cambiar su estado de conexioó n y desconexioó n cuando este es
usado como interruptor. El desarrollo de compuertas loó gicas
permite entonces el nacimiento de la era digital. La necesidad de
poder almacenar informacioó n no era suficiente utilizando la loó gica
combinacional, utilizando para ello el primer circuito
multivibrador o biestable (en leó xico electroó nico flip-flop) por los
inventores americanos W. H. Eccles y F.W. Jordan (1919). El flip-
flop permitioó disenñ ar circuitos electroó nicos que podíóan tener dos
estados estables alternativamente, pudiendo representar asíó el “0”
como un estado y el otro con un “1”. Esto formo la base del
almacenamiento y proceso del BIT binario, y el posterior invento
de la memoria digital (Jay Forrester - 1949) estructura que
utilizan las actuales computadoras. El presente modulo de
laboratorio tiene como objetivo guiar al alumno en la
comprobacioó n de una manera praó ctica de la teoríóa impartida en
clase. El Laboratorio de Ingenieríóa Electroó nica y
Telecomunicaciones agradece a los involucrados en el desarrollo
del presente modulo y esta llano a recibir criticas sobre el
presente trabajo para su posterior revisioó n y mejora.

Los Autores

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

NOTA
PRACTICA DE LABORATORIO I

INTRODUCCION A LA LOGICA SECUENCIAL:


________
FLIP/FLOP

OBJETIVO
 Conocer el funcionamiento basico de un circuito flip-flop RS con compuertas NOR y
NAND.

FUNDAMENTO TEORICO

Flip-Flops
Un circuito flip-flop puede mantener un estado binario indefinidamente (siempre y cuando
se este suministrando potencia al circuito) hasta que se cambie por una senñ al de entrada
para cambiar estados. La principal diferencia entre varios tipos de flip-flops es el nuó mero
de entradas que poseen y la manera en la cual las entradas afectan el estado binario. Los
tipos de flip-flops maó s comunes se discuten a continuacioó n.

Circuito básico de un flip-flop


Un circuito flip-flop puede construirse con compuertas con dos compuertas NAND o dos
compuertas NOR. Estos circuitos se muestran a continuacioó n, cada uno con su diagrama
loó gico.

Cada circuito forma un flip-flop baó sico del cual se puede construir uno maó s complicado. La
conexioó n de acplamiento intercruzado de la salida de una compuerta a la entrada de la

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

otra contituye un camino de realimentacioó n. Por esta razoó n, los circuitos se clasifican como
circuitos secuenciales asíóncronos. Cada flip-flop tiene dos salidas, Q y Q’ y dos entradas S
(set) y R (reset). Este tipo de flip-flop se llama flip-flop RS acoplado directamente o
bloqueador SR (SR latch).

Para analizar la operacioó n del circuito de la figura siguiente, se debe recordar que la salida
de una compuerta NOR es 0 si cualquier entrada es 1 y que la salida es 1 solamente cuando
tadas las entradas sean 0. Como punto de partida asuó mase que la entrada de puesta a uno
(set) es 1 y que la entrada de puesta a cero (reset) sea 0. Como la compuerta 2 tiene una
entrada de 1, su salida Q’ debe ser 0, lo cual coloca ambas entradas de la compuerta 1 a 0
para tener la salida Q como 1. Cuando la entrada de puesta a uno (set) vuelva a 0, las
salidas permaneceraó n iguales ya que la salida Q permanece como 1, dejando una entrada
de la compuerta 2 en 1. Esto causa que la salida Q’ permanezca en 0 lo cual coloca ambas
entradas de la compuerta nuó mero 1 en 0 y asíó la salida Q es 1. De la misma manera es
posible demostrar que un 1 en la entrada de puesta a cero (reset) cambia la salida Q a 0 y
Q’ a 1. Cuando la entrada de puesta a cero (reset) cambia la salida Q a 0 y Q’ a 1. Cuando la
entrada de puesta a cero cambia a 0, las salidas no cambian.

Cuando se aplica un 1 a ambas entradas de puesta a uno y de puesta a cero ambas salidas
Q y Q’ van a 0. Esta condicioó n viola el hecho de que las salidas Q y Q’ son complementos
entre síó. En operacioó n normal esta condicioó n debe evitarse aseguraó ndose que no se aplique
un 1 a ambas entradas simultaó neamente.

A continuacioó n se muestra el circuito flip-flop baó sico NAND y su tabla de verdad


respectiva:

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

MATERIALES Y EQUIPOS
1 CI 7400

1 CI 7402

2 LEDs

2 Resistencias 220

1 Protoboard

1 Multíómetro

PROCEDIMIENTO

1. Implementar el circuito que se muestra en la figura:

2. Encontrar la tabla de verdad del circuito mostrado para todas las combinaciones
posibles y encontrar la condicioó n que debe evitarse para que Q=Q’.

3. Simular en Electronics Workbench el circuito flip-flop con dos compuertas NAND.

4. Implementar el circuito que se muestra en la figura:

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

5. Encontrar la tabla de verdad del circuito mostrado para todas las combinaciones
posibles y encontrar la condicioó n que debe evitarse para que Q=Q’.

6. Simular en Electronics Workbench el circuito flip-flop con dos compuertas NAND.

CUESTIONARIO

1. Simular en Electroó nicos Workbench cada tipo de flip-flop temporizado.

2. Implementar un circuito contador de 4 y 8 bits ascendente y descendente a la vez con


flip-flops tipo JK (utilizar C! 7473), que cuente en forma automaó tica o manual, realizar
la simulacioó n del circuito en EWB O Proteus y explicar su funcionamiento.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

NOTA
PRACTICA DE LABORATORIO II

CIRCUITOS DE TIEMPO
________
OBJETIVO
 Conocer el funcionamiento del moó dulo temporizador 555.

FUNDAMENTO TEORICO

One-shots
Los one-shots son multivibradores monoestables, es decir, circuitos de almacenamiento
digital con un uó nico estado estable. Son llevados en forma temporal a un estado transitorio
mediante una transicioó n 0 a 1 o 1 a 0 en sus entradas y permanecen en dicho estado
durante un tiempo especificado por la constante de tiempo de una red RC en los pines del
paquete del dispositivo.

El módulo temporizador 555


El moó dulo temporizador 555 es un dispositivo de memoria que se utiliza en muchas
aplicaciones, pues se puede configurar para utilizarse como un one-shot o como un
multivibrador astable, u oscilante. El 555 contiene un latch SR, como muestra la figura 1.
Las entradas S y R del latch son controladas por las salidas de dos comparadores
analoó gicos C1 y C2. Una segunda entrada reset, R1, se puede controlar en forma directa. La
salida de cualquier comparador es 1 loó gico si su entrada superior tiene un voltaje mayor
que su entrada inferior. Una entrada de cada comparador se mantiene con un voltaje fijo
mediante un divisor de voltaje con tres resistencias. La entrada inferior del comparador C1
se mantiene en 2/3 Vcc, mientras que la entrada superior del comparador C2 estaó en 1/3
Vcc.

El latch se establece (Salida=1) aplicando una senñ al 1 loó gica al disparador. Esta senñ al se
invierte a 0 loó gico antes de entrar al comparador C2, haciendo que el voltaje en la entrada
inferior sea menor que el valor 1/3 Vcc en la entrada superior, lo que hace que el
comparador C2 aplique un 1 loó gico a la entrada S del latch. El latch C1 se restablece
llevando la entrada líómite a un voltaje mayor que 2/3 Vcc, lo que hace que el comparador C1
aplique un 1 loó gico a la entrada R del latch. Como en cualquier latch SR, hay que tener
cuidado y no permitir que sea S=R=1.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

Figura 1: Moó dulo 555 (temporizador de precisioó n).

Funcionamiento astable
El funcionamiento astable se logra haciendo que el 555 se dispare a síó mismo; es decir,
cambiando en forma alternada las entradas de disparo y de líómite mediante un circuito RC,
como se muestra en la figura 2. La frecuencia de oscilacioó n es una funcioó n de las
resistencias RA y RB y del capacitor C, y se calcula como sigue. El tiempo que tarda el
capacitor en cargarse a traveó s de RA y RB, y con ello el tiempo durante el cual la salida es 1
es igual a

t H  0.693( R A  R B )(C ) ... (1)

De manera anaó loga, el tiempo que tarda en descargarse el capacitor determina el tiempo
durante el cual la salida es 0 y estaó dado por

t L  0.693( R B )(C ) ... (2)

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

Al combinar las ecuaciones 1 y 2 obtenemos el periodo de oscilacioó n T como

T  tH  tL
.... (3)
T  0.693( R A  2 R B )(C )

La frecuencia de oscilacioó n f es simplemente el inverso del periodo T definido en la


ecuacioó n 3, que es

1.44
f  ... (4)
( R A  2 RB )(C )

Figura 2: Moó dulo temporizador 555, configurado para el funcionamiento astable.

Por ejemplo, para obtener f=45Hz, hay que elegir los siguientes valores para los
componentes:

RA=100k

RB=100k

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

C=3.125uF

Para los que conocen de circuitos analoó gicos, el dispositivo funciona como sigue. Cuando la
salida es 1, Q’=0 y el transistor Q1 se apaga; es decir, se comporta como un circuito abierto.
Esto hace que el capacitor C se carga a traveó s de las resistencias RA y RB hasta que el voltaje
en los pines Disparador/Límite sea lo bastante alto como para que S=0 y R=1. Esto
reestablee (reset) el latch, haciendo que la salida sea 0 y Q’=1. En esta condicioó n el
transistor Q1 se enciende; es decir, se comporta como un circuito cerrado, lo que provoca
que el capacitor C se descargue a traveó s de RB y Q1 hasta que el voltaje en los pines
Disparador/Limite sea lo bastante bajo como para que los comparadores produzcan R=0 y
S=1, estableciendo el latch. Esta operacioó n continuó a de manera indefinida.

MATERIALES Y EQUIPOS

1 CI 555

2 Resistencias 100k

1 Resistencias 3k

1 Potencioó metro 100k

1 Capacitor 3.3uF

1 Capacitor 0.01uF

1 Multíómetro

1 Protoboard

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

PROCEDIMIENTO

7. Implementar el circuito que se muestra en la figura 2 con los siguientes valores:


RA=100k

RB=100k

C=3.3uF

8. Observar en el osciloscopio que ocurre en la salida del CI 555 (pin 3). Medir la
amplitud y la frecuencia de la onda.

9. Sustituir la resistencia RA por un potencioó metro de 100k.

10. Variar la resistencia del potencioó metro de 20k en 20k y anotar los resultados de
amplitud y frecuencia para cada caso en la tabla 1.

Resistencia
Frecuencia
Tabla 1

11. Implementar un flip-flop JK temporizado utilizando como reloj un CI 555.

CUESTIONARIO
3. Simular en Electronics Workbench cada uno de los circuitos.

4. Implementar un flip-flop D. y un flip-flop T.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

NOTA
PRACTICA DE LABORATORIO III

REGISTROS DE CORRIMIENTO
________
OBJETIVO
 Investigar los moó dulos loó gicos secuenciales, en donde se combinan los elementos
loó gicos combinatorios con los latches y flip-flops.

FUNDAMENTO TEORICO

Registros de corrimiento
Un registro de corrimiento es un moó dulo loó gico secuencial construido con flip-flops que
controla las posiciones de los bits de datos binarios, recorriendo los bits a la izquierda o a
la derecha. La figura 1 muestra un registro de corrimiento tíópico. El registro de corrimiento
de n bits de la figura 1a utiliza n bits de datos binarios y se construye con un flip-flop
maestro-esclavo. Cada flip-flop maestro- esclavo forma una celda del registro de
corrimiento. Cada celda tiene un latch maestro y un latch esclavo, y contiene 1 bit de dato
binario. El pulso de control de corrimiento para el registro es por lo general bajo y
experimenta una raó pida transicioó n bajo-alto-bajo (0 a 1 a 0) para desplazar, o recorrer, el
dato binario una posicioó n a la derecha. Los bits de datos binarios residen normalmente en
los latches esclavos. En la transicioó n positiva (0 a 1) del pulso de control de corrimiento, se
transfieren los datos del latch esclavo de cada celda al latch maestro de la siguiente celda
hacia la derecha. Observese que, en este momento, los datos de una celda son su valor
antiguo (el valor de la salida binaria antes del pulso de corrimiento), que reside en el latch
esclavo, y su nuevo valor (el valor de la salida binaria al terminar el pulso de corrimiento),
que reside en su latch maestro. En la transicioó n negativa (1 a 0) del pulso de control de
corrimiento, se transfiere el latch maestro de cada celda a su esclavo, dando un nuevo
valor a su terminal de salida. Asíó, despueó s de las dos transiciones del pulso de control de
corrimiento, el bit binario de la celda Xi ha sido transferido a la celda Xi-1. En otras palabras,
el nuó mero binario en el registro de corrimiento ha sido transferido una posicioó n a la
derecha. En consecuencia, decimos que eó ste es un registro de corrimiento de entrada

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

serial, de salida serial. En la figura 1a hemos rotulado las terminales de entrada serial y de
salida serial.

La figura 1b ilustra una implantacioó n del registro de corrimiento de entrada serial, e salida
serial, con flip-flop SR disparados por transicioó n. Observe el síómbolo loó gico para el flip-flop.
El reloj se rotula como CK. El triaó ngulo denota que es una entrada disparada por
transicioó n, y la burbuja al frente india que es sensible a una transicioó n negativa (1 a 0). Asíó
este es un flip-flop SR disparado por transicioó n negativa. El pulso de control de corrimiento
(llamado shift) es invertido por la compuerta NOT y aplicado a todas las entradas CK en
forma simultaó nea. Estos flip-flops cambian al mismo tiempo cuando shift pasa de bajo a
alto (0 a 1). En esta transicioó n, los datos del flip-flop Xi se transfieren al flip-flop Xi-1. En
consecuencia, esta configuracioó n realiza la misma funcioó n de entrada serial, salida serial
del registro en la figura 1a.

Figura 1: Registro de corrimiento de entrada serial, salida serial. (a) Registro de


corrimiento con celdas maestro-esclavo. (b) Registro de corrimiento con flip-flop SR
disparados por transicioó n.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

MATERIALES Y EQUIPOS

4 CI 7476 u otro flip-flop JK

1 CI 555

1 Resistencias 100k

1 Potenciómetro 100k

1 Capacitor 3.3uF

1 Capacitor 0.01uF

1 Multímetro

1 Protoboard

PROCEDIMIENTO

12. Implementar un generador de onda cuadrada con el CI 555.

13. Implementar un circuito de corrimiento de 4 bits utilizando los flip-flops JK. Observar
en el osciloscopio las ondas de salida y de entrada.

14. Implementar un circuito contador de rizo de 4 y 8 bits utilizando los flip-flops JK.
Observar los resultados.

CUESTIONARIO
5. Simular en Electronics Workbench el circuito de corrimiento de 8 bits y el contador de
rizo de 8 bits.

6. Explicar el funcionamiento del CI 74164 y el CI 74160 con su respectiva tabla de


verdad.

7. Basado en el CI 74164 disenñ ar en WB un circuito de entrada serie y salida en paralelo.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

8. Utilizando el CI 74160 disenñ ar en WB un contador de 0 a 100.

PRACTICA DE LABORATORIO IV

CONVERSORES A/D Y D/A

OBJETIVO
 Investigar el funcionamiento de los Conversores A/D y D/A.

FUNDAMENTO TEORICO

Conversor Digital - Analógico


Cuando el voltaje o corriente en un circuito puede ser sólo uno de dos valores distintos
se dice que es una señal digital. Las señales digitales se usan para representar números
binarios. Cada dígito binario se denomina un bit, y cada bit de un número binario puede
concebirse como el factor de cierta potencia de 2.

Cuando un número binario se representa en forma digital, se usa uno de los dos niveles
de voltaje permisibles para cada “1”en el número y el otro nivel se usa para cada “0” en el
número.

Si un número binario tiene n bits, puede entonces tener 2 n combinaciones de unos y


ceros y puede, en consecuencia, tener 2 n valores diferentes. El número mas grande que puede
representar, con todos los bits iguales a 1, tiene el valor igual a 2 n – 1. Por ejemplo, un número
binario de 10 bits posee 210 = 1024 valores diferentes, desde 0000000000 hasta su valor mas
grande 1111111111 = 210 – 1 = 1023.

Un Convertidor D/A de n bits produce un voltaje analógico en su salida que es


directamente proporcional al valor de un número binario de n bits presentado en forma digital
en su entrada. Por ejemplo, un convertidor D/A de 8 bits, tendrá 8 entradas, una para cada bit
de un número de 8 bits y una salida analógica. Como la entrada binaria puede tener 2 8 = 256
valores diferentes, la salida analógica será uno de los 256 diferentes voltajes. Por lo tanto, la

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

salida es no verdaderamente analógica; es decir, no puede tener cualquier valor en su rango,


sería solo uno de 256 valores posibles.

Un DAC pasivo puede construirse con una red de resistencias en escalera “R - 2R”. Cada
resistor en esta red tiene ya sea una resistencia de R ohms o de 2R ohms. En la fig. 1 se muestra
este tipo de configuración de DAC de 4 bits.

Figura 1

Un DAC tiene varios parámetros que deben considerarse en el momento de una selección para
una aplicación determinada. Estas son: Resolución, tiempo de estabilización y exactitud o
linealidad.

Se utilizará en esta experiencia el convertidor DAC 0808. Para esta experiencia el DAC
0808 está utilizando una salida unipolar, pudiendo utilizarse también una salida bipolar.

Conversor Analógico - Digital


La forma más eficaz para que un circuito digital o un computador puedan ver lo que
ocurre en el mundo real es a través de la toma de sucesivas muestras a lo largo del tiempo. Si
un circuito digital se dedica exclusivamente a tomar muestras de las señales externas, no deja
espacio para otro tipo de operaciones.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

Un conversor ADC requiere un tiempo finito para realizar la conversión. Por ejemplo si
un ADC hace una conversión de un nivel analógico a una palabra digital en 1 milisegundo, la
máxima velocidad con que podrá muestrear el mundo real o externo es de 1000 conversiones
por segundo.

Para digitalizar fielmente una señal analógica se requiere que la frecuencia de


muestreo sea al menos dos veces la frecuencia de la señal analógica de entrada. Por ejemplo si
se requiere convertir a señal digital en una señal analógica de 60 Hz, se debe muestrear a una
razón de por lo menos 120 Hz. Esta frecuencia de muestreo, igual a dos veces la de la señal
original, se conoce como frecuencia de Nyquist.

MATERIALES Y EQUIPOS
1 DAC 0808

2 CI 7493

Resistencias: 3.9k, 4.7 k (4),

1 Potenciómetro 1k

Capacitores: 0.1uF(2), 0.01uF

1 Multímetro

1 Protoboard

1 ADC 0804

8 Led’s

Resistencias: 1K (2), 220(8), 10K,100K(2)

1 Potenciómetro 1k

Capacitores: 150pF, 0.1uF

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

PROCEDIMIENTO
1. Implemente el circuito DAC que se muestra en la fig. 2. Con todos los bits de entrada digital
conectados a tierra (pines 5 a 12), ajustar el potenciómetro de 1K hasta que el voltaje de
salida sea exactamente 0 voltios.

Figura 2

2. Conectar el pin 12 (LSB) a 5V y con el resto de bits de entrada conectados a tierra, medir y
registrar el voltaje de salida. Repetir para cada una de las entradas restantes, es decir,
medir la salida cuando cada entrada esté conectada a 5V y las demás entradas sean cero
(Hacer una tabla).
3. Medir y registrar ahora el voltaje de salida del DAC para:
01011000

11010111

00111111

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

4. Utilizando el circuito anterior, implemente ahora el circuito de la fig. 3. En esta etapa se


construirá un contador de 8 bits. Generar una onda cuadrada TTL a una frecuencia de
10Khz.

Figura 3

5. Observe la salida (pin 2) del DAC en el osciloscopio. Registre la forma de onda observada,
teniendo cuidado de anotar su amplitud y periodo. Extender también la pantalla para que
sean visibles los saltos discretos entre niveles sucesivos y dibujar la observación. Mida el
valor de un salto discreto en nivel (el cambio en voltaje de un nivel al siguiente).

CUESTIONARIO
1. Con los resultados obtenidos:
 Del paso 1:
- Cuál es la resistencia total (Rpot + 3.9K) que se obtiene después del ajuste en el paso 1.
Explique este resultado.
 Del paso 2:
- Cómo se relaciona el voltaje de salida analógico correspondiente a 00000001 con el
voltaje que corresponde a cada una de las salidas analógicas que corresponde a cada
una de las salidas analógicas que corresponden a las demás entradas binarias.
- Cómo se relacionan estos valores idealmente?. Explique esta relación.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

 Del paso 3:
- Como se relacionan estos valores con los obtenidos en el paso 2?.
- Teóricamente como deberían relacionarse?. Es decir, como se deberían calcular las
salidas del paso 3 si se tienen como datos los valores teóricos del paso 2?.

 Del paso 5:
- Dibujar la forma de onda observada. Cual es su amplitud y su periodo?.
- Teóricamente cuántos niveles deben existir?.
- Cuál es su periodo teórico?.
- Teóricamente cuál será el voltaje de cada salto, y a qué valor de medición de voltaje
anterior será igual, aproximadamente?

2. Describa como funciona un DAC usando la configuración red de resistencias en escalera “R-
2R”.

3. Describa otro tipo de configuración de un DAC.

4. Describa los parámetros de un DAC: Resolución, teimpo de establecimiento y exactitud.

5. Con la ayuda de un manual especializado describa el funcionamiento del DAC 0808, y sus
tipos de voltaje de salida.

6. Con ayuda de un manual especializado describir las características técnicas de otros DAC‘s.

7. Describa el uso que se le da a estos tipos de conversores.

8. Observaciones y Conclusiones.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

1. Implemente el circuito ADC que se muestra en la fig. 4. En esta fig. B1 es el LSB de la


salida binaria y B8 es el MSB. La salida binaria correspondiente a la entrada analógica
se determina por los estados (encendido o apagado) de los led’s.

Figura 4

2. Cerrar momentáneamente el interruptor Comenzar (después debe permanecer


abierto).
3. Ajustar el potenciómetro de 1K hasta que solo el Led B1 se encienda (00000001). Mida
y registre en el pin 6 el voltaje analógico. Repetir para:
00000010

00000100

00001000

00010000

00100000

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

Hacer una tabla.

4. Mida y registre el voltaje para:


10000100

01100010

10011001

5. Sustituir el potenciómetro de 1K por una señal diente de sierra que varíe de 0 a 5V con
una frecuencia de de 10Hz o menos. Observar que sucede con los led’s.
6. Implementar el circuito de la fig. 5.Antes de conectar el generador de funciones,
ajustarlo para producir una onda senoidal que varíe de 0 a 5V con una frecuencia de 50
Hz. Observar simultáneamente en el osciloscopio la señal del generador de funciones y
la señal de salida en el pin 2 del DAC. Registrar las señales obtenidas.

Figura 5

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

7. Incremente gradualmente la frecuencia del generador de funciones y anote el efecto


que tiene esto en la salida del ADC.

CUESTIONARIO
1. Con los resultados obtenidos:
 Del paso 3:
- Como se relaciona el voltaje de salida analógico que corresponde a 00000001 con el
voltaje que corresponde a:

00000010

00000100

00001000

00010000

00100000

01000000

10000000

- Cómo se relacionan estos valores idealmente? Explique esta relación.

 Del paso 4:
- Como se relaciona estos voltajes de salida con los obtenidos en el paso 3?
- Teóricamente como deberían relacionarse?. Es decir, como se deberían calcular las
salidas si se tienen como datos los valores teóricos del paso 3?.
2. Cuál es la resolución del ADC en voltios?. En bits?. En porcentaje?.
3. Dibujar las formas de onda observadas en el paso 6 del procedimiento. Explicar la
forma de onda de la salida del ADC.
4. Describa y explique el efecto de aumentar la frecuencia de la entrada sinusoidal al ADC
en el paso 7 del procedimiento. Cuál es el tiempo de conversión especificado por el
fabricante para el ADC 0804. Afecta este tiempo a la frecuencia en que puede excitarse
el sistema ADC-DAC en el paso 6 del procedimiento.
5. Básicamente como funciona un convertidor análogo/digital?.
6. Explique como funciona un ADC mediante el método de aproximaciones sucesivas.
7. Analizar los siguientes ADC, explicando sus ventajas y desventajas:

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

- Conversor tipo flash


- Conversor de rampa
-
8. Describa las siguientes características de un ADC:
- Resolución
- Tiempo de Conversión

9. Qué entiende por error de cuantificación y como puede minimizarlo?.

10. Con la ayuda de un manual especializado describa los pines del ADC 0804.

11. Con ayuda de un manual especializado describir las características técnicas de otros
ADC ‘s.

12. Describa el uso que se le da a estos tipos de conversores.

13. Averiguar y describir con la ayuda de un manual los CI DAC0808 y ADC0809.

14. Observaciones y Conclusiones.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

PRACTICA DE LABORATORIO V

MEMORIAS

OBJETIVOS
 Entender el principio de escritura y lectura de memorias
 Diseñar por software un grabador de memorias

FUNDAMENTO TEORICO
Una ventaja importante de los sistemas digitales sobre los analógicos es la capacidad
de almacenar fácilmente grandes cantidades de información digital por periodos cortos o
largos. Esta capacidad de memoria es la que hace que los sistemas digitales sean tan versátiles
y adaptables a muchas situaciones.

Algunos términos básicos para comprender las memorias, son las siguientes:

CELDA DE MEMORIA. Dispositivo o circuito eléctrico que se usa para almacenar un solo bit (0 ó
1). Por ejemplo, flip-flop, un capacitor.

PALABRA DE MEMORIA. Grupo de bits (celdas) en una memoria que representa instrucciones
o datos de algún tipo. Por ejemplo, un registro que consta de ocho FF almacena una palabra de
8 bits.

BYTE. Palabra de 8 bits.

CAPACIDAD. Forma de especificar cuántos bits pueden almacenarse en un dispositivo de


memoria. Por ejemplo, una memoria que puede almacenar 4096 palabras de 20 bits,
representa una capacidad total de 81,920 bits. También se expresa como 4096 x 20. el primer
número (4096) es el número de palabras y el segundo (20) es el número de bits por palabra
(tamaño de la palabra).

1 K = 210 = 1024

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

1 M = 220 = 1048576

1 G = 230

DIRECCION. Número que identifica la localidad de una palabra en la memoria. Cada palabra
almacenada en un dispositivo de memoria tiene una dirección única. Las direcciones siempre
se especifican como un número binario.

000 Palabra 0

001 Palabra 1

010 Palabra 2

011 Palabra 3

100 Palabra 4

101 Palabra 5

110 Palabra 6

111 Palabra 7

Cada localidad de palabra tiene una dirección

Binaria específica. Para este caso 3 bits.

Entonces para identificar una palabra, utilizamos su código de dirección.

OPERACIÓN DE LECTURA. Operación con la cual la palabra binaria almacenada en una


localidad (dirección) es captada (extraída) y después transferida a otro dispositivo.

OPERACIÓN DE ESCRITURA. Operación por medio de la cual se coloca una nueva palabra en
cierta localidad de memoria. También se le llama almacenar. Siempre que una nueva palabra
se escribe en una localidad de la memoria, ésta reemplaza la palabra que se encontraba
anteriormente.

TIEMPO DE ACCESO. Medida de la velocidad operación del dispositivo de memoria. Es la


cantidad de tiempo que se requiere para realizar una nueva operación de lectura.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

MEMORIA VOLATIL. Cualquier tipo de memoria que requiere la aplicación de energía eléctrica
a fin de almacenar información. Si se retira la energía eléctrica, toda la información
almacenada en la memoria se perderá.

MEMORIA DE ACCESO ALEATORIO (RAM).- Memoria en la cual la localización física real de una
palabra no tiene efecto sobre el tiempo que se tarda en leer de esa localidad o bien escribir en
ella. El tiempo de acceso es el mismo para cualquier dirección en la memoria.

MEMORIA CON ACCESO SECUENCIAL (SAM).- Tipo de memora en el cual el tiempo de acceso
no es constante, sino que varía según la localidad de la dirección. Cierta palabra almacenada es
hallada por sucesión a través de todas las localidades de direcciones hasta que se llega a la
dirección deseada. Por lo tanto los tiempos de acceso son mucho más largos que las memorias
de acceso aleatorio.

MEMORIA DE LECTURA Y ESCRITURA (RWM).- Cualquier memoria de la que se puede leer


información o bien escribir en ella con la misma facilidad.

MEMORIA SOLO DE LECTURA (ROM).- Extensa clase de memorias de semiconductor diseñadas


para aplicaciones donde la proporción de operaciones de lectura a operaciones de escritura es
muy alta. En una ROM sólo puede escribirse (programarse) una vez y esta operación
normalmente se efectúa en la fábrica. Por lo tanto, la información sólo puede leerse de la
memoria. Otros tipos de ROM son en realidad memorias en su mayoría sólo de lectura, en las
que puede escribirse más de una vez, pero la operación de escritura es más complicada que la
de lectura y no se realiza muy a menudo. Toda la memoria ROM es no volátil y guarda los datos
aun cuando se desconoce la energía eléctrica.

OPERACIÓN GENERAL DE LA MEMORIA

Todo sistema de memoria requiere varios tipos diferentes de líneas de entrada y salida para
desempeñar las funciones siguientes:

1. Seleccionar la dirección de la memoria a la que se quiera tener acceso para una


operación de lectura o escritura.
2. Seleccionar una operación de lectura o bien de escritura para ser efectuada.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

3. Proporcionar los datos de entrada para ser almacenados en la memoria durante una
operación de escritura.
4. Retener los datos de salida que vienen de la memoria durante una operación de
lectura.
5. Habilitar (o deshabilitar) la memoria de manera que responda (o no) a las entradas de
dirección y al comando de lectura/escritura.
Entradas para Direcciones. Se requieren de N direcciones de entrada para una memoria que
tiene una capacidad de 2N palabras. Por ejemplo, para una memoria de 32 palabras, tiene 32
diferentes localidades (32 diferentes direcciones, por lo tanto desde 00000 hasta 11111).

La Entrada R/W. La línea de entrada para lectura/escritura (R/W) determina la operación que
llevará a cabo la memoria. La operación de lectura ocurre cuando R/W = 1, mientras que la de
escritura sucede cuando R/W = 0.

HABILITACIÓN DE LA MEMORIA. Es una entrada activa en ALTO que habilita la memoria para
operar en forma normal. Un estado en BAJO en esta entrada deshabilita la memoria, de modo
que no responderá a la dirección y a las entradas R/W.

MATERIALES Y EQUIPOS
Fuente de alimentación

Protoboard

8 leds

1 memoria RAM 6116

2 CI 74374

Conector DB25 (Puerto Paralelo)

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

PROCEDIMIENTO
6. Implementar el circuito siguiente:

Grabar, siguiendo los pasos correspondientes, las siguientes palabras en sus respectivas
direcciones:

Dirección Dato

00000000 10101010

00000001 11110000

00000010 10000001

00000011 00011000

00000100 01100000

00000101 00101001

00000110 11111111

00000111 11100111

Luego, verificar los datos, leyendo de cada localidad de memoria, para esto poner los leds
en los pines correspondientes a los datos (D7 a D0).

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

7. Implementar el siguiente circuito (Grabador de memoria)

Con la ayuda del software grabar en las 16 primeras direcciones, distintas palabras.

CUESTIONARIO
9. Con la ayuda de un manual, describir 3 memorias diferentes.

10. Hablar sobre las últimas tecnologías de memorias para PC’s.

11. Hablar sobre las memorias que utilizan los PIC’s 16f84 y 16f877. Que capacidad manejan,
Como esta distribuida la memoria, etc.

CIRCUITOS DIGITALES II 3
LABORATORIO DE INGENIERIÍA DAC – FC – UNP
ELECTROÍ NICA Y TELECOMUNICACIONES

CIRCUITOS DIGITALES II 3

Potrebbero piacerti anche