Sei sulla pagina 1di 43

kkkk

ACTIVIDADES COMPLEMENTARIAS
Unidad 1. Circuitos secuenciales básicos

Una vez finalizadas las dos actividades complementarias de esta unidad, comprima el
archivo en formato zip o rar, dando clic derecho al archivo, Enviar a, Carpeta
comprimida. Luego envíelas a su facilitador a través del medio utilizado para tal fin en
el curso.
kkkk

Actividad complementaria 1
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se encuentran
en los contenidos de la unidad 1, allí encontrará la manera de realizar la verificación
de circuito combinacional, tabla de verdad y diagrama de tiempos de cada circuito
secuencial.

Funcionamiento de latch SR con entrada activa en nivel alto


kkkk

Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las


combinacional casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Tabla de Llena la tabla de la verdad de acuerdo al comportamiento de las


verdad entradas
kkkk

Entradas salidas Comentario de funcionamiento


S R Q Q
0 0 NC NC Permanece en el mismo estado
0 1 0 1 Se pone a Reset
1 0 1 0 Se pone a Set
1 1 0 0 Funcionamiento inapropiado
kkkk

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla de


tiempos verdad. Ejemplo de cómo llenar la cuadricula del diagrama de
tiempos
kkkk

S
R
Q
Q
kkkk

Funcionamiento de latch SR con entrada activa en nivel Bajo


Circuito Ubica las entradas R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
kkkk

Entradas salidas Comentario de funcionamiento


S R Q Q
0 0 X X Condición no valida
0 1 1 0 Se pone a SET
1 0 0 1 Se pone a Reset
1 1 NC NC Permanece en el mismo estado
kkkk

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla


tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos.
kkkk

Funcionamiento de latch SR con entrada activa de validación


Circuito Ubica las entradas E, R y S y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
kkkk

Entradas salidas Comentario de funcionamiento


E S R Q Q
1 0 0
1 0 1
1 1 0
0 1 1
kkkk

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla


tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
kkkk

E
S
R
Q
Q
kkkk
kkkk
kkkk

Actividad complementaria 2
Llenar las siguientes tablas correspondientes al funcionamiento de cada uno de los
siguientes circuitos secuenciales. Tenga en cuenta los simuladores que se
encuentran en los contenidos de la unidad 1, allí encontrará la manera de realizar la
verificación de circuito combinacional, tabla de verdad y diagrama de tiempos de
cada circuito secuencial.
kkkk

Funcionamiento de latch D
Circuito Ubica las entradas E y D y las salidas Q y Q (escribiendo en las
combinacional casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Llena la tabla de la verdad de acuerdo al comportamiento de las


Tabla de verdad
entradas
kkkk

Entradas salidas Comentario de funcionamiento


E D Q Q
1 0
1 1
0 X
kkkk

Raye el cronograma de acuerdo al comportamiento de la tabla


de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
Diagrama de
tiempos
kkkk

E
D
Q
Q
kkkk

Funcionamiento de Flip-Flop SR
Circuito Ubica las entradas CLK, S y R y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
kkkk

Entradas salidas Comentario de funcionamiento


S R CLK Q Q
0 0 X
0 1 ↑
1 0 ↑
1 1 ↑
kkkk

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla


tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
kkkk

CLK
S
R

Q
kkkk

Funcionamiento de Flip-Flop Jk
Circuito Ubica las entradas CLK, J y K y las salidas Q y Q (escribiendo en
combinacional las casillas en blanco) en el siguiente diagrama.
kkkk
kkkk

Tabla de verdad Llena la tabla de la verdad de acuerdo al comportamiento de las


entradas
kkkk

Entradas salidas Comentario de funcionamiento


J K CLK Q Q
0 0 ↑
0 1 ↑
1 0 ↑
1 1 ↑
kkkk

Diagrama de Raye el cronograma de acuerdo al comportamiento de la tabla


tiempos de verdad. Ejemplo de cómo llenar la cuadricula del diagrama
de tiempos
kkkk

CLK
J
K
Q
Q
kkkk

Actividad complementaria 3
Realice una lista de aplicaciones donde estén implícitos los flip-flop tipo D, T y
maestro-esclavo.

Aplicaciones de Flip-Flop

Flip-Flop
S Aplicaciones
Tipo D R
Q
Q
kkkk

sintetizar funciones de procesamiento digital de señales


unidad básica de memoria
Tipo T
Contadores binarios, divisores de frecuencia, sumas binarias

Maestro-esclavo En circuitos donde se requiera manejar varios flip flops con


kkkk

una sola señal de reloj.

Potrebbero piacerti anche