Sei sulla pagina 1di 5

Ingeniería en

Electrónica

Laboratorio N° 2 de Sistemas digitales II

Nombre: Ítalo Riquelme – Enrique Altamirano – Cristián Venegas – Franz Barra.


Carrera: Ingeniería en electrónica
Asignatura: Sistemas digitales II
Profesor: Felipe Ortiz
Fecha: 13-05-2018
Introducción:

En este informe analizaremos el funcionamiento de los contadores


sincrónicos ascendentes de 4 bits conectados en un display de 7
segmentos. A través de los circuitos integrados 74ls73, 74hc08n y 74ls47.

Para obtener un contador síncrono de 4 bits, se debe usar 4 Flip-Flops J-K.


La implementación es igual que la anterior, es decir que el Flip-Flop cuya
salida es Q2 tiene en sus entradas J2 y K2 una AND entre Q0 y Q1. La
siguiente figura muestra la implementación del contador y los oscilogramas
que dan como resultado de su funcionamiento.

El 74LS73 es un Flip-flop JK dual con tecnología LS con clear y dos flip-


flops J-K independientes con J-K individual, reloj y entradas directas de
clear. El LS73A contiene dos flip-flops inegative-edge-triggered flip-flops
negativos. Las entradas J y K deben ser estables en el tiempo de
configuración antes de la transición de reloj alto a bajo para una operación
predecible. Cuando el clear es bajo, anula el reloj y las entradas de datos
fuerzan la salida Q baja y la salida Q \ alta.

Mientras que el 74hc08 es un circuito integrado que tiene 2 entradas cmos


Una puerta lógica, o compuerta lógica, es un dispositivo electrónico con una
función booleana. Suman, multiplican, niegan o afirman, incluyen o excluyen
según sus propiedades lógicas. Se pueden aplicar a tecnología electrónica,
eléctrica, mecánica, hidráulica y neumática. Son circuitos de
conmutación integrados en un chip.
Actividad nº 1

Primero que todo para comenzar a trabajar en este laboratorio tendremos


que simular un contador sincrónico ascendente de 4 bits, para ello
utilizaremos los siguientes materiales.

 Ci 74ls73
 Ci 74hc08
 Ci 74ls47
 7 resistencias de 220 ohm
 Display de 7 segmentos cátodo
 Cables de conexión
 Placa de pruebas (protoboard)
 Osciloscopio
 Sonda para osciloscopio
 Entrenador digital
Funcionamiento

En este circuito podemos ver un contador síncrono con flip flip jk. Cada vez
que se produce un flanco de bajado en la señal, esta produce un cambio en
el clock del primer flip flop jk y que a su vez su salida está conectada al
clock del flip flop número dos y así sucesivamente, provocando cambios de
estado.
En cada flip flop vamos a puentear sus entradas j y k y conectaremos a vcc
y cada salida de los flip flopv (salida Q) se conectaran al decodificador
7447.
Nosotros queremos que nuestro contador sea de 0 a 9 y es por eso que
realizaremos un truncado para que nuestro contador no llegue a 15. El
truncado lo haremos con una compuerta nand donde sus entradas las
conectaremos a las entradas B y D del decodificador. Se conectaran ahí ya
que esas dos entradas forman el número 10 en binario, por tanto cuando las
patas del decodificador les llegue un pulso, a su vez les llegara un pulso a
cada una de las patas de la compuerta nand y su salida estará conectada a
cada uno delos reset de los flip – flop jk reseteándolos y haciendo que vuela
el circuito contador a contar desde cero.
Conclusión:
El desarrollo de estas prácticas de laboratorio ha sido de gran utilidad, pues
los conocimientos teóricos se han comprobado mediante el desarrollo de
cada montaje de circuitos en la protoboard. Concluyendo con los principales
puntos aprendidos mediante esta práctica de laboratorio.

En la primera actividad utilizamos un circuito integrado 74ls73, un 74ls47 y


un circuito integrado 74hc08 para simular el circuito contador sincrónico
ascendente de 4 bits
Pudiendo ver que El problema que se encuentra en los contadores de rizo
es ocasionado por los retrasos acumulados en la propagación de los FF;
dicho de otra manera, no todos lo FF cambian de estado simultáneamente
en sincronía con los pulsos de entrada. Estas limitaciones pueden
superarse con el uso de contadores síncronos o paralelos, en los que todos
los FF se disparan en forma simultanea (en paralelo) por medio de los
pulsos de reloj. Ya que los pulsos de entrada se aplican a todos los FF,
debe utilizarse algún medio para controlar cuando un FF se dispare o
permanezca inalterado por un pulso de reloj. Estos se logran utilizando las
entradas J y K y se ilustra en la figura 1 para un contador MOD-16 de 4 bits.

Potrebbero piacerti anche