Sei sulla pagina 1di 6

DEPARTAMENTO DE ELÉCTRICA Y ELECTRÓNICA

CARRERA DE INGENIERÍA AUTOMATIZACIÓN Y CONTROL

CIRCUITOS DIGITALES

DISEÑO CONTADORES SINCRÓNICOS

INTEGRANTES:

CASTILLO RAHAM
DOCENTE:

ING. RAMIRO RÍOS

08 AGOSTO 2017

SANGOLQUI - ECUADOR
1. TEMA: DISEÑO DE UN CONTADOR MODO MÚLTIPLE CON CUENTA ASCENDENTE Y
DESCENDENTE

2. OBJETIVOS:
2.1 GENERAL
 Diseñar un contador modo múltiple mediante el uso de circuitos secuenciales
sincrónicos.
2.2 ESPECÍFICOS
 Realizar la selección de la acción sincronizada en el contador de acuerdo a la
tabla adjunta.
 Diseñar el contador ascendente y descendente con cuenta binaria y módulo
16.
3. CARACTERÍSTICAS
 El contador es capaz de realizar varias acciones sincronizadas a través de las entradas de
selección.
 En la selección (00) el contador deberá mantener su valor.
 En la selección (01) se debe mostrar a través de los displays una cuenta ascendente,
binario natural y de módulo 16.
 En la selección (10) el contador permitirá cargar a través de sus entradas paralelas el
número en el que se desea que inicie la cuenta.
 En la selección (11) se debe mostrar a través de los displays una cuenta descendente,
binario natural y de módulo 16.

4. TABLA DE REQUERIMIENTOS

S1 S0 Acción Sincronizada

0 0 Hold

0 1 Cuenta ASC/Binario Natural/N=16

1 0 Load

1 1 Cuenta DES/Binario Natural/N=16

Diagrama de Bloque (74161)

a b c d
CU L

74161

CK ̅̅̅̅̅̅̅̅̅
CLEAR
Contador Ascendente

 Modo de Cuenta: Ascendente


 Tipo de Cuenta: Binario Natural
 Módulo: N = 16

Diagrama de Bloques

a b c d
CU L

74161

CK ̅̅̅̅̅̅̅̅̅
CLEAR
A B C D

Declaración de Variables

 CU3: Bit más significativo de las unidades de las centésimas de segundo con ponderación
23.
 CU2: Bit significativo de las unidades de las centésimas de segundo con ponderación 22.
 CU1: Bit significativo de las unidades de las centésimas de segundo con ponderación 21.
 CU0: Bit menos significativo de las unidades de las centésimas de segundo con
ponderación 20.
Explicación del Circuito (bloque por bloque)

Entradas de Selección

Este bloque es el encargado de seleccionar la operación a efectuar de acuerdo a las condiciones


del problema, es decir (00) “Hold”, mantenemos el valor, (01) se realiza la cuenta de forma
ascendente, (10) “Load”, permite cargar un número de 4 bits a través de sus entradas paralelas,
mientras que en (11) se efectuará la cuenta en forma descendente.

Entradas de Carga Paralela

Este bloque te permite cargar un número de 4 bits, siempre y cuando el número de 2 bits
ingresado en las entradas de selección sea de 10 es decir (LOAD).

Circuito Combinacional Ascendente y Descendente con Multiplexores


En este bloque hemos utilizado multiplexores para realizar el circuito combinacional ascendente
y descendente, con la finalidad de reducir el tamaño del circuito, por tal motivo se ha utilizado
multiplexores 8 a 1 introduciendo una de sus variables. Para este diseño en particular se
introduce la variable (QA) que es la salida más significativa de nuestro elemento de memoria
conformado por flip flop tipo D.

Las salidas de los multiplexores del circuito combinacional serán conectas a las entradas de los
multiplexores de selección, considerando que en 01 la cuenta es ascendente y en 11 la cuenta es
descendente, es decir a las entradas (1 x 1) y (1 x 3) respectivamente.

Multiplexores de Selección

Este bloque conformado por multiplexores 74153 es controlado por las entradas de selección
(S1,S0), las mismas que reciben en su primera combinación (00) las salidas de nuestro elemento
de memoria (QA, QB, QC, QD) ya que se mantuvo la información. En su segunda combinación (01)
reciben las salidas del circuito combinacional realizado con mux con la cuenta ascendente , para
la combinación (10) el mux 74153 recibe la información de la carga paralela, mientras que en la
combinación (11) el mux 74153 recibe las salidas del circuito combinacional realizado con mux
con la cuenta descendente.

Elemento de Memoria (ff tipo D)


Para la realización de este contador modo multiple se empleó flip flops tipo D los cuales se
encuentran sincronizados y reciben en su entrada la salida de los multiplexores 74153.

La salidas del mux (U2) 1Y y 2Y serán conectadas de a las entradas de los flip flops U6:A y U6:B
respectivamente, mientras que las salidas del mux (U8) 1Y y 2Y serán conectadas de a las
entradas de los flip flops U6:A y U6:B respectivamente.

Visualización de la Cuenta

En este bloque se podrá visualizar por medio de diodos led la cuenta en binario natural del
contador modo múltiple, ya sea esta de modo ascendente como descendente.

Potrebbero piacerti anche