Sei sulla pagina 1di 6

ALARMA CON FLIP FLOPS

INSTITUTO TECNOLOGICO SUPERIOR DE POZA RICA


Laura Susana Fernández Zavala

David Orellan Loya

Zabdiel Rojas Reyes

Lizeth Alejandra Tirado Paredes

Jesus Arturo Vazquez Cruz

Resumen: Este proyecto tiene por


objetivo mostrar el manejo de una alarma
basada en configuración flip/flop y un
integrado 4093 de fácil adquisición.
También tenemos como censor una
fotocelda la cual al recibir la luz es
acoplada a una de las compuertas AND
la cual tiene como referencia las
resistencia de 10k y 1M, a la salida de
estas tenemos un led indicado de estado
mientras que el otro extremo es
conectado a otra NAND a cual mediante
el trimmer preset de 10K ajusta la
respuesta de disparo de la alarma la cual
es emitida por el pizo controlado por el
BC547B.

l. INTRODUCCION
COMO ALMACENADOR DE BITS
En esta figura podemos apreciar la
configuración de dos censores fotocelda Un visitable puede usarse para
y censores magnéticos con referencia almacenar un bit. La información
hacia positivo o negativo de acuerdo al contenida en muchos biestables puede
control que queramos dar al circuito representar el estado de un
secuenciador, el valor de un contador, un
carácter ASCII en la memoria de un siguiente y así sucesivamente. La salida
ordenador, o cualquier otra clase de final del conjunto considerado como una
información. Un registro es un grupo de cadena de salidas de todos los
celdas de almacenamiento binario biestables esel conteo en código binario
adecuadas para mantener información del número de ciclos en la primera
binaria. Un grupo de flip-flop constituye entrada de reloj hasta un máximo de 2n1
un registro, ya que cada flip-flop esuna donde nes el número de biestables
celda binaria capaz de almacenar un bit usados.Uno de los problemas con esta
de información. Un registro de n-bit tiene configuración de contador (ripple counter
un grupo de n flip-flop y es capaz de en inglés) es quela salida es
almacenar cualquier información binaria momentáneamente inválida mientras los
que contenga n bits. Además de los flip- cambios se propagan por la cadena justo
flop, un registro puede tener compuertas después de un flanco de reloj. Hay dos
combi nacional que realicen ciertas soluciones a este problema. La primera
tareas de procesamiento de datos. En su es muestrear la salida sólo cuando se
definición mas amplia, un registro consta sabe que esta es válida. La segunda,
de un grupo de flip-flop y compuertas que más compleja y ampliamente usada, es
efectúan una transición. Los flip- utilizar un tipo diferente de contador
flopmantienen la información binaria y las síncrono, que tiene una lógica más
compuertas controlan cuando y como se compleja para asegurar que todas las
transfiere información nueva al registro. salidas cambian en el mismo momento
predeterminado, aunque el precio a
pagar es la reducción de la frecuencia
máxima a la que puede funcionar. Una
cadena de biestables T como la descrita
anteriormente también sirve para la
división dela frecuencia de entrada entre
en , donde n es el número de biestables
entre la entrada y la última salida.

Figura:2 ALMACENADOR DE BITS

ll. COMPONENTES.
COMO CONTADOR
Integrado 4093:
El T es útil para contar. Una señal
repetitiva en la entrada de reloj hace que El 4093 tiene cuatro separada 2-input
el biestablecambie de estado por cada NAND Schmitt trigger que se puede
transición alto-bajo si su entrada T está a utilizar de forma independiente.
nivel 1. La salida de un biestable puede
conectarse a la entrada de reloj de la
Fotocelda

Es un componente electrónico cuya


resistencia disminuye con el aumento de
intensidad de luz incidente. Puede
también ser llamado fotorresistor,
fotoconductor, célula fotoeléctrica o
resistor dependiente de la luz, cuya
siglas, LDR, se originan de su nombre en
inglés light-dependent resistor. Su cuerpo
Figura:3 Configuración del Integrado 4093
está formado por una célula o celda y
dos patillas. En la siguiente imagen se
muestra su símbolo eléctrico.
Entradas típicas CMOS tienen un único
umbral. Si la tensión aplicada a la
entrada es menor que la mitad de la
El valor de resistencia eléctrica de un
tensión de alimentación, se cuenta como
LDR es bajo cuando hay luz incidiendo
un '0 ', mientras que si la tensión es más
en él (puede descender hasta 50 ohms) y
de la mitad de la tensión de alimentación,
muy alto cuando está a oscuras (varios
se cuenta como un '1'.
megaohmios).

Una entrada de disparador Schmitt tiene


Las células de sulfuro del cadmio se
dos umbrales diferentes. La mejor
basan en la capacidad del cadmio de
manera de entender cómo funciona este
variar su resistencia según la cantidad de
es investigar el comportamiento de un
luz que incide en la célula. Cuanto más
dispositivo disparador de Schmitt en un
luz incide, más baja es la resistencia. Las
circuito práctico. Usted va a probar una
células son también capaces de
de las puertas en el 4093 de la siguiente
reaccionar a una amplia gama de
manera:
frecuencias, incluyendo infrarrojo (IR), luz
visible, y ultravioleta (UV).

Fotocelda o fotorresistencia, cambia su


valor resistivo (Ohms) conforme a la
intensidad de luz. Mayor luz, menor
resistencia y viceversa..

La variación del valor de la resistencia


Figura:4 Entradas típicas CMOS
tiene cierto retardo, diferente si se pasa
de oscuro a iluminado o de iluminado a Compuerta AND
oscuro. Esto limita a no usar los LDR en
aplicaciones en las que la señal luminosa
varía con rapidez. El tiempo de respuesta Es una puerta lógica digital que
típico de un LDR está en el orden de una
implementa la conjunción lógica -se
décima de segundo. Esta lentitud da comporta de acuerdo a la tabla de
ventaja en algunas aplicaciones, ya que verdad mostrada a la derecha. Ésta
se filtran variaciones rápidas de entregará una salida ALTA (1),
iluminación que podrían hacer inestable
dependiendo de los valores de las
un sensor (ej. tubo fluorescente entradas, siendo este caso, al recibir solo
alimentado por corriente alterna). En valores altos en la puerta AND. Si alguna
otras aplicaciones (saber si es de día o de estas entradas no son ALTAS,
es de noche) la lentitud de la detección entonces se mostrará un valor de salida
no es importante. BAJA. En otro sentido, la función de la
Se fabrican en diversos tipos y pueden compuerta AND efectivamente encuentra
encontrarse en muchos artículos de el mínimo entre dos dígitos binarios, así
consumo, como por ejemplo en cámaras, como la función OR encuentra al
medidores de luz, relojes con radio, máximo.
alarmas de seguridad o sistemas de Se puede ver claramente que la salida X
encendido y apagado del alumbrado de solamente es "1" (1 lógico, nivel alto)
calles. cuando la entrada A como la entrada B
También se fabrican fotoconductores de están en "1". En otras palabras la salida
Ge:Cu que funcionan dentro de la gama X es igual a 1 cuando la entrada A y la
más baja "radiación infrarroja". entrada B son 1

Esta situación se representa en álgebra


booleana como: X = A·B o X = AB

Figura

Figura: 5 Fotocelda
Figura: 6 configuracion de la Compuerta AND
Una compuerta AND puede tener Compuerta NAND
muchas entradas. Una puerta AND de
múltiples entradas puede ser creada
conectando compuertas simples en serie. Una compuerta NAND es un
El problema de poner compuertas en dispositivo lógico que opera en forma
cascada, es que el tiempo de exactamente contraria a, una
propagación de la señal desde la entrada compuerta, AND, entregando una
hasta la salida, aumenta. Si se necesita salida baja cuando todas sus
una compuerta AND de 3 entradas y no entradas son altas y una salida alta
una hay disponible, es fácil crearla con mientras exista por lo menos un bajo
dos compuertas AND de 2 entradas en a cualquiera de ellas.
serie o cascada.
Considerar el diagrama de los
Se observa que la tabla de verdad símbolos lógicos de la fig. 12, una
correspondiente es similar a la mostrada puerta AND está conectada a un
anteriormente, solo que esta tiene 3 inversor. Las entradas A y B realizan
entradas, aunque su salida ALTA se la función AND y forma la expresión
cumple de la misma forma que la booleana A · B la puerta NOT invierte
anterior, siendo A, B y C, con valor 1. A · B a la derecha del inversor se
Se puede deducir que el tiempo de añade la barra de complementaron a
propagación de la señal de la entrada C la expresión booleana
es menor que los de las entradas A y B obteniéndose A · B = Y a este circuito
(Estas últimas deben propagarse por dos se denomina NOT-AND o NAND.
compuertas mientras que la entrada C se
propaga sólo por una compuerta).
De igual manera, se puede implementar
compuertas AND de 4 o más entradas.

Tabla de Verdad
Figura 8: Circuito equivalente de una compuerta
A B C X NAND

0 0 0 0
0 0 1 0
El símbolo lógico convencional para la
0 1 0 0 puerta se muestra en el diagrama de la
0 1 1 0 fig. 13 observar que el símbolo NAND es
símbolo AND con un pequeño círculo a la
1 0 0 0 salida. El círculo a veces se denomina
1 0 1 0 círculo inversor. Esta es una forma
simplificada de representar la puerta
1 1 0 0
NOT . la tabla de verdad describe la
1 1 1 1 operación exacta de la puerta lógica . la
tabla de la verdad para la puerta NAND
se ilustra en la tabla 8, observe como sus
Figura: 7 Tabla de verdad
salida son las inversas de las salidas de
la puerta AND .

Figura 9: Símbolo lógico de una compuerta NAND

Figura 10: Tabla de verdad de una compuerta


NAND de dos entradas

PROCEDIMIENTO