Sei sulla pagina 1di 10

Contenido

Introducción

Diseño Electrónico de Escalas de Integración y Algunas Familias


Escalas de Integración y Familias
Compuertas Familia RDL
Familia RTL
Luis Parraguez Familia DTL
Familia TTL
Sección de Sistemas Digitales y Control Familia CMOS
Departamento de Electricidad Características Generales
Ingeniería, Anzoátegui, UDO Comportamiento ante cambios de frecuencia
Capacidad de Salida (Fan Out)
Capacidad de Entrada (Fan In)
Niveles Lógicos
Tiempos
Otras Consideraciones y Características
Historia de los C.I.

¿Cómo es el comportamiento? Circuito Integrado (C.I.)

Vcc Vcc I Base semiconductora sobre la que se incorporan


componentes (transistores, diodos, etc.), para desarrollar
Rc Rc una o varias funciones.
Rb Vsal Rb Vsal

Corte Saturación
⇒ Vsal ≈ Vcc ⇒ Vsal = Vcesat ≈ 0V

Inversor
Escalas de Integración Familias

I Familia bipolar:
I RDL (Resistencia-Diodo)
Nombre Compuertas. x C.I.
I RTL (Resistencia-Transistor)

SSI (Pequeña) Comp < 10 I DTL (Diodo-Transistor)

I TTL (Transistor-Transistor)
MSI (Mediana) 10 ≤ Comp < 100 I ECL (Emisor Acoplado)

I HTL (Alto Umbral de Ruido)


LSI (Grande) 100 ≤ Comp < 10 000
I I2L (Inyección Integrada)

VLSI (Muy Grande) 10 000 ≤ Comp < 100 000 I Familia MOS:
ULSI (Ultra Grande) 100 000 ≤ Comp I PMOS (MOSFET de canal p)

I NMOS (MOSFET de canal n)

I CMOS (Simetría Complementaria)

And RDL Or RDL


x sal
Vcc y
x x
R sal
sal R
y x sal y
y
Inversor RTL Nor RTL
Vcc
Rc
Sal
x
Rb

¡ Lo vimos al Principio ! y
Rb

Nand RTL And RTL


Rc Vcc
Sal Rb Rc
Rb
x
Vcc x Sal
Rb
y
y
Vcc
Or RTL La Alarma en RTL
Vcc
H
Rb Rc R1 R2
R3 R4

x Sal A
P
y
V

Inversor DTL Nand DTL

+5 V +5 V

1 k˙ 1 k˙
4,7 k˙ 4,7 k˙
Z =X Z = X ∗Y
X X
Y
Nor DTL Inversor TTL (Dos versiones)
+5 V

+5 V 4 k˙ 1,6 k˙
+5 V
1 k˙
4,7 k˙ Z =X
Z = X +Y X
X
+5 V
4,7 k˙ +5 V
Y
4 k˙ 1,6 k˙ 130 ˙
Q1
Z =X
X
Q2
Q3
1 k˙

Nor TTL (Versión Simplificada) Nand TTL (Versión más real)


+5 V
+5 V +5 V
4 k˙ 4 k˙ 1,6 k˙ 130 ˙
1,6 k˙
+5 V
Z = X +Y Q1 Q4
X 4 k˙ X1
Q2 Z = X1·X2
X2
Q3
Y 1 k˙
Salida Totem-Pole Salida Colector Abierto
+5 V
+5 V

1,6 k˙ 130 ˙ 4 k˙ 1,6 k˙


Q1
Q4 Z = X oc
X
Q2 Q2
Q3
Q3
1 k˙
1 k˙

Inversor CMOS Inversor CMOS de tercer estado

Vdd

Vdd Vdd Vdd

PMOS
E
x x 0 1 1 0
x x , si E = 1
NMOS
Nor CMOS Nand CMOS

Vdd Vdd
Vdd

y x ∗y
x

x x +y
y

Comportamiento en Baja Frecuencia. Comportamiento en Alta Frecuencia.


Vcc Vcc

Rc Rc
Rb Vsal Rb Vsal
+ Q1 Q1
+
ve ve
− −
Capacidad de Salida (Fan Out) Capacidad de Entrada (Fan In)
a a

x
s1
y
w
s2
z

Niveles Lógicos Niveles Lógicos TTL


Vcc 5V
Vcc
Alto Alto 4V
VOHmin
Margen
VIHmin 3V
VOHmin
Transición Margen
VIHmin
2V
VILmax Transición
Margen VILmax
VOLmax Margen 1V
Bajo VOLmax
Bajo
Gnd
Gnd 0V
Tiempos de Transición Retraso de Propagación

tr t
f
tp t
LH p HL
I Tr : Tiempo de subida (del 10 % al 90 %)
I Tf : Tiempo de bajada (del 90 % al 10 %) I tpLH : Retraso de propagación Bajo → Alto
I tpHL : Retraso de propagación Alto → Bajo

Entradas "flotantes" Compuerta normal y con histéresis

Vcc
R x
x y sal
sal
y

Vcc

x R
y sal
x
y sal
Funciones de Transferencia Entrada con ruido

Historia de los C.I. y otras Familias Lógicas

¡Asignación para la casa!