Sei sulla pagina 1di 4

Diseño combinacional con Circuitos Integrados M.S.

DM74LS138 • DM74LS139
Decoder/Demultiplexer
Descripción General
Es un circuito integrado diseñado con altas prestaciones usado para decodificar memorias o enrutar datos, tiene pequeños
tiempos de retardo.
El 74LS138 es un decodificador de 3 a 8 lineas, con 3 entradas de selección y dos entradas de habilitación una activa en
bajo y otra en alto. Un decodificador a 24 lineas puede ser implementado sin inversores externos y un decodificador
invertido de 32 líneas. La entrada de habilitación puede ser utilizada para aplicaciones de demultiplexación.

El 74LS139 contiene dos decodificadores de 2 a 4 a en un solo integrado, la entrada de habilitación puede ser utilizada
como línea de datos para aplicaciones de demultiplexer.
DM74LS138 • DM74LS139

Connection Diagrams
DM74LS138 DM74LS139

Function Tables
DM74LS138 DM74LS139
Inputs Inputs
Outputs Outputs
Enable Select Enable Select
G1 G2 (Note 1) C B A YO Y1 Y2 Y3 Y4 Y5 Y6 Y7 G B A Y0 Y1 Y2 Y3
X H X X X H H H H H H H H H X X H H H H
L X X X X H H H H H H H H L L L L H H H
H L L L L L H H H H H H H L L H H L H H
H L L L H H L H H H H H H L H L H H L H
H L L H L H H L H H H H H L H H H H H L
H L L H H H H H L H H H H
H L H L L H H H H L H H H
H L H L H H H H H H L H HH HIGH Level L
LOW Level X Don’t
H L H H L H H H H H H L H
Care
H L H H H H H H H H H H L
Note 1: G2 G2A G2B

Logic Diagrams
DM74LS138 DM74LS139

By: Ing. Carlos Pillajo A. Sistemas Digitales


Diseño combinacional con Circuitos Integrados M.S.I

Circuito de Aplicación
1. Simular el circuito de la figura, habilitar el display 1 y probar los códigos BCD, luego
habilitar el display 2 y probar las entradas DCBA,

Elementos: 74LS138, 74LS47, 2 Display de ánodo común, 2 TBJ PNP


Llene las siguiente tabla:

X Y Z D C B A Diplay activo Número presentado


0 0 1 1 1 0 0
0 1 0 1 0 0 0
1 0 0 0 1 1 1
1 0 1 0 1 0 1
0 1 0 0 0 1 0
1 1 1 0 1 0 1
1 0 1 1 0 0 1
0 0 1 0 0 1 0

2. Dado que el decodificador 7442 (4 de 10 líneas), mostrar como se puede usar éste como
un decodificador 3 de 8 líneas (74138) con entrada de habilitación.
3. Proponer un circuito formado con C.I.'s 74LS138 para hacer un decodificador 4 a 16,
cuatro líneas de entrada que entregan en bajo una de 16 salidas.
4. Proponer un circuito formado con C.I.'s 74LS139 para hacer un decodificador 4 de 8,
cuatro líneas de entrada que entregan en bajo una de 16 salidas.
5. Proponer un circuito formado de C.I.´s 74LS139 para manejar dos display (similar a la
figura anterior pero con el 74LS139)

By: Ing. Carlos Pillajo A. Sistemas Digitales


Diseño combinacional con Circuitos Integrados M.S.I

CODIFICADORES DE PRIORIDAD
SN54 /74LS147 10-LINEAS-TO-4-LINEAS
SN54 /74LS148 8-LINEAS-TO-3-LINEAS
El SN54 / 74LS147 y el SN54 / 74LS148 son codificadores de prioridad. Ellos proveen prioridad a las líneas de
entrada y aseguran que solo estén activas las líneas codificadas Ambos elementos tienen datos de entrada y
salida los cuales son activos en nivel bajo.
El LS147 codifica 9 lineas a 4 en código BCD. La condición decimal ceo no require entrada porque se codifica
cuando todas las líneas son en alto.
El LS148 codifica 8 líneas a 3 lineas de binario a octal , provee circuito en cascada con las entradas Habilitadoras de
entrada y salida sin necesidad de circuitería externa.

By: Ing. Carlos Pillajo A. Sistemas Digitales


Diseño combinacional con Circuitos Integrados M.S.I

Circuito de Aplicación
Simule el siguiente circuito
1. Comprobar la tabla de verdad de funcionamiento del codificador 74148, reflejando también
el estado de sus entradas y salidas auxiliares.
2. Comprobar la tabla de verdad de funcionamiento del codificador 74147.
3. Basándonos en el 74148, construir un codificador binario de 16 entradas y 4 salidas, y
comprobar su tabla de verdad de funcionamiento.

4. Proponer el manejo de un teclado de teléfono (4Fx3C) utilizando el C.I. 74148.


5. Proponer el manejo de un teclado de teléfono (3Fx3C) utilizando el C.I. 74147.

By: Ing. Carlos Pillajo A. Sistemas Digitales

Potrebbero piacerti anche