Sei sulla pagina 1di 40

Jerarqua digital

plesicrona
Tecnologa para telefona

La jerarqua digital plesicrona[1]


abreviada como PDH, del ingls
Plesiochronous Digital Hierarchy[1] es una
tecnologa usada en telecomunicacin
tradicionalmente para telefona que
permite enviar varios canales telefnicos
sobre un mismo medio (ya sea cable
coaxial, radio o microondas) usando
tcnicas de multiplexacin por divisin de
tiempo y equipos digitales de transmisin.
Tambin puede enviarse sobre bra
ptica, aunque no est diseado para ello
y a veces se suele usar en este caso SDH
Synchronous Digital Hierarchy.
Fig. 1 Niveles de PDH

La jerarqua usada en Latinoamrica es la


misma de Europa que agrupa 30+2
canales de 64Kb/s para obtener 2048
kbit/s (E1). Luego multiplicando por 4
sucesivamente se obtiene jerarquas de
nivel superior con las velocidades de 8
Mbit/s (E2), 34 Mbit/s (E3) y 139 Mbit/s
(E4).

Introduccin
El trmino plesicrono se deriva del griego
plesio, cercano y chronos, tiempo, y se
reere al hecho de que las redes PDH
funcionan en un estado donde las
diferentes partes de la red estn casi, pero
no completamente sincronizadas. La
tecnologa PDH, por ello, permite la
transmisin de ujos de datos que,
nominalmente, estn funcionando a la
misma velocidad (bit rate), pero
permitiendo una cierta variacin alrededor
de la velocidad nominal gracias a la forma
en la que se construyen las tramas.

Principios de entramado y
multiplexacin PDH
En el sistema europeo, se tiene hasta
cinco jerarquas, como se puede observar
en la siguiente tabla.

Jerarqua Velocidad Canales Trama

E1 2048 Kbit/s 30 256 bits = 125 us

E2 8448 Kbit/s 120 848 bits = 100.38 us

E3 34368 Kbit/s 480 1536 bits = 44,7 us

E4 139264 Kbit/s 1920 2904 bits = 20.85 us

E5 564992 Kbit/s 7680 2688 bits = 4.7 us

Un equipo multiplicador digital recibe un


nmero N de seales numricas, llamadas
tributarios, que se presentan a su entrada
en paralelo y produciendo una seal digital
de mayor velocidad de informacin como
mnimo N veces superior a la de los
tributarios.

fm >= N ft
fm = frecuencia mltiplo.
ft = frecuencia de tributario.
Los tributarios de entrada debern estar
en fase y en igualdad de frecuencia entre
s, pero en realidad no es as sino que
tienen distinta fase entre s y variacin de
las frecuencias.

ft< = ft ft
fm = fm fm

A cada seal tributaria se le aaden unos


bits que se llaman de relleno o de
justicacin, y unos bits que se llaman de
control de justicacin, para que el
extremo receptor pueda distinguir los bits
que son de informacin y los que son de
relleno. Este proceso es conocido como
justicacin, y tiene por objeto absorber
las ligeras diferencias de frecuencia que
pueden presentar los distintos tributarios,
ya que pueden haberse constituido con
fuentes de reloj diferentes. De esta forma,
a los tributarios ms lentos es necesario
aadirles ms bits de relleno que a los
tributarios ms rpidos. En el extremo
receptor, los bits de relleno son
oportunamente reconocidos y cancelados
gracias a la informacin que transportan
consigo los bits de control de la
justicacin. En consecuencia, la
velocidad de la seal agregada es mayor
que la suma de las velocidades de las
seales tributarias.
fm > N ft ---> fm = (N ft) + fr
fr = frecuencia de los bits de
redundancia.

Jerarquas europea (E1),


norteamericana (T1) y
japonesa (J1)
PDH se basa en canales de 64 kbps. En
cada nivel de multiplexacin se van
aumentando el nmero de canales sobre
el medio fsico. Es por eso que las tramas
de distintos niveles tienen estructuras y
duraciones diferentes. Adems de los
canales de voz en cada trama viaja
informacin de control que se aade en
cada nivel de multiplexacin, por lo que el
nmero de canales transportados en
niveles superiores es mltiplo del
transportado en niveles inferiores, pero no
ocurre lo mismo con el rgimen binario.
Existen tres jerarquas PDH: la europea, la
norteamericana y la japonesa. La europea
usa la trama descrita en la norma G.732
de la UIT-T mientras que la
norteamericana y la japonesa se basan en
la trama descrita en G.733. Al ser tramas
diferentes habr casos en los que para
poder unir dos enlaces que usan diferente
norma haya que adaptar uno al otro, en
este caso siempre se convertir la trama
al usado por la jerarqua europea.
En la tabla que sigue se muestran los
distintos niveles de multiplexacin PDH
utilizados en Norteamrica (Estados
Unidos y Canad), Europa y Japn.

Norteamrica Europ
Nivel
Circuitoskbit/s DenominacinCircui
1 24 1544 (T1) 30
2 96 6312 (T2) 120
3 672 44736 (T3) 480
4 4032 274176 (T4) 1920

Los ujos de datos que llegan a los


multiplexores se les suele llamar como
tributarios, auentes o cargas del
mltiplex de orden superior la mayora de
las veces.
Jerarqua Europea (E1)
Posee las siguientes caractersticas:

Denida por la Recomendacin G.732


del UIT-T

Fig. 2 Estructura de Multitrama E1

Dene un conjunto de 32 ranuras o


intervalos de tiempo de 8 bits, cada uno
de 64 kbps.
Posee dos intervalos (0 y 16)
reservados para administracin y
sealizacin del canal, como muestra la
Figura 2.
Cada trama tiene una duracin de 125
s.
Los primeros 8 bits (TS0) de cada trama
forman el encabezado H, segn la
Recomendacin G.704 de UIT-T.
Los restantes bits pueden ser usados
para la transmisin de datos. (datos de
usuario), tienen una tasa de bits
disponible de 1984 kbps, equivalente a
31 canales de 64 kbps cada uno.
La ley de codicacin utilizada es la Ley
A especicada en la Recomendacin
G.711 que proporciona un ujo de datos
de 64 kbps.
Se permite una variacin, alrededor de la
velocidad exacta de 2,048 Mbps, de 50
ppm (partes por milln), lo que signica
que dos ujos diferentes de 2 Mbps
pueden ser aceptados a velocidades
ligeramente diferentes uno de otro.

Canal de Administracin TS0

Posee estas caractersticas:

Contiene los bits del encabezado de la


Recomendacin G.704.
Fig. 3 FAS (Palabra de alineacin de trama)

Se utiliza para enviar:


SincronizacinAlineamiento de
trama (FAS)
Informacin de supervisin del
enlace
Indicador de alarma remota
Vericacin de Redundancia cclica
(CRC)

Proceso de alineamiento de
trama
El alineamiento de la trama consiste en 8
bits que permiten el sincronismo del
receptor. Cuando se detectan con error 4
palabras consecutivas, se produce la
perdida el alineamiento de trama LOF; para
recuperar el alineamiento de la trama se
deben leer correctamente 3 palabras
consecutivas. En tanto dura la falta de
alineamiento, la seal de los ujos
tributarios se remplaza por una seal de
indicacin de alarma AIS consistente en
una secuencia de bits 1.

Canal de Sealizacin TS16


Existen dos formas genricas de enviar la
sealizacin de los canales de telefona en
el multiplexor E1:

1. Sealizacin por Canal Asociado (CAS):


proceso que requiere la disponibilidad de
un canal exclusivo para tareas de
sealizacin. Dene los protocolos que
deben establecerse entre usuarios para
los siguientes casos:
1. Cuando el usuario levanta el telfono.
2. Cuando uno de los usuarios empieza
a marcar el nmero.
3. Cuando el usuario llama, etc.
2. Sealizacin por Canal Comn CCS o
SS7: Es un conjunto de protocolos de
sealizacin telefnica empleado en la
mayor parte de redes telefnicas
mundiales, cuyo principal propsito es el
establecimiento y nalizacin de llamadas,
sin requerir la disposicin de un canal
exclusivo, liberando el TS16 en el caso del
E1.

rdenes jerrquicos
superiores (E2,E3,E4)
Nivel jerrquico E2

El nivel E2 generalmente es llamado


G.742.
Fig. 4 Estructura de trama PDH a 8448 kbit/s

El uso de este orden fue en un principio


para caminos digitales entre pases.
La tasa de bit nominal debe ser de 8448
kbit/s.
La trama consiste en 848 bits, 4
subtramas de 212 bit. Cada subtrama se
divide en 53 grupos de 4 bits.
Tiene 206 bits por cada tributario (E1) y
se puede apreciar en la Fig. 4.
Entrelaza 4 tributarios de distinta
velocidad (funcionamiento plesicrono)
dentro de la tolerancia de 50 ppm,
asignando a cada auente una
capacidad levemente superior a la real y
rellenar el exceso con bits de
justicacin (stufng ) que se eliminan
en el proceso de demultiplexacin.
Entrelazado de 4 auentes de entrada
cuya velocidad puede no ser
exactamente igual (funcionamiento
plesicrono) requiere entonces de la
aplicacin del proceso de Justicacin
Positiva. El mismo consiste en asignar a
cada auente una capacidad levemente
superior a la real y rellenar el exceso con
bits de justicacin que se eliminan en
el proceso de demultiplexacin.

rdenes jerrquicos superiores

El tercer y cuarto orden jerrquico son


una extensin del segundo orden,
debido a la similitud de tramas.
Se disponen de palabras de
alineamiento de trama al inicio de cada
organizacin de iguales caractersticas.
Se cuenta con una alarma para informar
al terminal remoto de la falta de
alineamiento local.
En resumen:

Equipo Mltiplex digital plesicrono de


2/8 Mbit/s: Equipo que en transmisin
combina 4 seales tributarias a 2,048
Mbit/s, de forma que a la salida se
obtiene una seal mltiplex de 8,448
Mbit/s. En recepcin lleva a cabo la
funcin complementaria.
Equipo Mltiplex digital plesicrono de
8/34 Mbit/s: Equipo que en transmisin
combina 4 tributarios de 8,448 Mbit/s,
de forma que a la salida se obtiene una
seal mltiplex de 34,368 Mbit/s. En
recepcin lleva a cabo la funcin
complementaria.
Equipo Mltiplex digital plesicrono de
34/140 Mbit/s: Equipo que en
transmisin combina 4 tributarios de
34,368 Mbit/s, de forma que a la salida
se obtiene una seal mltiplex de
139,264 Mbit/s. En recepcin lleva a
cabo la funcin complementaria.
Equipo Mltiplex digital plesicrono de
140/565 Mbit/s: Equipo que en
transmisin combina 4 tributarios de
139,264 Mbit/s, de forma que a la salida
se obtiene una seal mltiplex de
564,992 Mbit/s. En recepcin lleva a
cabo la funcin complementaria. No
est normalizado por la ITU-T. Tambin
se denomina mltiplex digital 4 x 140
Mbit/s.

Propiedades fsicas y
elctricas
Interfaces de Conexin

Las especicaciones elctricas para las


conexiones E1, E2, E3, etc, son distintas,
partiendo por las condiciones elctricas,
tipo de codicacin, tipo de interfaz entre
otros detalles.

Protocolo Capacidad Interfaz

E1 2 Mbit/s V.35, DB15

E2 8 Mbit/s No se comercializan(se utilizan enlaces E1 en paralelo)

E3 34 Mbit/s HSSI(High Speed Serial Interfaz)


Interfaz V.35: Es una combinacin de la
norma V.35 y la EIA 232. Todos los pines
de datos y de temporizacin se aaden a
la especicacin V.35 que son circuitos
balanceados y de bajo voltaje. Utilizado
para enlaces troncales E1 entre equipos
de conmutacin.
Interfaz DB15 a BNC: Diseada para
trabajar con equipos Cisco, proporciona
una interfaz de conexin E1.
Interfaz HSSI: La interfaz serial de alta
velocidad (HSSI, High-Speed Serial
Interface) admite velocidades de
transmisin de hasta 52 Mbps. La interfaz
HSSI se usa para conectar routers en las
LAN con las WAN mediante lneas de alta
velocidad como las lneas T3 E3.

Fig. 5 Interfaces PDH a) DB15 a BNC, b) V.35, c) HSSI

Interfaces elctricas

Interfaz E1 A 2048 Kbps:

En los puertos de entrada, presenta una


impedancia de 75 Ohms para
conexiones coaxiales y de 120 Ohms
para conexiones de pares simtricos.
Un margen de 12-18 dB en prdidas por
retorno a 3KHz.
El conductor exterior al par coaxial
deber conectarse a la red de tierra.

Interfaces E2, E3, E4:

Impedancia de entrada de 75 Ohms.


Margen de 6 a 8 dB en prdidas por
retorno a 12Khz (interfaz E2) y 51KHz
(interfaz E3).

Codicacin
Se presentan varios esquemas de
codicacin, sin embargo, para el caso del
estndar Europeo, el nico esquema de
codicacin empleado para todos los
niveles de jerarqua es el HDB3 a
excepcin del E4 que usa CMI.

Cdigo de Lnea HDB3 (Alta Densidad


Bipolar de 3 Ceros):

Admite hasta 3 ceros consecutivos,


invierte la polaridad en un 4. cero.
Alternan las polaridades para evitar la
componente continua.
Adecuado para transmisin a altas
velocidades.

Cdigo CMI (Coded mark inversin):


Permite una mnima componente
continua y un mximo nmero de
cambios de nivel.
Diseado para velocidades de 140 Mbps
de la jerarqua digital plesiocrona.

Deteccin de errores y
alarmas
Deteccin de errores

La deteccin de errores se ejecuta sobre la


secuencia de alineamiento de trama (TS0
de las tramas pares), de forma que el
receptor que ejecuta la medida compara la
secuencia recibida en este octeto con el
patrn.
Este mtodo es poco exhaustivo, pues
testea nicamente 8 bits de cada 512,
pero es el que se utiliza en ausencia de
implementacin de CRC.

La CRC por sus siglas en ingls, es un


mtodo de control de errores y una de sus
nalidades es el monitoreo de errores,
donde controla el BER de un enlace digital
de extremo a extremo, el cdigo CRC se
coloca al crear la trama y se mantiene con
ella hasta el nal donde el receptor la
analiza para ver si ocurri un error. El CRC
no es ms que un conjunto de bits de
paridad usados para el control de la tasa
de error.
Alarmas PDH

Prdida de seal (LOS)

La alarma en PDH denominada LOS (Loss


of signal), se dispara cuando el nivel de la
seal se encuentra por debajo de un BER
de 1 en 10, esto puede ocurrir cuando se
corta el cable de transmisin o existe
mucha atenuacin en la seal. La alarma
ser retirada cuando se detecten dos
tramas PDH y no nuevas seales de LOS.
Algunos criterios para la deteccin y
desaparicin de la seal de LOS segn la
norma G.775 son:
Se detecta una seal de LOS en una
interfaz de 64 kbps cuando se tiene una
ausencia de seal por un periodo de 31
us a 30 ms.
Se detecta una seal de LOS en una
interfaz de 2048 Kbps cuando se tiene
una ausencia de seal por un periodo de
5 us a 1 ms.
Se detecta una seal de LOS en una
interfaz de 8448 Kbps cuando se tiene
una ausencia de seal por un periodo de
1.2us a 1 ms.
Se detecta una seal de LOS en una
interfaz de 34368 Kbps cuando se tiene
una ausencia de seal por un periodo de
0.3us a 1 ms.
Se detecta una seal de LOS en una
interfaz de 139264 Kbps cuando se
tiene una ausencia de seal por un
periodo de 36ns a 1 ms.

En todos los casos, la alarma


desaparecer cuando se detecte la
transmisin de seales, el trmino de las
alarmas debe ser comunicado casi en el
mismo periodo sealado en la aparicin
de la alarma.

Seal indicadora de alarma (AIS)


La alarma denominada AIS (Alarm
Indication Signal) es una seal de
informacin caracterstica que poseen
todas las jerarquas SDH. Es generada
para remplazar el trco normal cuando
este contiene una condicin defectuosa
para indicar que el trco esta cado.
Algunos criterios para la deteccin y
desaparicin de la seal de AIS segn la
norma G.775 son:

Dos criterios diferentes para la


deteccin de AIS en una interfaz de 64
kbps:
La seal de 64 kbps contiene 5 o
menos ceros en una secuencia de
128 unos.
La seal de 64 kbps de unos sin
trama con una duracin de 15.6 ms
no debe contener ms de 0.20.1%
ceros.
Dos criterios diferentes para la
deteccin de AIS en una interfaz de
2048 kbps:
La seal de 2048 kbps contiene 2 o
menos ceros en una secuencia de
512 bits (250 us).
La seal de 64 kbps de unos sin
trama con una duracin de 0.5 ms
no debe contener ms de 0.20.1%
ceros.
La seal de entrada tiene 1 o
menos ceros en cada una de dos
periodos de tramas consecutivas
(512 bits por doble trama).

En todos los casos la alarma desaparece


cuando dos o menos zeros son
detectados en una secuencia de 3156 bits.

Remote Defect Indication (RDI)

La alarma denominada RDI


(RemoteDefectIndication) es una seal
que se enva al equipo transmisor cuando
se detectan alarmas como Lost of Frame,
Lost of Signal o AIS. Algunos criterios para
la deteccin y desaparicin de la seal de
RDI segn la norma G.775 son:
- Criterio para la deteccin de una alarma
RDI en un nivel TS-16:

La alarma se activa con un solo bit y


se congura como un 1 binario durante
un perodo de muestreo de 5ms. La
alarma desaparece cuando el bit y se
congura como un binario 0 durante un
periodo de muestreo de 5 ms.

- Criterio para la deteccin de una alarma


RDI en una interfaz de 2048 kbps:

La alarma se activa con un solo bit A


se congura como un 1 binario durante
un periodo de muestreo de 5 ms. La
alarma desaparece cuando el bit A se
congura como un binario 0 durante un
periodo de muestreo de 5 ms.

Limitaciones de PDH
El proceso de justicacin por una parte, y
por otra el hecho de que la temporizacin
vaya ligada a cada nivel jerrquico, hacen
que en la prctica sea imposible identicar
una seal de orden inferior dentro de un
ujo de orden superior sin demultiplexar
completamente la seal de lnea.

Uno de los mayores inconvenientes de la


demultiplexacin plesicrona es que una
vez formada la seal mltiplex, no es
posible extraer un tributario concreto sin
demultiplexar completamente la seal. En
el caso de un ujo de 140 Mbps,
suponiendo que en un punto intermedio se
desee extraer un canal a 2 Mbps es
necesario para ello recurrir a las
voluminosas y rgidas cadenas de
multiplexacin.

Las diferentes jerarquas plesicronas


existentes (americana, europea y
japonesa) hacen muy difcil el
interfuncionamiento. La escasa
normalizacin ha conducido a que los
cdigos de lnea, la modulacin o las
funciones de supervisin, sean especcas
de cada proveedor de telecomunicaciones,
de forma que equipos de diferentes
fabricantes son incompatibles entre s.

Vase tambin
Jerarqua digital sncrona (SDH)

Referencias
1. jerarqua digital plesicrona .
Diccionario Espaol de Ingeniera (1.0
edicin). Real Academia de Ingeniera de
Espaa. 2014. Consultado el 21 de mayo
de 2014.

Enlaces externos
Sitio ITU
Estndar ITU G.732 Caractersticas del
equipo mltiplex MIC primario que
funciona a 2048 kbit/s
Estndar ITU G.733 Caractersticas del
equipo mltiplex MIC primario que
funciona a 1544 kbit/s

Obtenido de
https://es.wikipedia.org/w/index.php?
title=Jerarqua_digital_plesicrona&oldid=1032067
57

ltima edicin hace 10 das por un

El contenido est disponible bajo la licencia CC BY-


SA 3.0 , salvo que se indique lo contrario.

Potrebbero piacerti anche