Sei sulla pagina 1di 5

FACULTAD DE INGENIERA

ESCUELA DE INGENIERIA INDUSTRIAL


CURSO DE ELECTRONICA Y ELECTRICIDAD

GUIA PRACTICA DE LABORATORIO N 8

COMPUERTAS LOGICAS DIGITALES

I. OBJETIVOS
A. Que el estudiante de ingeniera consolide sus conocimientos tericos sobre
compuertas lgicas digitales aprendiendo el manejo prctico de stas, para
su futura aplicacin en circuitos electrnicos de mayor complejidad.
B. Que el estudiante de ingeniera aprenda a interpretar y ejecutar guas de
procedimientos tcnicos para la ejecucin de trabajos prcticos, que le ser
de mucha utilidad en su futura vida profesional.
C. Que el estudiante de ingeniera se familiarizarse con los dispositivos lgicos
digitales TTL y sus caractersticas principales de funcionamiento, as como
con los instrumentos electrnicos de medicin.

II. INFORMACIN PRELIMINAR


A. Para utilizar circuitos integrados (IC) digitales es necesario realizar las
conexiones apropiadas en los terminales del circuito. Lo mas importante son
la alimentacin Vcc y tierra (GND). Estas conexiones son necesarias para
que los circuitos del encapsulado funcionen de manera correcta.
- En los dispositivos TTL, Vcc normalmente es de + 5V. En los circuitos
integrados CMOS, Vdd puede variar desde + 3V a +18V, aunque +5V es
el voltaje mas utilizado, cuando se emplean circuitos integrados CMOS
y TTL en el mismo circuito. La tierra es generalmente conectado al
negativo de la fuente.
- Nunca exceda el mximo voltaje absoluto indicado.
- Observe la correcta polaridad de la fuente para conectarla al IC.
- Apague la fuente antes de conectar o desconectar un dispositivo para
evitar voltajes transitorios elevados.
- No conecte las salidas de los IC directamente a tierra o Vcc.
- No aplique seal de entrada a los IC mientras la fuente este apagada.
- Consulte siempre el manual, ya que no todos los ICs tienen la misma
disposicin de pines
B. En los dispositivos estndar TTL los rangos de voltaje aceptables para los
niveles lgico 0 y1 son los que se indican en la figura 1(a). Un valor
lgico 0 es cualquier valor desde 0V hasta 0.8V, un valor lgico 1 es
cualquier valor entre 2v y 5v. Los voltajes que no se encuentran en este
rango son indeterminados y no deben emplearse como entradas a ningn
dispositivo TTL. Los fabricantes de IC no garantizan el funcionamiento de
un IC .TLL cuando los niveles de entrada se encuentran en el rango
indeterminado.
C. En la figura 1(b) se muestran los valores lgicos para los circuitos CMOS
que operan con Vdd = +5V. Los voltajes entre 0V y 1.5V se definen como el
nivel lgico 0, mientras que los que se encuentran entre 3.5V y 5V se
definen como el nivel lgico 1. El rango indeterminado incluye los voltajes
des 1.5V hasta 3.5V.
FACULTAD DE INGENIERA
ESCUELA DE INGENIERIA INDUSTRIAL
CURSO DE ELECTRONICA Y ELECTRICIDAD

5.0V........ Lgico 1 5V.


Lgico 1
3.5V..
Indeterminado
2.0V........ Indeterminado
1.5V.
Lgico 0
0.8V........
0V
0V.. Lgico 0 CMOS
TTL (b)
(a)
Fig.1

D. Una entrada de un IC que se deja sin conectar recibe el nombre de entrada


flotante.
Una entrada flotante en TTL, acta como un nivel lgico 1. En otras
palabras el IC responde como si la entrada estuviese conectada a un nivel
lgico ALTO(1). Esta caracterstica se emplea con frecuencia cuando se
realiza la prueba de un circuito TTL y aunque es correcto desde el punto de
vista lgico, no es recomendable en la practica, sobre todo en la etapa final
de diseo, ya que una entrada flotante en TTL tiene una gran
susceptibilidad para captar seales de ruido que pueden afectar de manera
adversa la operacin del dispositivo. Una entrada flotante en IC TTL tiene
un nivel entre 1.4V y 1.8V cuando se mide con un Multmetro u
osciloscopio. Aunque este nivel se encuentra en la regin de indeterminacin
para TTL, produce la misma respuesta que un lgico 1. Es de gran ayuda
estar consciente de esta caracterstica de entrada flotante de TTL cuando se
trata de detectar fallas en circuitos TTL. En los circuitos CMOS si una
entrada se deja flotando, los resultados pueden ser desastrosos. El IC puede
sobrecalentarse y a la larga destruirse a si mismo. Por esta razn todas las
entradas de un IC CMOS debe estar conectadas a un nivel lgico 0 o 1,
o a la salida de cualquier otro IC. La entrada flotante de un IC CMOS no
tiene un valor especifico de voltaje, mas bien acta en forma aleatoria a
medida que capta ruido. As la entrada flotante no acta como un lgico
1 o 0, y por lo tanto su efecto sobre la salida es impredecible . Algunas
veces la salida oscilar a consecuencia del ruido captado por la entrada
flotante. Tenga en cuenta siempre lo siguiente:
- Si hay puertas sin usar, conecte las entradas a un nivel tal que consuma
la mnima potencia y no oscila (Salidas TTL deben estar en 1).
- Conecte las entradas libres o flotantes a High (1) o Low (0), donde sea
apropiado.
E. No conecte la salida de diferentes dispositivos juntos, excepto aquellos que
tienen salida de colector abierto.
F. Las Puertas Bsicas son:
- El inversor (NOT) - El NOR
- El OR - El NAND
- El AND

III EQUIPAMIENTO:
FACULTAD DE INGENIERA
ESCUELA DE INGENIERIA INDUSTRIAL
CURSO DE ELECTRONICA Y ELECTRICIDAD

- (01)IC SN7400
- (01)IC SN7404
- (01)IC SN7408
- (01)IC SN7428
- (01)IC SN7432
- (01)Protoboard
- (01)Multmetro Digital
- (01) Fuente de alimentacin
- Cables de interconexin.

IV PROCEDIMIENTO:
A. Implementacin y medicin de compuertas digitales TTL independientes
Procedimiento de medicin:
(1). Implemente el circuito de la figura 1a.
(2). Conectar los niveles lgicos a las entradas A y B
(3) Ingresar todas las condiciones posibles
(4) Mida el nivel de voltaje en el punto C y complete la tabla 1a.
(5) Repita el procedimiento anterior (puntos del 1 al 4) para el caso de los
circuitos 2a, 3a, 4a y 5a.

1. Compuerta digital NAND


Tabla 1a
A B C(volt) C (niv. Log)
0 0
0 1
1 0
1 1
Fig. 1a

2. Compuerta digital NOT Tabla 2a


A C(volt) C (niv. Log)
0
1
Fig. 2a

3. Compuerta digital AND Tabla 3a

A B C(volt) C (niv. Log)


0 0
0 1
1 0
1 1
Fig. 3a

4. Compuerta digital NOR


Tabla 4a
FACULTAD DE INGENIERA
ESCUELA DE INGENIERIA INDUSTRIAL
CURSO DE ELECTRONICA Y ELECTRICIDAD

A B C(volt) C (niv. Log)


0 0
0 1
1 0
1 1

Fig. 4a

5. Compuerta digital OR

Tabla 5a

A B C(volt) C (niv. Log)


0 0
0 1
1 0
1 1

Fig 5a

B. Implementacin y medicin de Circuitos digitales con Compuertas Tpicas


Procedimiento de medicin
(1) Instala los circuitos de la figura 6a.
(2) Conecte los niveles lgicos a las entradas y obtenga la tabla de verdad
para todas las combinaciones descritas.
(3) Indique que funcin lgica representa. Llenar la tabla 6a
(4) Instale los circuitos de la figura 7a.
(5) Repita el paso 2 y llene la tabla 7a.
(6) Con los IC disponibles implemente un circuito a su criterio y obtenga su
tabla de verdad. Realice el anlisis respectivo.

Tabla 6a
A B C D(Volt) D (niv. Log)
Tabla 0 0 0
3.1 0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Fig. 6a
FACULTAD DE INGENIERA
ESCUELA DE INGENIERIA INDUSTRIAL
CURSO DE ELECTRONICA Y ELECTRICIDAD

Tabla 7a

A B C D(Volt) D(niv. Log)


0 0 0
0 0 1
0 1 0
0 1 1
1 0 0
1 0 1
1 1 0
1 1 1

Fig. 7a

V. INFORME DEL LABORATORIO


1. MARCO TEORICO
Establezca un marco terico explicando en forma detallada el
funcionamiento de las compuertas lgicas y ponga ejemplos con diagramas
de bloques y diagramas circuitales sobre sus aplicaciones ms tpicas en el
mundo tcnico industrial.
2. MEDICIONES REALIZADAS EN LABORATORIO
Considerar los cuadros de mediciones trabajados en el Laboratorio, as como
los clculos tericos de stos.
3. SOLUCION DEL CUESTIONARIO
a. Cmo se comporta un pin no conectado de un I.C. Porque?
b. Qu es FAN IN y FAN OUT? Defina y explique con ejemplos.
c. Explique detalladamente las caractersticas y funcionamiento de la familia
TTL y de la familia CMOS.
d. De cuatro ejemplos de aplicaciones de las compuertas lgicas y explique
su funcionamiento
e. Implemente 10 circuitos con tres y cuatro entradas lgicas y encuentre su
tabla de verdad, con su consecuente funcin lgica.

4. OBSERVACIONES

5. CONCLUSIONES

Potrebbero piacerti anche