Sei sulla pagina 1di 1

MARZO 2015 1

Obtencion de las curvas I V y V t del buffer


inversor 74LVC04A para el modelo IBIS v3.2
Luis A. Rodrguez, Instituto Nacional de Astrofsica Optica y Electronica (INAOE)

ResumenEl objeto de este trabajo es obtener las curvas I V


y V t del buffer inversor 74LVC04A que son necesarias para
la realizacion del modelo IBIS.

I. D ESARROLLO

E N general, la realizacion del modelo IBIS v3.2 requie-


re obtener los parametros del empaquetado (R PKG ,
L PKG , C PKG , C COMP ) , las curvas I V (P ULLDOWN ,
P ULLUP ), las curvas de las estructuras ESD (P OWER C LAMP,
GND C LAMP ), y las tablas V t (R ISING WAVEFORM ,
FALLING WAVEFORM ). Sin embargo, en el caso de un driver
de salida de dos estados como el buffer 74LVC04A, es posible
omitir las curvas de las estructuras ESD, ya que los efectos Figura 1: Estructura del modelo IBIS para un driver de salida.
de dichas estructuras estan incluidas en las tablas I V ;
debido a la imposibilidad de aislar los diodos para su medicion
o simulacion. Para la obtencion del conjunto de tablas, la
simulacion se llevo a cabo en ADS, tomando como referencia
el modelo IBIS del fabricante del buffer antes mencionado.

II. A N ALISIS DE RESULTADOS


En la Figura 1 se ilustra la estructura el modelo IBIS para un
driver de salida, en el cual, las curvas P ULLDOWN y P ULLUP
contienen la informacion de los efectos de las estructuras ESD
(P OWER C LAMP y GND C LAMP).
En la Figura 2 se muestran las curvas I V del trasnsistor
P ULLDOWN encendido (salida en estado bajo), y la del
transistor P ULLUP encendido (salida en estado alto). Sobre
las curvas obtenidas se trazaron las rectas de carga respectivas Figura 2: I en funcion de V de los dispositivos P ULLDOWN
para adquirir VOL = 630mV y VOH = 2430mV . y P ULLUP del buffer 74LVC04A con las respectivas rectas de
En la Figura 2 se graficaron las cuatro curvas de V t con carga (RLOAD = 50).
objeto de encontrar el conjunto de tablas R ISING WAVEFORM
y FALLING WAVEFORM con referencia a GN D y V cc,
respectivamente. En esta Figura se observa que el tiempo de
encendido y apagado de los transistores es de 1,15ns.

III. C ONCLUSIONES
En los buffer de salida solo es necesario dos conjuntos de
tablas (transistor P ULLDOWN encendido y transistor P ULLUP
encendido) en el caso de las tablas I V ; y para las tablas
V t, cuatro conjuntos de curvas, Figura 3. Por otro lado,
se observo que el voltaje VOH es definido por el transistor
P ULLUP, y VOL por el transistor P ULLDOWN. Finalmente, el
modelo IBIS es usado principalmente en analisis de crosstalk,
ringing, overshoot, desacoplamiento de impedancias, reflexio-
nes, etc., ya que es 25X mas rapido que SPICE. Figura 3: Cuatro curvas V t del buffer inversor 74LVC04A
y los tiempos de encendido y apagado de los transistores.

Potrebbero piacerti anche