Sei sulla pagina 1di 2

Ao Del Buen Servicio Al

ciuDADAno

Docente:

Fiestas Bancayan Hctor Wilmer.

Curso:

Arquitectura del computador.

Tema:

Evolucin de la Memoria Cach.

Alumna:

Socola Suarez Mara Elicet.

Ciclo:

IX.

Carrera:

Ing. De Sistemas.

2017
Tarea N 8 - II UNIDAD
- Realizar una lnea de tiempo con la evolucin de la Memoria Cach.

- Posea 32 KB de El 20 de noviembre de
memoria cach de 2000 sale al mercado el
El 10 de abril de 1989 Dos caches on chip,
uno para datos y primer nivel, repartida Pentium 4,
aparece el Intel 80486DX, de
otro para en 16 KB para datos y microprocesador de
nuevo con tecnologa de 32
instrucciones.
bits y como novedad principal Tamao de cada otros 16 KB para sptima generacin, con
con la incorporacin del cach cache: 8 Kbytes
de nivel 1 (L1) en el propio Tamao de lnea:
chip. 32 bytes
Organizacin
Estas caractersticas aceleran asociativa de 4-vas
enormemente la transferencia
INTEL 80486 DX
INTEL PENTIUM
INTEL PENTIUM II INTEL PENTIUM IV
1989 - 1997 1993
1997 2000

1993 1994 1994 1994

POWER PC 601 POWER PC 603 POWER PC 604 POWER PC 620

Dos caches on-chip, una para Dos caches on-chip, Dos caches on- chip,
Cache on-chip de 32
Kbytes datos y otra para instrucciones una para datos y otra una para datos y otra
Tamao de lnea: 32 Tamao de cada cache: 8 Kbytes para instrucciones para instrucciones
bytes Tamao de lnea: 32 bytes Tamao de cada Tamao de cada
Organizacin Organizacin asociativa de vas cache: 16 Kbytes cache: 32 Kbytes
asociativa de 8-vas (organizacin del cache ms simple Tamao de lnea: Tamao de lnea: 64
que en el 601 pero un 32bytes bytes
procesador ms fuerte) Organizacin Organizacin asociativa
asociativa de 4-vas de 8-vas

Potrebbero piacerti anche