Sei sulla pagina 1di 8

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

Facultad de Ingeniera Electrnica y Elctrica


E.A.P. Ingeniera Electrnica

Laboratorio de Circuitos Digitales I

Informe Previo N 1

TEMA : Niveles de Voltaje TTL, Circuitos Lgicos

bsicos, Habilitacin e inhabilitacin

CURSO : Circuitos Digitales I

DOCENTE : Ing. Casimiro Pariasca, scar

ESTUDIANTE : Obregn Tinoco, Julio Andrs

CDIGO : 12190105

SEMESTRE : 2014 I

Lima, Abril de 2014


UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

INFORME PREVIO N 1 CIRCUITOS DIGITALES I

1. Concepto de sistema analgico y digital. Seal analgica y digital.


Sistema Digital. Combinacin de dispositivos diseados para manipular
informacin lgica o cantidades fsicas que se representan en forma digital, es
decir, las cantidades slo pueden tener valores discretos.
Sistema Analgico. Contiene dispositivos que manipulan cantidades fsicas que se
representan en forma analgica, en este sistema las cantidades pueden variar sobre
un intervalo continuo de valores.
Seal analgica. Voltaje o corriente que representa informacin cuyos valores
varan sobre un intervalo continuo.
Seal digital. Informacin lgica o cantidad fsica que se representa en forma
digital. Seal elctrica con dos estados, alto y bajo.

2. Circuitos lgicos integrados: TTL y CMOS. Definir los niveles de voltaje: V IH,
VOL, VIL, VOH.
Circuitos Lgicos CMOS (Metal xido Semiconductor Complementario)
La tecnologa CMOS es la ms utilizada actualmente para la construccin de
circuitos integrados digitales, como las compuertas, hasta los circuitos como las
memorias y los microprocesadores. La tensin nominal de alimentacin de los
circuitos CMOS son +5 V y +3,3 V.
Niveles Lgicos CMOS
En la figura se muestran las tensiones VIL, VIH, VOL, VOH vlidas para los
dispositivos CMOS de nivel +5 VDC.

Familia TTL (Lgica de Transistor - Transistor)


Esta fue la primera familia de xito comercial, se utiliz entre 1965 y 1985. Los
circuitos TTL utilizan transistores bipolares y algunas resistencias de polarizacin.
La tensin nominal de alimentacin de los circuitos TTL son 5 VDC.

INFORME PREVIO N 1 2
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

Niveles Lgicos TTL


En el estudio de los circuitos lgicos, existen cuatro especificaciones lgicos
diferentes: VIL, VIH, VOL y VOH.
En los circuitos TTL, VIL es la tensin de entrada vlida para el rango 0 a 0.8 V que
representa un nivel lgico 0 (BAJO). El rango de tensin VIH representa la
tensiones vlidas de un 1 lgico entre 2 y 5 V.
El rango de valores 0.8 a 2 V determina un funcionamiento no predecible, por lo
tanto estos valores no son permitidos.

3. lgebra de Boole. Definiciones y postulados.


LGEBRA DE BOOLE.
A mediados del siglo XIX, George Boole, filsofo y matemtico se bas en el
sistema binario de numeracin, es decir, tomando como nicos elementos el cero y
el uno lgico. Este sistema establece una serie de propiedades, postulados y
teoremas respecto de la suma y el producto para operaciones con las funciones
lgicas. Con todo esto se consigue que la resolucin de problemas con
automatismos electrnicos sea mucho ms sencilla.
Propiedades.

Postulados.

INFORME PREVIO N 1 3
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

Teoremas.

4. Funciones y circuitos lgicos bsicos. Tablas de verdad y smbolos.

FUNCIN INVERSORA.
La salida es lo contrario de la entrada. Es la negacin lgica.

FUNCIN AND.
Responde a la funcin que da como resultado a su salida el producto lgico, es decir,
slo dar uno a su salida si todas las entradas estn a uno tambin.

FUNCIN NAND.
Esta funcin es la complementaria de la AND, de manera que slo cuando todas las
entradas valen uno la salida es cero.

INFORME PREVIO N 1 4
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

FUNCIN OR.
Responde a la funcin que da como resultado a su salida la suma lgica, es decir,
dar uno a su salida siempre que alguna de las entradas est a uno.

FUNCIN NOR.
Es la funcin complementaria de la OR, de manera que slo valdr uno la salida
cuando todas las entradas estn a cero.

FUNCIN OR-EXCLUSIVA.
Se dice que es una funcin generadora de paridad par, ya que da a su salida uno
cuando el nmero de unos en sus entradas es impar.

FUNCIN NOR-EXCLUSIVA.
Se dice que es una funcin generadora de paridad impar, ya que da a su salida uno
cuando el nmero de unos en sus entradas es par.

INFORME PREVIO N 1 5
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

5. Habilitacion/inhabilitacin para el control de datos.


Cada una de las compuertas lgicas bsicas puede utilizarse para controlar el paso
de una seal lgica de entrada hacia la salida.
El nivel lgico en la entrada de control determinar se la seal de entrada est
habilitada para legar a la salida o deshabilitada para que no pueda llegar a la
salida.
Habilitacin
A .B F
A 0 1 0
F=A 0 1 0
B=1 1 1 1
1 1 1

A +B F
A 0 0 0
F=A 0 0 0
B=0 1 0 1
1 0 1

A .B F
A 0 1 1
F=A 0 1 1
B=1 1 1 0
1 1 0
A +B F
A 0 0 1
F=A 0 0 1
B=0 1 0 0
1 0 0

Inhabilitacin
A .B F
A 0 0 0
F=0 0 0 0
B=0 1 0 0
1 0 0

A +B F
A 0 1 1
F=1 0 1 1
B=1 1 1 1
1 1 1

A .B F
A 0 0 1
F=1 0 0 1
B=0 1 0 1
1 0 1

A +B F
A 0 1 0
F=0
B=1 0 1 0
1 1 0
1 1 0

INFORME PREVIO N 1 6
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

6. Mediante lgebra de Boole, Implementar tericamente utilizando solo circuitos


NAND un circuito que simule un:
inversor Compuerta XOR de dos entradas
Compuerta OR de dos entradas Compuerta NOR de dos entradas
Compuerta AND de dos entradas Compuerta NAND de tres entradas

La compuerta lgica NAND se dice que es una compuerta universal porque


cualquier sistema digital puede implementarse con ella.

Inversor

Compuerta AND de dos entradas

Compuerta OR de dos entradas

Compuerta XOR de dos entradas

INFORME PREVIO N 1 7
Ing. scar Casimiro Pariasca
UNMSM FIEE LABORATORIO CIRCUITOS DIGITALES I

Compuerta NOR de dos entradas


A
A

A+B
B
. B
A =A+B

B

Compuerta NAND de tres entradas

A. B


A. B. C
C

INFORME PREVIO N 1 8
Ing. scar Casimiro Pariasca

Potrebbero piacerti anche