Sei sulla pagina 1di 3

UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas

Procesamiento Digital de Seales Semestre I-2017

PROYECTO DE PROCESAMIENTO DIGITAL


DE SEALES: FILTROS USANDO
INTEGRADOR-GANANCIA-SUMA
Sanjins Mendieta Franklin
Zepita Carlos
Paralelo 1, Martes 1615:-18:45
8 de Junio del 2017

1. Introduccin integrador con ganancia 1, con este


propsito se utiliz el siguiente circuito:
En el presente trabajo se muestra una
aplicacin del modelo integrador
ganancia suma en filtros bsicos de
primer orden como ser pasa bajos y pasa
altos. Para este propsito se us el
programa Multisim.

2. Procesamiento de diseo
Como se sabe, el circuito integrador
ganancia suma se presenta de la siguiente
manera: Figura 1 Integrador de ganancia -1
En esta figura se puede apreciar el
integrador del circuito.
Luego se debe saber cmo hacer el
sumador tal como se muestra en la
siguiente figura:

Figura 1 Circuito integrador ganancia


suma
Como se puede apreciar en la figura 1, el
integrador ganancia suma consta de n
integradores, 2n amplificadores y 2 sumas
Para hacer el circuito integrador ganancia
suma, se debe disear primero el
UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Procesamiento Digital de Seales Semestre I-2017

Figura 2 Sumador mediante Donde:


amplificadores operacionales
A es la amplificacin
En esta figura se puede observar el
sumador donde se us resistencias de 1K, Ra es la primera resistencia
adems se puede ver que, debido a la
Rb es la segunda resistencia
salida invertida del sumador, se us un
amplificador inversor. Para saber cmo aplicar el integrador
ganancia suma en los filtros, se us las
Adems, se debe saber cmo hacer el
funciones de transferencia de cada filtro
amplificador de tal manera que el diseo
tal que:
esta en la siguiente figura:
Pasa bajos:

Funcin de transferencia

() =
+

Entonces:

()( + ) = ()

+ =
Figura 3 Amplificador de ganancia
Tal que:

= 2

Se prueba con 300 Hz de corte


Para hallar el valor de las resistencias y
capacitores en el integrador, se plante el Pasa alto:
uso de un capacitor de 47uF, tal que:
Funcin de transferencia:

() =
1 +
=

Entonces:
6
= 47 10
()( + ) = ()
= 21
+ =
En las fases de ganancia, para sacar la
ganancia, se reemplaz el capacitor por Tal que:
una resistencia y se aplic:
= 2

= Se prueba con 300 Hz de corte

UNIVERSIDAD CATOLICA BOLIVIANA SAN PABLO Facultad de Ciencias Exactas
Procesamiento Digital de Seales Semestre I-2017

3. Prueba del diseo


En el diseo, se implement el integrador
ganancia suma tal que:

Figura 3 Pasa alto en integrador ganancia


suma
Adems se puede observar que es una
etapa de integracin tal que:
1
=1
0
Figura 2 Pasa bajos en integrador
ganancia suma 1 = 0 = 1,9
Como se puede apreciar en el bode plotter, 0 = 1
el circuito sigue un comportamiento de
filtro pasa bajos, adems cabe destacar 1 = 0
que el rectngulo azul es la fase de
sumador, el rectngulo rojo es la fase de Como se puede apreciar en el bode plotter,
integrador y los rectngulos verdes son la el circuito sigue un comportamiento de
fase de amplificacin, tambin no se us filtro pasa alto hasta cierta frecuencia
otra fase de suma debido a que slo haba donde cae de picada, adems cabe
una seal de salida. destacar que el rectngulo azul es la fase
de sumador, el rectngulo rojo es la fase
Adems se puede observar que es una de integrador y los rectngulos verdes son
etapa de integracin tal que: la fase de amplificacin, tambin no se
us otra fase de suma debido a que slo
1 haba una seal de salida y que para
=1
0 mayor comodidad una fase de
amplificacin est colocada a la izquierda.
1 = 1 = 0 = 1,9

0 = 0
4. Conclusiones
Como se pudo apreciar, se puede
representar filtros en el integrador
ganancia suma, pero se debe asegurar si
es una buena idea o no ya que todos los
dispositivos pudieron ser achicados en un
amplificador operacional (filtro digital),
adems se puede observar un error en
frecuencias altas (alrededor de 140KHz)
que no se sabe las causas.

Potrebbero piacerti anche