Sei sulla pagina 1di 42

TPS92515x 2-A, controlador Buck LED con FET de canal N integrado, sensor de

corriente de alto lado y shunt FET PWM Capacidad de regulacin

1 Caractersticas

Calificado AEC-Q100 Grado 1

FET de canal N interno integrado de 290 m (tpico)

Rango de tensin de entrada: - TPS92515x: 5,5 V a 42 V - TPS92515HVx: 5,5


V a 65 V - Funcionamiento Abajo a 5,15 V despus del arranque

Comparador de la corriente de pico de alta compensacin baja

Corriente media constante, hasta 2 A Lmite de corriente de ciclo por ciclo


inherente

Mltiples mtodos de atenuacin

- 10.000: 1 Shunt PWM rango de atenuacin

- 1000: 1 PWM rango de atenuacin

- 200: 1 Gama de atenuacin analgica

Control de Tiempo de Apagado Constante Simple

- Sin Compensacin de Loop

- Respuesta rpida a los transitorios

Paquete HVSSOP trmicamente mejorado

Proteccin trmica integrada

2 Aplicaciones

Iluminacin Automotriz: Faros AFS matriciales con conmutacin LED, DRL, haz
alto / bajo, niebla, trasero, seal de giro, marcador lateral, mercado de
posventa

Iluminacin Industrial: Automatizacin de Fbrica, Tiempo de Vuelo (TOF),


Electrodomsticos, Iluminacin para Minoristas, Visin e Inspeccin de la
Mquina, Emergencia, Salida y / o Iluminacin de Seguridad, Iluminacin
Mdica, Iluminacin de Escenario y rea

Iluminacin de la industria agrcola, marina y pesada


Regulacin del FET de Shunt de Alto Contraste

3 Descripcin

La familia de dispositivos TPS92515 son reguladores de conmutacin


monolticos compactos que integran un MOSFET de N-Canales de baja
resistencia. Los dispositivos estn destinados a aplicaciones de iluminacin LED
de alto brillo donde la eficiencia, el ancho de banda elevado, PWM y / o el
oscurecimiento analgico y el tamao pequeo son importantes.

El regulador funciona utilizando un control de intensidad de pico de tiempo de


desconexin constante. La operacin es simple: despus de un tiempo de
apagado basado en la tensin de salida, comienza un tiempo de encendido. El
tiempo de conexin finaliza una vez que se alcanza el umbral de intensidad de
pico del inductor. El dispositivo TPS92515 puede configurarse para mantener
una ondulacin pico a pico constante durante los perodos de ENCENDIDO y
APAGADO de un ciclo de atenuacin FET de derivacin. Esto es ideal para
mantener una respuesta lineal en toda la gama de atenuacin FET de
derivacin.

La exactitud del estado estacionario se ve favorecida por la inclusin de un


comparador de alto-lado de baja compensacin. La corriente del LED se puede
modular usando Analog o PWM oscurecimiento, o ambos simultneamente.
Otras caractersticas incluyen UVLO, operacin amplia de voltaje de entrada,
operacin inherente del LED abierto y gama amplia de la temperatura de
funcionamiento con parada termal.

Los dispositivos TPS92515 y TPS92515-Q1 tienen un rango de entrada


operacional de hasta 42 V. El TPS92515HV y el TPS92515HV-Q1 ofrecen
opciones de alto voltaje con un rango de entrada de hasta 65 V. Todos estn
disponibles en un paquete HVSSOP de 10 pines mejorado trmicamente.

Diseo de filtros EMI

El filtro EMI de entrada consiste en un filtro PI de modo diferencial formado por


los condensadores de entrada (C7-C10) y el inductor de entrada (L1). El ruido
de modo comn en la entrada es atenuado por las perlas de ferrita (L3 y L4),
que presentan una baja resistencia DC, pero presentan una alta resistencia a
altas frecuencias donde el ruido en modo comn es el ms comn. El filtro de
ruido de modo diferencial en la salida suele ser suprimido por los
condensadores de salida, suponiendo que se usan cermicas de baja ESR como
en este diseo. Para atenuar el ruido comn de alta frecuencia en la salida, los
inductores L5 y L6 se colocan en serie con LED + y LED-. Para obtener ms
informacin sobre el diseo del filtro EMI, consulte los nmeros de literatura de
TI SNVA489 y SNVA538.
8 Descripcin detallada

8.1 Informacin general

El TPS92515 es un regulador histrico de MOSFET (monoltico NFET) interno de


canal N, regulador de buck. La operacin histertica permite un ancho de
banda de control alto y es ideal para aplicaciones de matriz de FET y LED de
derivacin (red LED de conmutacin de serie). El sentido de corriente
diferencial de lado alto con baja tensin de umbral ajustable a travs de un
divisor de 10: 1, proporciona un excelente mtodo para regular la corriente de
salida manteniendo al mismo tiempo una alta eficiencia del sistema. El
dispositivo utiliza una arquitectura de tiempo de desconexin controlada
(COFT) para permitir que el convertidor funcione tanto en modo de conduccin
continua (CCM) como en modo de conduccin discontinua (DCM) sin
compensacin de bucle de control externo y proporciona una corriente
inherente de ciclo por ciclo lmite.
El umbral de deteccin de corriente ajustable proporciona la capacidad de
atenuacin analgica de la intensidad del LED en toda la gama y la entrada de
atenuacin PWM permite el control de atenuacin PWM de alta frecuencia que
no requiere componentes externos. Las opciones de configuracin permiten
una fcil implementacin de la atenuacin externa FET de derivacin. Consulte
tambin la seccin Condicin de salida OFF-Timer, Shunt FET Dimming o
Shunted Output Condition.

El dispositivo no limita internamente la mxima corriente de LED promedio


alcanzable. Tiene un lmite trmico basado en la temperatura mxima de la
unin. La temperatura de unin mxima es una funcin de los puntos de
funcionamiento del sistema (eficiencia, temperatura ambiente, gestin
trmica), opciones de componentes y frecuencia de conmutacin. Esta
funcionalidad permite al dispositivo proporcionar corrientes constantes de
hasta 1 A en una amplia variedad de aplicaciones y hasta 2 A en un
subconjunto de aplicaciones ms pequeo. Este simple regulador contiene
todas las caractersticas necesarias para implementar un controlador LED de
alto rendimiento, verstil y de alta eficiencia.

8.3 Descripcin de la funcin


8.3.1 Operacin general

El TPS92515 funciona usando un tiempo de desconexin constante de


intensidad de pico, como se describe en la Figura 11. Dos estados dictan el
control FET de lado alto. El interruptor se enciende y permanece encendido
hasta que se alcanza la corriente pico programada. La corriente de pico se
controla supervisando el voltaje a travs de la resistencia de deteccin. Cuando
la cada de tensin es mayor que el umbral programado, se alcanza la corriente
de pico y el interruptor se pone en OFF, lo que inicia el periodo de tiempo de
APAGADO. A continuacin, se carga un condensador en el pasador COFF a
travs de una resistencia conectada a la salida. Cuando el voltaje del pin COFF
alcanza el umbral de 1 V (tpico), el tiempo de apagado finaliza. El condensador
de pines COFF se restablece y el interruptor principal se enciende y comienza
el ciclo siguiente.

Aunque comnmente se denomina tiempo de desconexin constante, la


tensin de control de tiempo de desconexin se deriva normalmente de la
tensin de salida. Esta conexin garantiza una ondulacin constante de pico a
pico. Para mantener una ondulacin constante sobre varias tensiones de
entrada y salida, el tiempo de desconexin del convertidor se hace ms corto o
ms largo dando como resultado un cambio de frecuencia. Si la tensin de
entrada y la tensin de salida son relativamente constantes, la frecuencia
tambin permanece constante. Si cambia la tensin de entrada o la tensin de
salida, cambia la frecuencia. Para una tensin de entrada fija, el dispositivo
funciona a la frecuencia mxima con un ciclo de trabajo del 50% y la frecuencia
se reduce a medida que el ciclo de trabajo se hace ms corto o ms largo. En la
Figura 12 se muestra una representacin grfica. Para una tensin de salida fija
(VLED), la frecuencia es siempre la mxima a la tensin de entrada ms alta,
como se muestra en la Figura 13.

Haciendo el tiempo de desconexin proporcional a la tensin de salida, es


posible ilustrar cmo se puede extraer VLED de la ecuacin de corriente de
salida. Cuando VLED >> VOFT, la ondulacin de salida se puede definir como
se muestra en la Ecuacin 1.

Cuando VLED> 10 V, utilice la ecuacin de clculo ILED 4. La seccin


Procedimiento de diseo detallado describe un ejemplo de diseo que utiliza la
ecuacin ms detallada. Un VLED> 10 V asegura una rampa de carga lineal por
debajo de 1 V. Si VLED <10 V, utilice la Ecuacin 5 que considera la
caracterstica de carga exponencial.
Debido a que el mtodo de control se basa en umbrales para controlar el
interruptor principal, las compensaciones y los retrasos tambin deben
considerarse al examinar la precisin de salida. La ecuacin ILED puede
ampliarse para incluir estas fuentes de error como se muestra en la ecuacin 6.
Las ecuaciones ILED incluyen varios componentes pasivos, por lo que es
importante considerar la tolerancia de cada componente. El parmetro
VCST_Offset es la variacin del umbral VCST entre los valores tpico y mximo
o mnimo, tal como se define en la tabla Caractersticas elctricas.

8.3.2 Comparador de deteccin de corriente

Un comparador, dos resistencias y una fuente de corriente crean un bloque de


circuito de deteccin de corriente de pico. Consulte el Diagrama de bloques
funcionales para obtener ms detalles. Una fuente de corriente controlada por
VIADJ dibuja una corriente a travs de una resistencia en serie con un
comparador, forzando un desplazamiento proporcional. La resistencia en la
fuente de corriente (10R) y en serie con el comparador (R) se dimensionan con
una relacin de 10: 1. Esta relacin permite un prctico rango de voltaje de
operacin para el pin IADJ y mantiene un pequeo voltaje de deteccin de
corriente para bajas prdidas y menos impacto en la eficiencia.

El ciclo ON comienza con el desplazamiento en posicin a travs de IADJ a


travs de la resistencia R en el pin VIN. Cuando la corriente se eleva lo
suficiente para crear un voltaje a travs del resistor de deteccin para que
coincida con el desplazamiento, el comparador se dispara. El final del perodo
de tiempo de inicio inicia un ciclo de tiempo de APAGADO.

La resistencia al rastreo puede tener un impacto en la precisin, por lo que se


debe tener cuidado al enrutar los rastreos al VIN y CSN desde el resistor de
deteccin. Debido a que el valor de la resistencia de deteccin es tpicamente
en mili-ohmios, use una conexin kelvin corta a CSN y coloque la resistencia de
deteccin lo ms cerca posible de VIN.

8.3.3 Temporizador de apagado

El tiempo de desconexin del convertidor se controla a travs del pin COFF. La


tensin de salida carga un condensador a 1 V a travs de una resistencia
creando un retardo. Derivar el tiempo de desconexin de la tensin de salida
crea una rampa que representa la corriente del inductor. Si no se puede usar la
tensin de salida, se puede implementar otra fuente fija de voltaje para crear
un tiempo de desconexin verdaderamente constante. Sin embargo, esta
configuracin reduce la precisin de la corriente de salida.

Cuando se habilita el dispositivo por primera vez (cuando VCC se eleva por
encima del umbral de bloqueo por subtensin VCC), se desactiva el
desplegable del pin COFF, permitiendo que se acumule un voltaje en el
condensador COFF. Al mismo tiempo, se inicia el temporizador de apagado
mximo. Si la fuente de tensin est suficientemente por encima del umbral de
1 V, la rampa se vuelve lineal y se aproxima a la corriente del inductor. Si se
alcanza el umbral COFF nominal de 1 V, o si la duracin del tiempo de carga
del condensador COFF es mayor que tOFF (mx.) (El temporizador mximo de
desconexin expira), se inicia un ciclo de conmutacin. El temporizador alcanza
el tiempo de desconexin mximo durante la puesta en marcha cuando la
salida est completamente descargada o cuando la compensacin FET de
derivacin y el shunt FET shuntan la salida durante el perodo requerido. La
ecuacin 7 calcula ROFF para un tiempo OFF deseado.

8.3.4 Temporizador de Desconexin, Shunt FET Regulacin o Condicin de


Salida Shunt

El tiempo de desconexin se deriva del voltaje de salida para crear una


ondulacin constante del inductor.

Una ondulacin constante del inductor garantiza la linealidad cuando se


oscurece. Cuando el mtodo de atenuacin seleccionado requiere que la salida
est en cortocircuito, (shunt FET o Switched Matrix approach) es necesario
derivar la rampa de tiempo OFF desde una fuente alternativa. Cuando la salida
se desva, la tensin de salida se vuelve muy baja y posiblemente inferior al
voltaje de umbral del temporizador OFF de 1 V. Si esto ocurre, el temporizador
de desconexin no puede dispararse y el tiempo de desconexin alcanza el
tiempo mximo de desconexin antes de volver a encender el interruptor. El
sistema es capaz de operar en este modo, pero no es posible la ondulacin
constante de la corriente del inductor y la oscilacin lineal-FET. Para evitar esta
situacin, VCC puede utilizarse como una fuente paralela para cargar el
condensador COFF y mantener una ondulacin constante incluso cuando la
salida est en cortocircuito. Esto asegura una linealidad de atenuacin precisa.
Consulte la Figura 14 para obtener informacin sobre la conexin.

No se recomienda aplicar alimentacin al circuito del temporizador OFF


mientras el pin VIN no est alimentado. El dispositivo incluye un diodo interno
entre el pin COFF y el pin VCC. Si el pin COFF recibe potencia sin que se aplique
voltaje de entrada (VIN), el voltaje del pin VCC podra ser tirado
inadvertidamente y hacer que el dispositivo intente el funcionamiento. Este
intento podra afectar negativamente la aplicacin si no se desea esta
operacin.

Descripcin de la funcin (continuacin)

Seleccionar el valor para ROOF 2 es un proceso de dos pasos. El primer paso es


calcular el tiempo de desconexin requerido cuando la salida es derivada (tOF-
Shunt).

El valor de ROFF1 se convierte en el valor previamente calculado de ROFF. El


resultado de estos clculos produce una corriente de inductor que mantiene el
mismo valor de CC cuando se desva o cuando no se desva como se muestra
en la Figura 15.
8.3.5 MOSFET de canal N interno

Integrado en el TPS92515 es un MOSFET de canal N de baja resistencia (RDS


(on)). Es importante tener en cuenta la resistencia especificada en la tabla de
caractersticas elctricas para la tensin y temperatura del convertidor, ya que
la resistencia real para un punto de funcionamiento determinado afecta la
eficiencia y el punto de transicin a la desercin cuando se opera a corrientes
elevadas. Un elemento de deteccin para circuitos de apagado trmico se ha
situado cerca del FET interno para ayudar mejor a la proteccin parcial.

8.3.5.1 Abandono

El TPS92515 puede funcionar con seguridad incluso cuando la tensin de


entrada entra en la zona de desecho. Cuando el VIN se aproxima a VLED, IL-
PP cae a un nivel mucho ms bajo que durante el funcionamiento normal.
Debido a que la corriente de salida media se basa en la Ecuacin 10, a medida
que IL-PP se hace ms pequea, la corriente promedio tiende a aumentar. La
cantidad de incremento depende del valor de IL-PP utilizado en el diseo. Si el
rendimiento de la desercin es una preocupacin, se puede mejorar el
rendimiento disminuyendo el parmetro de diseo IL-PP.

Descripcin de la funcin (continuacin)

8.3.6 Regulador interno VCC y bloqueo de subtensin (UVLO)


El dispositivo incorpora un regulador lineal para generar la tensin VCC de 5 V
(tpica). El voltaje de salida del VCC se monitorea para implementar la
proteccin de bloqueo por subtensin (UVLO). Los umbrales UVLO son fijos y no
se pueden ajustar. El dispositivo ha sido diseado para suministrar corriente
para el funcionamiento del dispositivo, as como alimentacin adicional para
circuitera externa. Si se requiere un riel de 5 V en una aplicacin, el dispositivo
puede permitir la extraccin de hasta 500 A adems de la carga del
dispositivo. Se recomienda una capacitancia de 1 F o 10 la capacitancia
BOOT a un mximo de 10 F. El dispositivo requiere un desacoplamiento de
entrada adecuado para reducir la ondulacin VIN-PP para obtener el mejor
rendimiento de voltaje de alimentacin VCC. VIN-PP no debe exceder el 10%
de la tensin de entrada VIN o 2 V, la que sea menor.

8.3.7 Entrada de ajuste analgico

El pin de ajuste analgico (IADJ) proporciona la referencia para el punto de


disparo de corriente de pico. Mediante el uso de un divisor 10: 1 interno, se
crea un rango ms amplio y un control ms fino del umbral de deteccin de
corriente de pico. Por ejemplo, la aplicacin de 2,2 V al pin IADJ crea un punto
de disparo de 220 mV, de intensidad de pico. El voltaje de sentido inferior
tambin disminuye las prdidas de potencia (V2 / R) en la resistencia de
deteccin. Hay un lmite inferior prctico para la eleccin de voltaje de pin de
IADJ debido a no idealidades de circuito. Por ejemplo, el uso de VIADJ = 0,5 V
da como resultado una tensin de sentido de 50 mV, lo que no permite un
funcionamiento preciso.

8.3.7.1 Abrazadera de pasador IADJ

El pin IADJ incorpora una abrazadera interna de 2,4 V. Un rea de inexactitud


en el voltaje de la punta de la rodilla de la abrazadera requiere que el
diseador considere cmo mitigar esta situacin al seleccionar un voltaje de la
clavija IADJ. El mtodo ms preciso es aplicar 2,2 V al pasador IADJ, lo que le
permite permanecer por debajo del rea de tensin del punto de rodilla de la
abrazadera. Si no se dispone de una referencia externa precisa de 2,2 V (o
inferior), utilice el siguiente mtodo de control ms preciso, que es la
abrazadera interna. El mtodo menos preciso usa un divisor de resistencia en
el pin VCC. La seccin Analog and PWM Dimming - Normalized Results and
Comparison (Resultados normalizados y comparacin) incluye los resultados
analgicos de oscurecimiento analgico.

Descripcin de la funcin (continuacin)

8.3.7.2 Caracterstica de la pinza del pasador IADJ

La figura 16 muestra la caracterizacin de sujecin. La figura 28 muestra una


medicin de la aplicacin. La traduccin es sencilla, con la excepcin del rea
de voltaje de la punta de rodilla. Para voltajes 2.2 V, el voltaje de deteccin
de corriente de pico de VIN a CSN es igual a VIADJ / 10. Para voltajes 2,4 V el
voltaje es igual a 240 mV. Para el rea 2.2 VIADJ 2,4 el voltaje se aproxima
a VIADJ / 10, pero vara ligeramente ms que las otras regiones de operacin.

Descripcin de la funcin (continuacin)

8.3.7.3 Ajustes analgicos (Pin IADJ) Mtodos de control

Esta seccin describe varias configuraciones de mtodos de control de ajuste


analgico (IADJ).
8.3.7.4 Notas sobre el mtodo de control del IADJ

La conexin directa del pin IADJ a VCC es sencilla y es la implementacin


autnoma ms precisa.

El uso de un circuito divisor de resistencias puede reducir el voltaje de


deteccin y mejorar la eficiencia si las corrientes de salida del convertidor son
altas. El trade-off es una variacin incrementada en el voltaje mximo de
disparo. Tenga en cuenta que tambin hay limitaciones prcticas a cmo baja
el voltaje de sentido puede ser y mantener una precisin razonable.

El mtodo simple de plegado trmico dimensiona el divisor para ajustar el


voltaje IADJ por encima de 2,4 V. Este mtodo utiliza la abrazadera interna
cuando no se requiere el plegado trmico y establece el voltaje IADJ por debajo
de 2,4 V cuando se requiere un repliegue. Haga coincidir la temperatura
caracterstica del termistor con la segunda resistencia en el divisor. Como
alternativa, utilice un termistor de coeficiente de temperatura positivo (PTC)
como resistencia superior en el divisor.

Mediante el uso de un microcontrolador para controlar la salida de


temporizacin, se puede controlar el ciclo de servicio y filtrar el voltaje y
conectarlo al pin IADJ. Utilice un polo de filtro de 1/10 de la frecuencia de
conmutacin de salida del pin de control del microcontrolador o use R 1 k y
C 4,7 F como punto de partida.

Simplemente aada un condensador al pasador IADJ y calce la constante R-C


para producir el tiempo de inicio suave deseado. Considere la corriente mxima
cuando VIADJ = 2.4 V.

Para obtener la mxima precisin, utilice una referencia externa de alta


precisin y encindala desde el VCC TPS92515 si es necesario. Se puede
utilizar un diodo Zener de 1% o 2%, un dispositivo TL431 o un circuito de
referencia de precisin existente.

8.3.8 Proteccin trmica

El dispositivo TPS92515 incorpora circuitos de proteccin trmica. Si la


almohadilla trmica TPS92515 no est soldada o no est soldada
correctamente, el dispositivo alcanza prematuramente la temperatura de
apagado trmico. Utilice la inspeccin de rayos X o algn otro medio para
verificar la soldadura de la almohadilla trmica del dispositivo para asegurar el
montaje correcto.

Dos elementos de deteccin internos garantizan una medicin adecuada de la


temperatura a travs de la matriz. Un elemento sensor est situado cerca del
FET interno. El otro elemento sensor est situado cerca del regulador VCC.
Disipacin de potencia el FET y el regulador interno contribuyen ms al
aumento de la temperatura del dispositivo.

Cuando la temperatura del dispositivo alcanza el nivel de parada trmica en el


punto de deteccin FET, el FET de lado alto y el regulador interno se desactivan
y la conmutacin se detiene. Cuando se alcanza la temperatura de parada
trmica en el punto de deteccin del regulador, el regulador VCC se desactiva y
la conmutacin se detiene cuando VCC cae por debajo del nivel VCCUVLO. En
ambos casos, despus de que el dispositivo baja 10 C (tpico) de la
temperatura de disparo, se reanuda la operacin normal.

8.3.8.1 Corriente mxima de salida y temperatura de conexin


Al igual que con todos los controladores y reguladores de convertidores de
potencia, deben considerarse lmites prcticos a los mximos de especificacin
para cada aplicacin. Por ejemplo, no es posible operar el TPS92515 con una
frecuencia de conmutacin de 1 MHz, corriente de salida de 2 A, a una
temperatura ambiente de 125 C y mantenerse dentro de los lmites
operativos. Los factores de conversin y el entorno deben ser considerados.
Esta seccin describe dos escenarios de conversin con diferentes condiciones
operativas que daran como resultado aproximadamente la misma temperatura
de unin. En cada caso, todos los factores de prdida de potencia se combinan
para desarrollar la temperatura de unin del dispositivo.

La Figura 24 describe un diseo con la mitad de la corriente de salida y una


frecuencia de conmutacin ms baja comparada con la mostrada en la Figura
23. Sin embargo, el diseo mostrado en la Figura 24 tiene una temperatura
ambiente ms alta, VIN ms alto y una carga VCC externa adicional,
temperatura. La Tabla 2 enumera las compensaciones y el impacto en la
temperatura. En general, las aplicaciones que requieren una corriente alta (2 A)
o una frecuencia de conmutacin alta (> 1 MHz) proporcionan niveles de
temperatura ambiente mximos reducidos
8.3.9 Estimacin relativa de la temperatura de la unin

Los factores dominantes de prdida de potencia predicen la temperatura de la


unin. Estas ecuaciones ofrecen una estimacin de la temperatura del
dispositivo para el uso de considerar diferentes escenarios de conversin.
Aadiendo las prdidas y utilizando la impedancia trmica del dispositivo, se
puede predecir una temperatura. En este caso consideramos prdidas internas
al dispositivo: Prdida de conduccin en el MOSFET, una estimacin de
prdidas de conmutacin y prdidas de Icq.
Mediante la ampliacin de los trminos de una estimacin se puede calcular
utilizando la ecuacin 12. La ecuacin 12 es una buena prediccin en un diseo
y disposicin similar a la EVM ordenable. Si otras fuentes de aumento de calor
estn situadas cerca del TPS92515, la temperatura del dispositivo tambin
aumentar en consecuencia.

8.3.10 BOOT y BOOT UVLO

El TPS92515 contiene circuitera para asegurar el funcionamiento correcto del


MOSFET interno. Normalmente un condensador atado al nodo de conmutacin
(clavija SW) y un diodo conectado al suministro VCC alimentan el pin BOOT.
Cada vez que el diodo conduce corriente, se crea una trayectoria desde el pin
VCC para cargar el condensador BOOT. La conexin permite que el capacitor
BOOT flote con el voltaje del nodo de conmutacin y la fuente FET interna.
Cada vez que el diodo de conmutacin principal conduce la corriente, el nodo
de conmutacin cae a una cada de diodo bajo tierra. Esto crea una ruta para
que el condensador de arranque se cargue en aproximadamente 150 ns o
menos. Una capacitancia BOOT tpica de 0,1 F puede mantener el estado ON
del FET durante aproximadamente 5 ms. Esta sincronizacin permite ciclos de
conversin de >> 99%. Siempre que el voltaje de la BOTA alcance un nivel que
no permita el FET apropiado que se enciende, el FET del alto-lado se apagar.

Aunque el regulador VCC interno tpicamente suministra energa a los circuitos


de la unidad BOOT, esa energa puede ser suministrada por una fuente externa
adecuada. Utilice esta configuracin para ahorrar la disipacin de energa en el
dispositivo y para bajar la temperatura de la unin. Asegrese de que la fuente
externa no supere los 5 V y que pueda suministrar una corriente media
adecuada igual o superior a 3 10-9 fSW.

8.3.10.1 Condiciones de puesta en marcha, BOOT-UVLO y


preacondicionamiento

Si se produce una condicin de precarga (existe un voltaje en la salida en el


encendido), un bloqueo de subtensin resultante del pin BOOT activa una
desconexin interna de 5 mA (tpica). El pulldown reduce el tiempo necesario
para que la tensin de salida sea lo suficientemente baja como para cargar el
condensador BOOT y comenzar a funcionar. El dispositivo activa este fuerte
pulldown cada vez que se produce un bloqueo por subtensin del pin BOOT. Sin
embargo, en la mayora de las situaciones el encendido del diodo hace la
mayor parte del trabajo para reducir el voltaje del nodo del conmutador. El
pulldown no actuar como un FET sncrono.

8.3.11 PWM (UVLO y Enable)

Si no se necesita un control de atenuacin PWM o ON / OFF en la aplicacin, el


pin debe estar atado a VCC. El perno debe estar atado por encima de 1 V si se
desea el funcionamiento.

PWM atenuacin se puede lograr mediante el pin PWM. Se debe utilizar una
seal por encima de 1 V (tpica) y por debajo de 900 mV (tpica) cuando se
mide en el pin PWM. Tambin se pueden utilizar rangos de frecuencia PWM
estndar (100 Hz a 2 kHz). Cuando se utilizan frecuencias ms altas, los
retardos de PWM a la puerta se encienden y se apagan pueden comenzar a
limitar el ciclo de trabajo alcanzable.
Por ejemplo, el retardo PWM a puerta (encender + apagar 100 ns) y el
tiempo para mover el conmutador hacia arriba y hacia abajo
(aproximadamente 100 ns) suman aproximadamente 200 ns.

Por ejemplo, si se desea una frecuencia PWM de 10 kHz con un periodo de 100
s, el ciclo de trabajo mnimo es de 200 ns / 100 s = 0,2%. Esto a veces se
conoce como "oscurecimiento de 500: 1". A medida que la anchura de la seal
PWM se hace ms pequea, el tiempo ON y OFF del convertidor son
controlados eventualmente directamente por la seal de entrada PWM. Por
ejemplo, si el tiempo de conexin de PWM es ms corto que el tiempo natural
requerido natural del convertidor, la propia seal PWM se convierte en la seal
de control para el conmutador de lado alto. El pin PWM activa un pulldown
dbil, como se muestra en la Figura 25. Debido a que el pin PWM tambin es
UVLO (bloqueo por subtensin y habilitacin del dispositivo), cuando se baja,
es necesario asegurar que la salida est 100% desactivada. El controlador FET
de lado alto tiene un pequeo camino de fuga a la salida. Aunque muy
pequeas (<< 100A), las LEDs podran brillar si no se eliminaba la corriente.
El pulldown de 100 A (tpico) se activa y se mantiene en ON mientras PWM
est bajo y garantiza que no se emita luz.

8.3.11.1 Uso de PWM para la proteccin UVLO (Bloqueo de subtensin)

Cuando el pin de PWM excede el umbral de 1 V (tpico), el dispositivo activa


una histresis fija de 100 mV (tpica) y una histresis ajustable basada en una
fuente de corriente interna (IPWM (uvlo-hys)). Esta funcionalidad proporciona
inmunidad al ruido al control PWM y ajuste a la histresis UVLO. Los dos
umbrales se pueden disear como se describe en la seccin de Resistores de
programacin UVLO.

8.3.11.1.1 Resistores de programacin UVLO

El valor de las resistencias R2 y R3 establece el nivel de bloqueo de subtensin


como se muestra en la Figura 26. Incluya un nivel pequeo de capacitancia
(aproximadamente 0,1 F) en el pin UVLO para la inmunidad al ruido. Si la
aplicacin no requiere una operacin de desconexin (operacin cuando VIN se
aproxima a VLED), un nivel UVLO permite que no se produzca ninguna
conmutacin hasta que haya una tensin de entrada adecuada disponible.
Seleccione la cantidad deseada de histresis de voltaje y el umbral de
activacin deseado (VIN-RISE_THRESHOLD). Debido a la pequea cantidad de
histresis de voltaje fijo y corriente de histresis fija, algunas combinaciones de
umbrales de encendido y apagado no son posibles. Si el clculo resulta en
valores cero o negativos, las combinaciones seleccionadas no son posibles.
Despus de seleccionar un punto de activacin y la cantidad deseada de
histresis de tensin (VHYST), utilice la Ecuacin 13 y la Ecuacin 14 para
calcular R3 y R2.

8.3.11.2 Uso de PWM para habilitacin controlada digitalmente

Si se utiliza el pin PWM para proporcionar y habilitar la funcin, asegrese de


que la velocidad del borde de la seal es adecuada (<100 ns) cuando se mide
en el pin del PWM del dispositivo para evitar que el dispositivo se encienda y se
apague cuando el nivel pase a travs de 1 V Regin umbral. Si el borde es
demasiado lento o si el nivel alto no est adecuadamente por encima del
umbral de 1 V, puede necesitarse un pequeo condensador en el pasador PWM
para evitar ciclos de encendido y apagado al pasar por esta regin.

8.3.11.3 UVLO: VIN, VCC y BOOT UVLO

El TPS92515 contiene 3 bloqueos internos de bajo voltaje que deben ser


satisfechos para que el dispositivo funcione: VIN UVLO asegura un voltaje
adecuado para alimentar el comparador del lado alto. VCC UVLO garantiza que
los rieles internos son adecuados para que el dispositivo funcione, y el BOOT
UVLO garantiza una operacin adecuada del FET de alto lado y una operacin
de cada suave. Todos los UVLO funcionan de forma independiente y
automtica. En condiciones normales de funcionamiento, no requieren ninguna
atencin especfica del usuario.

8.3.11.4 Regulacin analgica y PWM - Resultados normalizados y comparacin

Cuando la seal aplicada PWM es menor que el perodo de ciclo de


conmutacin y cae durante un tiempo de desconexin, no tiene ningn
impacto sobre la corriente para ese ciclo, ya que el interruptor ya est
apagado. Esta situacin se puede evitar aumentando la frecuencia de
conmutacin. Shunt FET PWM atenuacin evita este problema. El ajuste de
corriente que mantiene una ondulacin constante cuando se desva (vea la
seccin de Temporizacin OFF, Shunt FET Dimming o Shunted Condition), crea
una relacin lineal con el ciclo de trabajo FET del shunt PWM y la corriente de
salida promedio. Shunt FET PWM atenuacin puede superar PWM atenuacin
como se caracteriza en la Figura 27 a la Figura 29, pero es ms complicado de
implementar.

Otro efecto sobre la linealidad puede ocurrir cuando se utiliza la funcin de


atenuacin analgica.

El modo de conduccin discontinuo (DCM) ocurre cuando la corriente del


inductor alcanza 0 A durante cada ciclo. Cuando el dispositivo entra en DCM, la
corriente de salida ya no es la corriente de pico menos la mitad de la
ondulacin. El rango lineal se puede extender bajando la ondulacin, IL-PP. Si
el sistema est siendo controlado digitalmente, el voltaje del pin IADJ aplicado
se puede ajustar cuando se sabe que se produce el funcionamiento DCM. En
cualquier caso, se alcanza finalmente un lmite inferior cuando la tensin de
umbral de pico medida es aproximadamente <50 mV. En este punto, el error
de desplazamiento se convierte en una porcin significativa de la tensin de
punto de disparo de corriente de pico que se est midiendo.
9 Aplicacin e implementacin

NOTA La informacin en las siguientes secciones de aplicaciones no forma


parte de la especificacin del componente de TI, y TI no garantiza su exactitud
o integridad. Los clientes de TI son responsables de determinar la idoneidad de
los componentes para sus propsitos. Los clientes deben validar y probar su
implementacin de diseo para confirmar la funcionalidad del sistema.

9.1 Informacin sobre la solicitud

El regulador de corriente BPS TPS92515 es adecuado para la implementacin


de controladores LED reductores. Esta seccin presenta un proceso de diseo
simplificado para un controlador de LED con las siguientes especificaciones:

Topologa del convertidor Buck


Tensin de entrada: 65 V Tensin de salida: 22 V (7 LEDs)

Corriente de salida 1 A

Utilice el siguiente procedimiento de diseo para seleccionar valores de


componentes para esta y otras aplicaciones similares.

9.2 Aplicacin tpica

9.2.1 Procedimiento general de diseo

Este procedimiento incluye las ecuaciones fundamentales de diseo requeridas


para un diseo de convertidor TPS92515.

9.2.1.1 Clculo del ciclo de trabajo

Comience con una eficiencia de n estimacin de 0,9.

9.2.1.2 Calcular estimacin de tiempo de desconexin La ecuacin 16 utiliza el


perodo de conmutacin T para derivar el tiempo de desconexin (tOFF).
9.2.1.3 Calcular resistencia OFF-Time ROFF Seleccione un COFF entre 100 pF y
1 nF. El valor preferido es 470 pF. La tabla CE especifica el umbral de tiempo de
desconexin (VOFT) a 1 V.

9.2.1.4 Calcular el valor de inductancia mnima donde IL-PP est en Amperios.


Por ejemplo, una solucin 1-A con un 20% de ondulacin del inductor: conjunto
IL-PP = 0,2

Al seleccionar el inductor, asegrese de que las clasificaciones de corriente


pico y media son adecuadas. La ecuacin 19 calcula la corriente mxima del
inductor.

9.2.1.5 Calcular la resistencia de deteccin Utilice siempre el voltaje VIADJ ms


alto que la aplicacin permita sin exceder de 5,5 V. El dispositivo sujeta
cualquier valor superior a un nivel de 2,4 V. Consulte tambin la entrada de
ajuste analgico para obtener ms detalles.
9.2.1.7 Calcular Capacitancia de Salida

Dado que la corriente est siendo regulado y es continuo, no se requiere


capacidad de salida para suministrar la carga y mantener la tensin de salida.
Esta regulacin ayuda a la hora de disear una alta frecuencia PWM de
regulacin de la carga LED. Cuando no se utiliza el condensador de salida, los
mismos clculos de diseo para IL-PP tambin se aplican a ILED-PP.

Aplicacin tpica (continuacin)

Un condensador colocado en paralelo con la carga del LED se puede utilizar


para reducir ILED-PP mientras que mantiene la misma corriente media a
travs del inductor y de la carga del LED. Con un condensador de salida, la
inductancia se puede bajar, haciendo el magntico ms pequeo y menos
costoso. Alternativamente, el circuito se puede ejecutar a una frecuencia ms
baja con el mismo valor de inductor, mejorando la eficiencia y aumentando la
tensin de salida media mxima permitida. Un condensador de salida paralelo
tambin es til en aplicaciones en las que la tolerancia del inductor o de la
tensin de entrada es deficiente. La adicin de un condensador que reduce el
ILED-PP a un valor muy inferior al objetivo proporciona un espacio libre para
los cambios en la inductancia o el VIN que de otro modo podra empujar el
mximo ILED-PP demasiado alto.
Determine la capacitancia de salida estableciendo el deseado ILED-PP y la
resistencia dinmica del LED, rD. Calcular la resistencia dinmica como la
pendiente de la curva DC exponencial de LED en el punto de operacin nominal
como se muestra en la Figura 31. Simplemente dividir la tensin directa por la
corriente directa en el punto de operacin nominal da como resultado un valor
incorrecto que est entre 5 veces y 10 Veces demasiado alto. Calcule la
resistencia dinmica total para una serie de n LEDs conectados en serie como
la resistencia dinmica de un dispositivo multiplicada por n. Utilice la Ecuacin
22 y la Ecuacin 23 para estimar ILED-PP cuando se usa un condensador en
paralelo:

Aplicacin tpica (continuacin)

9.2.2 Requisitos de diseo

La Tabla 3 muestra los parmetros de diseo de un ejemplo de aplicacin de


controlador LED Buck.
9.2.3 Procedimiento de diseo detallado

Este procedimiento describe las selecciones de componentes fundamentales


para las especificaciones de diseo anotadas en la Ecuacin 17.

9.2.3.1 Clculo del ciclo de trabajo

9.2.3.2 Calcular estimacin de tiempo de apagado La ecuacin 25 utiliza el


perodo de conmutacin T para derivar el tiempo de desconexin (tOFF).

9.2.3.3 Calcular resistencia OFF-Time ROFF Seleccione un COFF entre 100 pF y


1 nF. El valor preferido es 470 pF. La tabla CE especifica el umbral de tiempo de
desconexin (VOFT) a 1 V.

9.2.3.4 Calcular el valor de inductancia Este ejemplo utiliza una solucin 1-A
con una ondulacin del inductor del 45%. Conjunto IL-PP = 0,45
Al seleccionar un inductor asegrese de que las clasificaciones de pico y
corriente media son adecuadas. Normalmente se seleccionar un valor de
inductancia de al menos el valor calculado o superior. Por ejemplo, la mayora
de los casos utilizan 56 H o 68 H dado el clculo de 52 H. Sin embargo, en
este ejemplo el tamao y la eficiencia son una preocupacin y la aplicacin
permite el uso de un condensador de salida. Debido a que un valor de 52 H no
est cerca de ningn valor comn, y la capacitancia de salida es permitida, se
selecciona 47 H. 47 H tiene una menor resistencia de bobinado (DCR) para el
mismo tamao de caja.

9.2.3.5 Calcular la Resistencia de Sentido

Utilice siempre el voltaje VIADJ ms alto que la aplicacin permita. No exceda


de 5,5 V. Un valor superior a 2,4 V se sujeta a 2,4 V. Consulte de nuevo la
entrada de ajuste analgico para obtener ms detalles.

9.2.3.7 Verificacin de la corriente de pico para la seleccin del inductor

Al seleccionar en el inductor considerar estas tres especificaciones.

la inductancia requerida

la clasificacin de corriente media

la clasificacin de corriente de pico

La ecuacin 30 calcula la intensidad de corriente de pico


9.2.3.8 Calcular la Capacidad de Salida

Resuelva para rD, usando la pendiente de la lnea tangente, luego multiplique


por el nmero de LEDs.

Sustituya el valor de rD por otros parmetros para resolver el condensador de


salida mnimo requerido para que cumpla con el nivel de corriente de rizado
deseado:

9.2.3.9 Calcular los valores de resistencia UVLO

Considere el umbral de aumento de VIN a 29 V y la histresis a 4 V, calcular R2


y R3 para crear la operacin deseada:
El esquema final se muestra en la Figura 33 y las curvas de rendimiento en
Curvas de Aplicacin:
0 Recomendaciones de fuentes de alimentacin

El TPS92515 fue diseado teniendo en cuenta dos posibilidades principales de


fuente de entrada; Directamente desde la batera o desde la salida de una
etapa de refuerzo. Para cualquiera de las dos aplicaciones, asegrese de que
los requisitos de rizado de la tensin de entrada se cumplan. La ondulacin de
entrada no debe superar el 10% de la tensin de entrada hasta un mximo de
2 V.

10.1 Fuente de entrada directa desde la batera

La operacin directa desde la batera ha sido considerada al disear el


TPS92515. Las clasificaciones del dispositivo son tales que el volcado de carga
y otras excursiones de voltaje de la batera no deben exceder las
clasificaciones del dispositivo. Cuando el voltaje de la batera disminuye, la
habilidad del dispositivo para ejecutar a la desercin y varios controles UVLO
aseguran una recuperacin controlada y ningn dao del dispositivo. La
proteccin BOOT UVLO permite ciclos de trabajo superiores al 99%.

10.2 Fuente de entrada desde una etapa de refuerzo

El voltaje de entrada mximo TPS92515 de 65 V lo convierte en un regulador


de buck de segunda etapa adecuado para una variedad de aplicaciones y
configuraciones de salida LED. Para un promedio de voltaje directo de LED de
3,5 V, y teniendo en cuenta un espacio libre por debajo de la entrada mxima
de 65 V, el TPS92515 puede controlar con xito hasta 17 LED conectados en
serie.

11 Diseo

11.1 Directrices de diseo

El rendimiento de cualquier convertidor de conmutacin depende tanto de la


disposicin de la PCB como de la seleccin de componentes. Siguiendo unas
pocas directrices simples maximiza el rechazo de ruido y minimiza la
generacin de EMI dentro del circuito.

La figura 44 muestra un diseo de muestra y los bucles de corriente asociados.

Las corrientes discontinuas son el tipo de corriente ms probable para


generar EMI, por lo tanto se debe tener cuidado al enrutar estos caminos.

- El camino principal para la corriente discontinua contiene el condensador de


entrada (CIN), el diodo de recirculacin (D1), el MOSFET interno (pin DRN al pin
SW) y la resistencia de deteccin (RSENSE) mostrada como LOOP2. Haz LOOP2
lo ms pequeo posible.

- Haga que las conexiones entre los tres componentes sean cortas y gruesas
para minimizar la inductancia parasitaria. En particular, el nodo de
conmutacin (en el que L1, D1 y el conector SW se conectan, mostrado como
LOOP1) debera ser lo suficientemente grande para conectar los componentes
sin un calentamiento excesivo de la corriente que lleva.

Los pines IADJ, COFF, CSN y VIN son todas entradas de control de alta
impedancia, por lo tanto minimizan los bucles que contienen estos nodos de
alta impedancia. El bucle ms sensible contiene la resistencia de deteccin
(RSENSE) Coloque la resistencia de deteccin lo ms cerca posible de los pines
CSN y VIN para maximizar el rechazo de ruido.
Coloque el condensador de tiempo de desconexin (conectado desde el pin
COFF a tierra) cerca de los pines COFF y GND para maximizar el rechazo de
ruido.

Si se utilizan resistencias externas para polarizar el pin IADJ, tambin deben


colocarse cerca de los pines IADJ y GND y podran desacoplarse con un
condensador pequeo.

En algunas aplicaciones la carga del LED puede estar muy lejos (varias
pulgadas o ms) del dispositivo, o en un PCB separado conectado por un arns
de cableado. Cuando se usa un condensador de salida y la carga del LED es
grande o separada del convertidor principal, el condensador de salida debe
colocarse cerca de los LED para reducir los efectos de la inductancia parasitaria
sobre la impedancia de CA del condensador.

12 Soporte de dispositivos y documentacin

12.1 Soporte de la documentacin

12.1.1 Documentacin relacionada

12.1.1.1 Enlaces relacionados

La siguiente tabla muestra enlaces de acceso rpido. Las categoras incluyen


documentos tcnicos, recursos de apoyo y comunitarios, herramientas y
software, y acceso rpido a muestras o compras.
12.2 Recibir notificacin de actualizaciones de la documentacin

Para recibir la notificacin de las actualizaciones de la documentacin, vaya a


la carpeta del producto del dispositivo en ti.com. En la esquina superior
derecha, haz clic en Alertar para registrarte y recibir un resumen semanal de
cualquier informacin de producto que haya cambiado. Para obtener detalles
sobre los cambios, revise el historial de revisiones incluido en cualquier
documento revisado.

12.3 Recursos de la comunidad

Los siguientes enlaces se conectan a los recursos de la comunidad de TI. Los


contenidos vinculados se proporcionan "TAL CUAL" por los respectivos
contribuyentes. No constituyen especificaciones de TI y no reflejan
necesariamente las opiniones de TI; Consulte los Trminos de uso de TI.

TI E2E Comunidad en lnea Comunidad IT-Engineer-to-Engineer (E2E). Creado


para fomentar la colaboracin entre ingenieros. En e2e.ti.com, puede hacer
preguntas, compartir conocimientos, explorar ideas y ayudar a resolver
problemas con otros ingenieros.

Soporte de diseo Apoyo de diseo de TI Encuentre rpidamente foros de E2E


tiles junto con herramientas de soporte de diseo e informacin de contacto
para soporte tcnico.

12.4 Marcas comerciales E2E es una marca registrada de Texas Instruments.

12.5 Precaucin de descarga electrosttica

Estos dispositivos tienen limitada proteccin ESD incorporada. Los conductores


deben estar cortocircuitados juntos o el dispositivo colocado en espuma
conductora durante el almacenamiento o manipulacin para evitar daos
electrostticos a las puertas MOS.

12.6 Glosario

13 Informacin mecnica, de embalaje y de pedido

Las siguientes pginas incluyen informacin mecnica, de empaque y


ordenada. Esta informacin es la informacin ms reciente disponible para los
dispositivos designados. Estos datos estn sujetos a cambios sin previo aviso y
revisin de este documento. Para las versiones basadas en navegador de esta
hoja de datos, consulte la navegacin a la izquierda.

Potrebbero piacerti anche