Sei sulla pagina 1di 6

Carrera: Ingeniera Electrnica

Bloque: Tecnologas Bsicas


Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

PROGRAMA
TCNICAS DIGITALES I
1. Objetivos
Generales (segn Ordenanza 1077):
Proveer al alumno de conocimientos de lgica simblica, circuitos combinacionales
y secuenciales e introducirlo al Hardware bsico de los microprocesadores.
Especficos:
Obtener el conocimiento general y prctica de:
Sistemas de Numeracin:
Cdigos:
Comunicacin de Datos:
Unidad Aritmtica:
Algebra Binaria:
Sistemas Digitales:
Lenguajes de descripcin de Hardwares (HDL):
Obtener el conocimiento de las diferentes tecnologas digitales.
Aplicar el lgebra de Boole para el anlisis y diseo de sistemas combinacionales.
Aplicar el lgebra de Boole para el anlisis y diseo de sistemas secuenciales.
Aplicar el lgebra de Boole para el anlisis y diseo de sistemas configurables
Obtener el conocimiento de Arquitecturas elementales de Computadoras.

2. Programa sinttico (segn Ordenanza 1077):


1.
2.
3.
4.
5.

Lgica combinacional.
Lgica secuencial.
Estructura de buses.
Introduccin a las memorias semiconductoras.
Introduccin a los lenguajes descriptores de hardware.

3. Programa detallado:
1. Unidad 1: FUNDAMENTOS MATEMTICOS:
1.1

1.2

1.3

1.4

Sistemas de Numeracin: Sistemas numricos posicionales. Sistemas


ms importantes: Binario, Octal, Decimal y Hexadecimal. Conversin
entre sistemas. Fundamento terico que justifique el pasaje directo entre
binario, octal y hexadecimal.
Cdigos: Concepto de cdigo. Cdigos Binarios. Concepto de cdigo
continuo y cclico: Cdigo de Gray. Concepto de Distancia mnima.
Sistemas Decimales codificados en Binario. Cdigos BCD Cdigos de
caracteres y de control: Cdigo ASCII. Cdigos detectores y correctores
de error.. Deteccin y correccin de errores mltiples. Cdigos de
paridad y figura constante. Cdigos de Hamming. Cdigos de verificacin
de redundancia cclica (CRC). Cdigos Bidimensionales.
Comunicacin de Datos: Introduccin. Datos Analgicos y Digitales.
Cdigos para transmisin y almacenamiento de datos: NRZ, NRZI, RZ,
BPRZ Bipolar AMI, Manchester y Manchester Diferencial.
Suma y resta en binario. Complemento a dos y uno. Representaciones en
exceso. Desborde. Operaciones BCD. Multiplicacin y Divisin binaria.
Representacin de los nmeros fraccionarios: Punto fijo y flotante.
Norma IEEE 754. Simple y doble precisin. Operaciones.
1/6

Carrera: Ingeniera Electrnica


Bloque: Tecnologas Bsicas
Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx
1.5

1.6

1.7

Algebra Binaria: Algebra de Boole. Postulados y teoremas ms


importantes. Variables y funciones lgicas. Operaciones lgicas bsicas:
AND OR INVERSION. Operaciones lgicas inversas NAND NOR.
Funciones cannicas: Maxi y minitrminos. Funciones especiales: Or
exclusiva, comparacin y mayora. Or Exclusiva como inversor
controlado. Componentes de transmisin. Multifunciones y funciones
incompletas. Minimizacin de funciones lgicas: Fundamento y
aplicacin. Mtodo de clsicos de minimizacin: Grficos (Karnaugh) y
Numricos (Quine Mc-Kluskey). Fundamentacin terica y aplicacin
prctica.
Sistemas Digitales: Documentacin: Estandares. Diagrama en blocks.
Estructura de un sistema digital: Definiciones bsicas. Variable digital y
binaria. Funciones y vector digital. Identificador Vectorial de un Sistema
digital. Nombre de seales y niveles activos. Niveles activos para
terminales . Diseo de lgica burbuja-burbuja. Estados. Diagrama de
funcionamiento. Determinacin de sistemas digitales combinacionales y
secuenciales. Tablas de funcionamiento.
Representacin de la
ubicacin de componentes lgicos. Temporizacin de un circuito lgico.
Diagramas temporales . Retardos de propagacin.
Especificaciones
tpicas. Anlisis de temporizacin. Herramientas.
Anlisis y diseo de sistemas digitales: Lenguajes de descripcin de
Hardwares (HDL): Concepto bsico de un HDL. Aplicaciones del
procesamiento HDL: Simulacin, sntesis y documentacin. Fases de
Diseo de un sistema Digital. Enfoque de diseo ascendente y
descendente. VHDL. Definicin y representacin de mdulos. Simbologa
e identificadores bsicos. Funciones y procedimientos. Estructuras de
programas.
Elementos de diseo estructural. Modelado estructural.
Bibliotecas. Librerias y paquetes. Descripcin de flujo de datos. Diseo
basado en comportamiento. Temporizacin. Simulacin.

Unidad 2: FUNDAMENTOS TECNOLGICOS:


2.1

2.2
2.3
2.4

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

Tecnologa de los Sistemas Digitales: Generalidades Compuertas y


Seales lgicas. Caractersticas elctricas. Familias Lgicas. Parmetros
funcionales de todas las familias: Cargabilidad de entrada y salida: FANIN y FAN-OUT. Tiempo de conmutacin. Margen de Ruido. Potencia y
Factor de mrito.
Familias lgicas activas con transistores bipolares: RTL, DTL, HTL, TTL,
Subfamilias TTL.
Lgica de acoplamiento de emisor. ECL CML Bsico.
Familias lgicas activas con transistores de efecto de campo MOS, PMOS
y NMOS. Familias y Subfamilias CMOS . BICMOS.

Unidad 3: SISTEMAS COMBINACIONALES:


3.1

3.2

Anlisis y Diseo de Sistemas Combinacionales: Anlisis de circuitos


combinacionales. Proceso de diseo de un sistema combinacional.
Diagramas y tablas de funcionamiento. Implementacin lgica y fsica:
Seleccin
de
compuertas
y
circuitos
integrados
adecuados.
Implementacin de Y por conexin. Consideraciones tcnicas.
Fenmenos aleatorios: estticos y dinmicos.
Aplicaciones Combinacionales: Diagramas de funcionamiento y estados.
Tablas de la verdad. Diagrama en blocks Expansin. Tipos.
Nomenclatura. Anlisis y diseo tradicional y con VHDL. Aplicaciones
especiales de cada uno.
Decodificadores
2/6

Carrera: Ingeniera Electrnica


Bloque: Tecnologas Bsicas
Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx

3.3

Codificadores.
Multiplexores Demultiplexores.
Comparadores digitales.
Combinaciones programables: PLA.
Diseo de un sistema combinacional especfico:
Desplazador de datos entrada/salida.
Codificador de punto flotante.
Visualizacin esttica y dinmica con decodificadores y
multiplexores
Diseo tradicional y aplicando VHDL
Aritmtica Binaria: Sumador binario. Desborde (Overflow) y acarreo
(Carry). Suma en serie y paralelo. Estudio de propagacin del acarreo.
Anlisis y diseo con VHDL
Resta binaria: Uso del convenio del complemento y signo. Multiplicadores
y divisores combinacionales. Anlisis y diseo con VHDL
ALU: Descripcin. Diagrama en blocks. Tabla de la verdad.

Unidad 4: SISTEMAS SECUENCIALES:


4.1

4.2
4.3

4.4
4.5

4.6

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

Anlisis y Diseo de Sistemas Secuenciales: Diagrama en Blocks.


Autmatas de Moore y Mealy. Sistemas secuenciales asncronos y
sncronos. Clasificacin. Proceso general de diseo de los sistemas
secuenciales: Definiciones bsicas. Activacin por nivel y flanco.
Modo Asncrono o fundamental:
Modo Sincrnico
Biestables asncronos y sncronos. Activados por nivel y flancos. Tablas
de funcionamiento y ecuaciones bsicas.
Aplicacin de Circuitos Secuenciales:
Registro de entrada/salida: Comunicacin entre ellos. Concepto de
lneas de conexin comn entre registros . Conjunto de registros.
Contadores: Generalidades y parmetros elementales. Contadores
asncronos y sncronos: Diseo. Contadores comerciales. Expansin
de mdulos bsicos. Conexin serie y paralelo. Inhibicin.
Contadores bidireccionales y programables. Aplicacin y uso de los
contadores. Divisores de frecuencia. Anlisis y diseo con VHDL
Registros de desplazamiento: Generalidades y aplicaciones. Tipos.
Anlisis y diseo con VHDL
Buses: Descripcin y anlisis.
Memorias: Memorias: Generalidades. Caractersticas y clasificacin.
Capacidad. Memorias de acceso aleatorio (RAM): Caractersticas.
Direccionamiento. Diferentes estructuras internas. Tipos. RAM esttica y
Dinmica. SRAM esttica y Dinmicas (SSRASM y SDRAM) Estructuras
internas. Temporizacin. Memorias FIFO y LIFO. Memorias asociativas
(CAM): Caractersticas. Tecnologa de las unidades de memoria.
Memorias RAM activas y pasivas. Clasificacin.
Sistemas Secuenciales de Control: Generalidades. Clasificacin:
Cableados y microprogramados. Diseo y anlisis con registros de
entrada/salida paralelo y contadores programables. Diagramas en blocks.
Variantes. Estudio comparativo entre ambos sistemas: ventajas y
desventajas. Uso de PLA y memorias RAM para implementar la
microprograma. Anlisis con diagramas temporales.

Unidad 5: SISTEMAS DIGITALES PROGRAMABLES :


5.1

Dispositivos Lgicos Configurables: Circuitos lgicos programables


(PLD): Generalidades y clasificacin. PLA o PAL, GAL, EPLD, LCA y FPGA.
3/6

Carrera: Ingeniera Electrnica


Bloque: Tecnologas Bsicas
Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

Diferentes tipos y familias de cada uno de ellas. Aplicaciones. Concepto


de diseo de cada tipo de dispositivos. Caractersticas generales y
particulares de cada tipo de dispositivo. Diferencias. Ventajas y
desventajas.
Arquitectura.
Principales
diagramas
temporales.
Herramientas de desarrollo. Programadores.
5.2

Procesadores Digitales: Arquitectura Bsica. Arquitectura de Von


Neumman. Mquina elemental: estructura tpica, descripcin de
componentes. Unidad de control: diagrama en bloques. Unidad de
memoria, bus. Unidad aritmtica-lgica. Registros bsicos. Conjunto de
instrucciones. Transferencia entre registros. Funcionamiento. Ciclo de
mquina. Bsqueda y ejecucin. Manejo bsico de entrada/salida.
Programacin.

5.3

Procesadores Digitales: Arquitectura Convencional. Nuevos


registros: Registro base, Registro ndice. Registro Puntero de Pila,
Registro de Estado. Funciones. Nuevas instrucciones asociadas. Modos de
direccionamiento. Formatos de Instruccin. Programacin.
Interrupciones. Concepto, sistema elemental de interrupciones, hardware
y software asociado. Clasificacin de interrupciones. Mltiples,
vectorizadas. Prioridades. Ejemplo de arquitectura convencional:
Microprocesador 8088.

4. Trabajos prcticos:
Unidad 1:
Gabinete:
Sistemas de Numeracin y Cdigos. Problemas de aplicac.
Laboratorio: Repaso uso del Tester. Cdigo colores resistencias.
Medicin en circuitos elementales.
Gabinete:
Algebra de Boole y Sistemas Digitales.
Laboratorio: Comprobacin tabla de la verdad de compuertas
Elementales realizadas en circuito integrado (Tecnologa y CMOS).
Uso de Manuales. Uso de diodos emisores de luz.
Diseo de Sistemas Combinacionales dados problemas Prcticos.
Unidad 2:
Gabinete:
Tecnologa de los Sistemas Digitales.
Laboratorio: Implementacin de circuitos lgicos con: TTL y CMOS.
Verificacin parmetros funcionales. Margen de ruido, Fan out, etc.
Unidad 3:
Gabinete:
Sistemas Combinacionales Aplicaciones.
Laboratorio: Realizacin prctica de un circuito diseado en gabinete.
Puesta en funcionamiento. Mediciones varias. Anlisis de Circuitos
integrados MSI y LSI. Decodificadores y Multiplexores. Display de 7
segmentos. Sistema de visualizacin mltiplex.
Gabinete:
Aritmtica Binaria
Laboratorio: Sumador-Restador BCD. Uso decodificador BCD-7 segmentos. Diseos.
Uso de ALUs comerciales.
Unidad 4:
Gabinete:
Laboratorio:

Sistemas Secuenciales: General Asncronos.


Lgica Secuencial Asncrona. Diseos. Realizacin Prctica de problemas
secuenciales reales con compuertas y Biestables comerciales.
4/6

Carrera: Ingeniera Electrnica


Bloque: Tecnologas Bsicas
Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

Gabinete:
Laboratorio:

Sistemas Secuenciales: Sncronos Aplicaciones.


Lgica Secuencial Sncrona. Diseos. Realizacin de Relojes reales.
Realizacin prctica de problemas secuenciales sncronos reales. Uso de
biestables comerciales. Uso de contadores comerciales. Prueba de cadenas
Contadores. Uso de Registros de Desplazamiento. Comprobacin de los
diagramas de Funcionamiento.

Gabinete:
Laboratorio:

Memorias PLD.
Memorias: Diseo e implementacin de un banco de Memoria RAM.
Programacin de memorias EPROM.
Diseo de un circuito prctico con PLD. Programacin.

Gabinete:
Laboratorio:

Sistemas Secuenciales - Sncronos de Control.


Lgica de Control Sncrona. Realizacin de sistemas
Cableados y microprogramados. Programacin de memoria EPROM.
Configuracin de arquitecturas varias.

Unidad 5:
Gabinete:
PLD.
Laboratorio: Diseo de un circuito prctico con PLD. Programacin
Gabinete:

Procesador Digital Elemental Estructura Interna.


Programacin Assembler
Laboratorio: Uso simulador Procesador Elemental
Gabinete:

Procesador Digital Convencional Estructura Interna.


Programacin Assembler
Laboratorio: Uso simulador Procesador Convencional
Bibliografa:
SISTEMAS ELECTRNICOS DIGITALES - E. Mandado. Ed. Marcombo.
DISEO DIGITAL. PRINCIPIOS Y PRCTICAS John Wakerly.
Ed. Prentice Hall.
Diseo Digital. M. Morris Mano. Ed. Prentice Hall. Tercera Edicin
DIGITAL LOGIC DESIGN B. Holdsworth. Ed. Mc. Graw Hill.
TCNICAS DIGITALES CON CIRCUITOS INTEGRADOS M. Ginzburg. Ed. Edigraf
DISEO DE SISTEMAS DIGITALES - John P. Vemura. Thomson Editores
COMUNICACIONES Y REDES DE COMPUTADORES W . STALLINGS. Ed. Prentice
Hall. Sexta Edicin.
DISEO DIGITAL Una Perspectiva VLSI CMOS Gonzalez-Nin-Llorenzi. Alfaomega
Ediciones . Tercera Edicin .
PLD DISPOSITIVOS LOGICOS PROGRAMABLES . Apuntes de Ctedra. Ing. Hugo
Morales
Metodologa de enseanza:
Exposicin del docente con discusin grupal.
Planteo de problemas ejemplo.
Sistema de evaluacin:

5/6

Carrera: Ingeniera Electrnica


Bloque: Tecnologas Bsicas
Modalidad: Anual
Plan de Estudios: 95 (adecuado)
Cdigo asignatura: 95 xxx

Departamento: Electrnica
rea: Tcnicas Digitales
Horas semanales: 4 (cuatro)
Ciclo lectivo: 2015
Nivel: 3

PROGRAMA EXAMEN

Tema
1
2
3
4
5
6
7
8
9

Detalle Programa Analtico


1.1
1.2
1.3
1.4
1.5
1.6
1.7
1.2
1.5

2.2
2.3
2.4
2.1
2.2
2.3
2.4
2.1
2.2

3.3
3.1
3.2
3.3
3.1
3.2
3.3
3.1
3.2

4.4
4.5
4.6
4.1
4.2
4.3
4.4
4.5
4.6

5.1
5.2
5.3
5.1
5.2
5.3
5.1
5.2
5.3

Correlativas:
Para cursar: Cursadas:
Aprobadas:

Informtica I
lgebra y Geometra Analtica

Para rendir: Aprobadas:

Informtica I

Cuerpo docente:
Titular:
Asociado:
Adjunto:
J.T.P:
Auxiliares:

Ing. Elbo Hugo Morales


Ing. Daniel Argello
Ing. Sergio Molina
Ing. Pablo salvadeo Becario Tesis Doctoral

Lugar y fecha: Mendoza, 15/12/2014

DIRECTOR DE CTEDRA
Apellido y nombre: Morales, Elbo Hugo
N de Legajo: 15504
Firma

6/6

Potrebbero piacerti anche