Sei sulla pagina 1di 30

INSTITUTO TECNOLGICO DE PUEBLA

ELECTRNICA INDUSTRIAL
VCTOR MANUEL PERUSQUA ROMERO
Reporte de exposicin N 2
Equipo 3
TITULO
PUT

PUT
Transistor Uniunin Programable
1.-Introduccin
El transistor PUT (un-unin programable) es un dispositivo PNPN de cuatro
capas, con tres terminales: ctodo K, nodo A y compuerta G. En la Figura 1.1
se muestra el esquema y el smbolo del PUT. Aunque tiene nombre similar al
transistor un-unin, la constitucin y funcionamiento del transistor PUT difieren
enormemente

del

transistor

un-unin

(UJT).

Las

caractersticas

de

transferencia de los dos dispositivos son muy parecidas y es la razn de la


similitud entre los nombres.

2.-Diagrama esquemtico del circuito de apoyo


El smbolo esquemtico y la identificacin de las terminales de un PUT
(Programmmable Uniunion Transistor) se muestran en la figura 1. PUT.

Figura 1. Smbolo esquemtico y nombres de las terminales de un PUT.

2.1. Definicin Del Trmino.


El PUT (transistor un unin programable), es un dispositivo semiconductor
de cuatro capas similar al SCR, sin embargo, en este la compuerta es con
respecto al nodo, en vez del ctodo.
Al igual que el UJT, se utiliza como oscilador y base de tiempos, pero es ms
flexible, ya que la puerta se conecta a un divisor de tensin que permita variar
la frecuencia del oscilador sin modificar la constante de tiempo RC, Se le
conoce como SCR complementado por que, en su configuracin, la puerta es
la base del transistor.
2.1.1 DESCRIPCIN DE LA CONSTRUCCIN
El transistor uniunion programable (PUT) fue diseado para remplazar al
transistor uniunion (UJT). Se le conoce como SCR complementado, lo cual es
posiblemente ms descriptible. En el SCR convencional, la base del transistor
NPN es la puerta, mientras que, en el PUT, la puerta es la base del transistor
PNP (fig. 4).
En el PUT, cuando el nodo es positivo con respecto a la puerta, ocurre la
realimentacin, y la corriente empieza a circular a travs de la unin PN entre
el nodo y la puerta. Esta constituye la corriente de base para la seccin PNP,
lo que hace que empiece a circular corriente de colector en el PNP.

La

corriente de colector del PNP es la corriente de base del NPN. As pues, la


corriente de colector del NPN refuerza la corriente de puerta inicial. Puesto que
las ganancias de corriente del NPN y PNP dependen de corriente (y tensin), la
accin reforzadora produce un aumento de las ganancias. Pronto se alcanza la
realimentacin positiva, y el PUT presenta una regin de resistencia negativa
yendo al estado de conduccin elevado.
El PUT encuentra aplicacin limitada como un elemento de control de fase y
ms a menudo empleado en larga duracin o drenar tiempos circuitos de
batera baja donde permite alta sensibilidad el empleo de resistores y pequeos
capacitores para larga duracin.

Como un SCR, el PUT es un dispositivo de conductividad modulada capaz


de proporcionar alta corriente en la salida del pulso.

nodo

P
1N1
P2

Puerta

N2
Ctodo

FIGURA 2 Disposicin de capas.


2.1.1.1 DISPOSICIN DE CAPAS (CONSTRUCCIN).
El nodo (A) y el ctodo (K) son los mismos que para cualquier dispositivo
PNPN. La compuerta (G) est conectada a la regin N prxima al nodo. Por
consiguiente, el nodo y la compuerta constituyen una unin P-N. Es esta
unin la que controla los estados encendido y apagado del PUT. Una tcnica
de fabricacin consiste en utilizar como materia prima un material delgado de
tipo n. Se forman dos capas p simultneamente por difusin slida utilizando
como difndele galio o aluminio. La unin de ctodo y los contactos del nodo
se forman por aleacin, utilizando antimonio, conteniendo oro como impureza
tipo n, y aluminio, respectivamente.

Figura 3. Construccin.
El contacto de puerta se fija a la base p antes de montar el conjunto sobre una
base de cobre con soldadura dura y sellar hermticamente el contenedor. En
algunos dispositivos los contactos mecnicos se establecen por compresin,
para solventar los problemas de fatiga del montaje por soldadura.

Sin

embargo, el procedimiento de unin de los contactos a presin presenta sus


propios problemas de diseo.

Para los dispositivos de alta potencia se hace una segunda conexin de ctodo
cerca de la puerta, para proveer un terminal especial destinado a las seales
de puerta a fin de minimizar cualquier captacin desequilibrada en los
conductores de mando de puerta y ctodo.

Tensiones desequilibradas

inducidas en los conductores por campos parsitos podran dar lugares a


disparo espurio del tiristor.
Tambin para los dispositivos de alta potencia, la doble encapsulacin de las
clulas de silicio, que caracterizan al tiristor llamado "botn", es un reciente
desarrollo. El disparador de calor incorporado en ambas caras de la clula
proporciona una masa trmica en buen contacto con la pastilla.

Las

sobrecargas discretas pueden verse aumentadas cuando los disparadores de


calor son refrigerados por agua.

El nodo (A) y el ctodo (K) son los mismos que para cualquier dispositivo
PNPN. La compuerta (G) est conectada a la regin N prxima al nodo. Por
consiguiente, el nodo y la compuerta constituyen una unin P-N. Es esta
unin la que controla los estados "encendido" y "apagado" del PUT.

2.1.1.1.1 IDENTIFICACIN DE TERMINALES


El smbolo esquemtico y la identificacin de las terminales de un PUT se
muestran en la figura 2.

Figura 4. Smbolo esquemtico y nombres de las terminales de un PUT.


El ctodo de un PUT corresponde a la base 1 de un UJT. Cuando un PUT
se dispara, una descarga de corriente emerge del dispositivo a travs de la
terminal del ctodo, de la misma manera que una descarga de disparo surge
de la terminal de la base 1 de Compuerta un UJT. Tambin, el ctodo de un
PUT, como la base 1 de un UJT, es la terminal de referencia contra la que se
miden todos los dems voltajes.

El nodo de un PUT corresponde al emisor de un UJT. El voltaje del nodo


de un PUT aumenta hasta que alcanza un valor crtico determinado, llamado el
voltaje pico, Vp, que causa el disparo del dispositivo.
La compuerta de un PUT tiene una correspondencia aproximada con la base
2 de un UJT. Tratndose de un PUT, la compuerta recibe un voltaje de un
circuito externo, y ese voltaje determina el voltaje pico Vp de acuerdo a la
frmula Vp = VG + 0.6 V.
2.1.1.1.1.1 ANLISIS DEL CIRCUITO EQUIVALENTE
El circuito equivalente est compuesto por dos transistores bipolares (figura

Figura 5 Circuito equivalente.

3. ANLISIS MATEMTICO
Para pasar al modo activo desde el estado de corte (donde la corriente entre A
y K es muy pequea) hay que elevar el voltaje entre A y K, hasta el valor de Vp
y este voltaje va a depender del valor del voltaje en la compuerta G.
Solo hasta que la tensin alcance el valor Vp, el PUT entrara en conduccin
(encendido) y se mantendr en este estado hasta que la corriente que
atraviesa el PUT reduzca su valor. Esto se logra reduciendo el voltaje entre A y
K o reduciendo el voltaje entre G y K.

La Compuerta suele estar polarizada positivamente respecto al ctodo en cierta


cantidad VG. Cuando el voltaje de nodo es menor que V G, la unin nodocompuerta se polariza inversamente y el dispositivo PNPN est en el estado
"apagado", actuando como un interruptor abierto entre nodo y ctodo.
Cuando el voltaje de nodo excede a V G por aproximadamente 0.5 V, la unin
nodo-compuerta conduce, causando que el dispositivo NPN cambie a
"encendido" en la misma forma en que lo hace la unin compuerta-ctodo
polarizada directamente de un SCR. En el estado encendido, el PUT acta
como cualquier dispositivo PNPN entre nodo y ctodo (baja resistencia y V AK =
1 V).
El arreglo normal para la polarizacin del PUT puede verse en la figura 2. El
divisor de voltaje, R1 y R2 fija el voltaje en la compuerta. Observe que R1 y R2
son externos al dispositivo y que por lo tanto pueden elegirse para producir
cualquier valor deseado de VG.

R1

R2

Figura 6

La polarizacin nodo-ctodo es proporcionada por E ent. Mientras Eent < VG, el


dispositivo estar apagado IA = 0 y toda la E ent estar presente a travs de
nodo-ctodo (VAK = Eent). El estado apagado se resume en la parte A de la
figura 3.

Si Eent se incrementa hasta cerca de 0.5 V ms que el valor de


polarizacin de VG, el dispositivo cambia a encendido. En otras palabras, el
voltaje de punto pico VP para el PUT est dado por
Vp = VG + 0.5 V

(1)

En el estado "encendido" el voltaje nodo-ctodo, V AK, cae hasta = 1 V y la


corriente de nodo, IA, es esencialmente igual a E et/R estando limitada por R.
Adems, VG cae hasta un valor muy bajo (= 0.5 V) puesto que R2 est ahora
en derivacin con la estructura de "encendido" del PNPN. El PUT permanecer
en el estado encendido hasta que la corriente de nodo decrezca por abajo
de la corriente de valle, Iv. El estado "encendido" se resume en la parte B de la
figura 7.

ESTADO ENCENDIDO
VG = R2 / (R1+R2) * VGG
VP = VG + 0.5 V
Eent = VP
ESTADO APAGADO
Eent >= VP
VP cae a = 0.5 V
VAK carga = 1 V
IA = Eent / R

Circuito de disparo

4.- ANLISIS MATEMTICO PARA EL DISPARO DEL PUT


Cuando no hay corriente de compuerta el voltaje desarrollado en
dicho terminal es:
Vg = Vbb Rb1/(Rb1 + Rb2) = n Vbb
El circuito no se disparar hasta tanto el potencial en el terminal de
nodo no sea superior en el voltaje de polarizacin directa de la
juntura pn entre nodo y compuerta y el voltaje de compuerta. Por lo
tanto:
Vak = Vp = Vd + Vg = .7 + n Vbb
Se tiene un oscilador de relajacin que trabaja con un PUT, el cual
presenta las siguientes caractersticas:
Ip = 100 A, Iv = 5.5 mA y Vv = 1 v.
Si el voltaje de polarizacin es de 12 v y la red externa es la siguiente:
Rb1 = 10 k, Rb2 = 5 k, R = 20 k, C = 1 F y Rk = 100 k,
calcular Vp, Rmx, Rmn y el perodo de oscilacin.

-Clculo de Vp
Vp = Vd + n Vbb, n = Rb1/(Rb1 + Rb2) = 10/15 = .66
Vp = .7 + .66 12 = 8.7 v
-Clculo de Rmx y Rmn
Puesto que el PUT es tambin un dispositivo de resistencia negativa,
tiene que cumplir con la condicin impuesta de que la recta de carga
de trabajo, corte a la curva caracterstica tensin-corriente
precisamente en la regin que presenta resistencia negativa. Si esto
no ocurre, el dispositivo puede permanecer o en bloqueo o en
saturacin. Para garantizar que efectivamente se trabaje en la regin
adecuada , debe escogerse al igual que en el caso del UJT, el valor de
resistencia comprendido entre unos valores lmites dados por Rmx y
Rmn.

.- Oscilador de Relajacin con el PUT


Rmx = (Vbb - Vp)/Ip = 3.3/100 = 33 k

Rmn = (Vbb - Vv)/Iv = 11/5.5 = 2 k


Ahora, debe cumplirse con la condicin:
Rmn R Rmx , 2 k R 33 k

Como puede observarse el valor tomado para R est entre los lmites
establecidos ya que tiene un valor de 20 k.
-Clculo de T
T = RC ln(1 + Rb1/Rb2)
T = 20 k 1 F ln(1 + 2) = 24 ms

2 Ejemplo: se desea disparar el PUT a 90


De modo que las condiciones de disparo son
VG = VBB * [ RB2 / (RB1 + RB2) ] = n x VBB
Donde: n = RB2 / (RB1 + RB2)
R1= 2k
Vp= 179.6V
U1=127V
Aplicando el divisor de voltaje la incgnita a obtener es el valor de R2, por que
el voltaje deseado para el disparo del PUT es de 1.5V

.5V

R1
* Vp
R1 R2

.5V

2k
*179.6V 1.5V
2k R2

sin(90) 1

Se tiene que obtener el valor inverso del voltaje pico, esto con la finalidad de
obtener el valor de la resistencia necesaria
1
(5.5679)(10) 3
179.6

1
Vp

El valor de 5.5679 x10 3 en este caso es el necesario para obtener un valor


cercano a 1 en el divisor de voltaje y multiplicado con el voltaje pico
2k
(5.5679)(10) 3
2k R 2

De esta ecuacin se podr despejar la variante R2 y saber que valor es la


resistencia R2 para el disparo en 90

R2

2k
2k
(5.5679)(10) 3

R 2 357.2k

De la formula original
.5V

R1
* Vp
R1 R2

.5V

2k
*127V 1.5
2k 357.20

El valor de la resistencia debe de ser 357.20 k


Ejemplo: se desea disparar el PUT a 60
De modo que las condiciones de disparo son
VG = VBB * [ RB2 / (RB1 + RB2) ] = n x VBB
Donde: n = RB2 / (RB1 + RB2)
R1= 2k
Vp= 155.53V
U1=127V
Aplicando el divisor de voltaje la incgnita a obtener es el valor de R2, por que
el voltaje deseado para el disparo del PUT es de 1.5V

.5V

R1
* Vp
R1 R2

sin(60) .8660

Se tiene que obtener el valor inverso del voltaje pico, esto con la finalidad de
obtener el valor de la resistencia necesaria

1
.8660

179.60V
Vp 60 |

Vp60 155.53V

1
6.4296 x10 3
155.53

1
Vp

El valor de 6.4296 x10 3 en este caso es el necesario para obtener un valor


cercano a 1 en el divisor de voltaje y multiplicado con el voltaje pico

2 k
6.4296 x10 3
2 k R 2

De esta ecuacin se podra despejar la variante R2 y saber que valor es la


resistencia R2 para el disparo en 60

R2

2
2
6.4296 x10 3

R 2 309.06k

De la formula original
.5V

R1
* Vp
R1 R2

.5V

2k
* 155.53V 1.5
2k 309.06k

El valor de la resistencia debe de ser 309.06 k

4.1.1MODELO GRFICO

En las siguientes figuras (figura 8 y figura 9), aparecen las caractersticas del
dispositivo. En referencia a la figura 8, el estado de apagado (v entre 0 y Vp) y
el estado encendido (I>=Iv>=Vv), estn separados por la regin inestable, tal
como sucede en el UJT. Esto es el dispositivo no puede permanecer en estado
inestable, sino simplemente pasar a los estados estables apagado o
encendido.

La puerta de nodo GA est polarizada a la tensin Vs mediante el divisor


potenciomtrico R1-R2. Cuando la tensin de nodo, VE, es inferior a VS el
diodo nodo-puerta de nodo, tiene polarizacin inversa; slo circula pues por
l una corriente de fuga (inferior a lo nA). Cuando la tensin de nodo VE
supera a VS, circula una corriente entre nodo y la puerta de nodo, que sirve
para el disparo del tiristor. La corriente de nodo necesaria para el disparo es la
corriente de pico Ip; sta es tanto ms dbil cuanto mayor es la resistencia RG
(Figura 8). Una vez en conduccin el tiristor, la tensin de puerta de nodo es
de alrededor de 0.5 V. El generador de tensin V s, entrega, pues, a travs de
RG, una corriente IGA = (VS VGA) / RG. Esta corriente es de sentido contrario a
la de disparo; es una corriente de apertura para el tiristor.

Figura 9. Caracterstica Voltaje-Corriente andicos del PUT.

Figura 8. Curvas caractersticas del PUT.

7. Dispositivos de mayor y menor capacidad

8. COMPROBACIN DE ESTADO FSICO.


Para la comprobacin del estado fsico se armo el circuito equivalente de un
PUT, utilizando dos transistores (BC547BP, BC558AP) y se midieron las
resistencias entre las terminales y se obtuvo la siguiente tabla.

MEDICIN
A(+)-K(-)
37.66M
K(-)-A(+)

A(+)-G(-)
36.07M
G(-)-A(+)

K(+)-G(-)

G(+)-K(-)

Tabla 1. Comprobacin de estado fsico


9. MATRCULA Y COSTO APROXIMADO
2N6027
2N6028
Aproximadamente entre $20 - $25
5 DISEO DE UNA PRCTICA #1
GENERADOR DE RAMPA DE PENDIENTE CONSTANTE
Objetivo: comprobar el funcionamiento del PUT en una aplicacin de un circuito
generador de rampa.
Marco terico:
La capacidad de programable del PUT le da una utilidad especial en las
aplicaciones de control industrial. En la figura 1, se muestra el circuito
generador de rampa. Las rampas de salida siempre mantienen una pendiente
constante, pero la altura de las rampas puede ajustarse programando el PUT
por medio del voltaje de compuerta VG. Tal circuito podra usarse para
suministrar la seal de entrada de un servomecanismo industrial que opere
como un vaivn: avanzando una herramienta, retrocedindola, y luego
avanzndola de nuevo, cada vez una poca mas que el recorrido anterior. Con
la rampa de voltaje proporcionado el punto de referencia para el sistema de
seguimiento, el incremento de la altura de la rampa coincidir con el incremento
de la distancia de recorrido del mecanismo.

VCC

RB1

RE
SALIDA

RG

RB2

Rk

FIGURA 9. GENERADOR DE RAMPA CON PUT.


Material y equipo
RB1 = 20k Q1= BC557
RB2 = 22k PUT NTE 6402, 2N6028, 2N6027
RE = 560k FUENTE VARIABLE DE CD
RG = 220k OSCILOSCOPIO
RK = 100 MULTIMETRO
C = 1F
DESARROLLO:
1. Arme el circuito de la figura anterior
2. Mida los voltajes entre A-K, A-K, K-G.

VARIABLE (VG)

3. Con el osciloscopio mida el voltaje de salida (V salida)


4. Vari el voltaje aplicado entre compuerta y ctodo y observ que pasa
en el osciloscopio
5. Con el voltmetro observe el voltaje del capacitor y diga que es lo que
ocurre
6. Haga sus anotaciones y formule sus conclusiones.

Simulaciones

Voltaje en el capacitor

Voltaje Ctodo

Voltaje en la Compuerta

Practica propuesta
PUT
En

la

siguiente

practica

podremos ver el funcionamiento


del transistor unin programable (PUT) en forma que por medio de un circuito
elctrico oscilatorio veremos la carga y descarga de un foco y un capacitor.

Material:
2 leds rojo y azul
2 resistencias de 1k
2 resistencias de 10 k
2 transistores npn
1 transistor PUT
1 fuente de voltaje de 12 v.

Este circuito mostraremos el funcionamiento del PUT en un circuito oscilador


El condensador C (capacitor) se carga a travs de R (resistencia) hasta que el
voltaje en A (nodo) alcanza el voltaje pico. En este momento el PUT se
dispara y entra en conduccin.
El voltaje en la compuerta cae casi hasta llegar a cero volts y el PUT se apaga
as repitindose otra vez el proceso

Diagramas prctica propuesta

De esta manera empezaremos a armar nuestro circuito siguiendo el diagrama


mostrado.
Circuito armado

Una vez ya conectado a la fuente los dos leds prendern de tal forma q cuando
uno este prendido el otro se apagar

De esta forma veremos la oscilacin de los dos transistores

Y para mayor tiempo de oscilacin podemos quitar los capacitares o las


resistencias as veremos cmo se descarga y carga el capacitor.
Y pondremos un capacitor de 100 microfaradios

Y as veremos el tiempo de oscilacin de los transistores

6.- Referencias consultadas.


BIBLIOGRAFA.
Autor: RJ TOCCI. (1995)
Ttulo: Circuitos y Dispositivos electrnicos.
Editorial: Interamericana.
Edicin: 3ra. Edicin.
Lugar de impresin: Mxico
Captulo: 15
Pginas: 398-407

Referencia: 621.38135
Autor: Henri Lilen (1996)
Titulo: Tiristores y Triacs.
Editorial: Alfaomega Marcombo.
Edicin: 1ra. Edicin.
Lugar de impresin: Colombia
Captulo: 7
Pginas: 90-43
Referencia: 621.381528
http://es.wikipedia.org/wiki/PUT 20/sep/2013
http://www.unicrom.com/tut_variantes_SCR.asp 20/sep/2016
http://www.unicrom.com/Tut_put_funcionamiento.asp 20/sep/2016
http://gilbertomateos.blogspot.mx/2009/06/el-transistor-de-union-programableput.html

7.- Cuestionario
a) Preguntas
1. Qu es un put?
2. Cmo est conformado un put?
3. Qu utilidad se le da al put comnmente?
4. Hasta que momento se apaga el put?
5. Cules son las aplicaciones que comn mente se le dan al put?
6. cuantos estados tiene el put?
7. Cules la diferencia entre los ujt y los put?

8. Mencione por que recibe el nombre de programable el PUT (transistor de


mono unin programable).
9. Cmo se pasa al estado encendido desde el estado de corte?
10. Cmo est constituido el PUT?
11. Cundo el PUT se encuentra encendido, Cunta resistencia y voltaje est
presente entre nodo y ctodo?
12. Con que otro nombre se le conoce al PUT y por qu?
13. Porque se dice que el (PUT) posee una regin de resistencia negativa?
14. La unin de ctodo y los contactos del nodo se forman por aleacin Qu
materiales son utilizados?
15. cmo son las condiciones corriente pico y voltaje de valle del PUT, en
comparacin con un UJT?
16. Los estados encendidos y apagados estn separados por la regin
inestable, el PUT no puede estar en estado inestable. Describa que es lo
que pasa
b) Preguntas y respuestas
1 Qu es un put?
Es un semiconductor de cuatro capas (pnpn) cuyo funcionamiento es similar
al del UJT.
2 Cmo est conformado un put?
Tiene tres terminales como otros transistores denominadas ctodo C, nodo
A y gate G

3 Qu utilidad se le da al put comnmente?


Se utiliza como oscilador y base de tiempos, pero es ms flexible, ya que la
compuerta se conecta a un divisor de tensin que permita variar la
frecuencia del oscilador sin modificar la constante de tiempo RC.
4 Hasta qu momento se apaga el put?
Este se apaga cuando el voltaje nodo es suficiente
5 Cules son las aplicaciones que comn mente se le dan al put?
Se encuentra casi limitado a su utilizacin en osciladores de relajacin para
disparo de tiristores de potencia en aplicaciones de control de fase.
6 Cuntos estados tiene el put?
Uno de conduccin (hay corriente entre nodo y ctodo y la cada de voltaje
es muy pequea) y otro de corte cuando la corriente es de A a K esta es
muy pequea.
7 Cules la diferencia entre los ujt y los put?
Que el put tiene sus resistencias en el exterior y pueden modificarse a
placer
8 Mencione por que recibe el nombre de programable el PUT (transistor
de mono unin programable).?
R: El transistor uniunin programable (PUT) fue diseado para remplazar al
transistor uniunin (UJT). Por lo tanto, es un dispositivo de cuatro capas
similar al SCR, sin embargo, la compuerta es con respecto al nodo, en vez
del ctodo.
9 Cmo se pasa al estado encendido desde el estado de corte?
R: elevando el voltaje entre A y K, hasta el valor de Vp y este voltaje va a
Depender del valor del voltaje en la compuerta G.

10 Cmo est constituido el PUT?


R: Como un SCR, el PUT es un dispositivo de conductividad modulada
capaz de proporcionar alta corriente en la salida del pulso. El PUT tiene 4
capas (PNPN). El put tiene tres terminales como otros transistores. (A,C;G).
Disposicin de capas.
11 Cundo el PUT se encuentra encendido cunta resistencia y
voltaje est presente entre nodo y Ctodo?
R: Una baja resistencia y V AK = 1V
12 Con qu otro nombre se le conoce al PUT? Por qu?
R: Se le conoce como SCR complementado por que, en su
configuracin, la puerta es la base del transistor.

13 Por qu se dice que l (PUT) posee una regin de resistencia


negativa?
R: Porqu en su configuracin las ganancias de corriente del NPN y PNP
dependen de corriente y tensin, y esto produce un aumento de ganancias,
lo cual alcanza realimentacin positiva y presenta una regin de resistencia
negativa.
14 La unin de ctodo y los contactos del nodo se forman por aleacin
Qu materiales son utilizados?
R: Se utiliza antimonio, conteniendo oro como impureza tipo n y aluminio

15 Cmo son las condiciones corriente pico y voltaje de valle del PUT, en
comparacin con un UJT?
R: Por lo general son ms bajas que las del UJT tambin su voltaje de
operacin mnimo es mucho menor
16 Los estados encendidos y apagados estn separados por la regin
inestable, el PUT no puede estar en estado inestable? Describa que es lo que
pasa.
R: El PUT pasar a los estados estables apagado o encendido.

Conclusin:
El PUT es un semiconductor de cuatro capas y tres terminales diseado para
remplazar al transistor uniunin (UJT). Es de cuatro capas similar al SCR, sin
embargo, la compuerta es con respecto al nodo, en vez del ctodo. Con esta
investigacin concluimos que conocer el funcionamiento del put y su utilizacin
nos ser de gran ayuda para nuestra formacin profesional y as el da de
maana poder aplicarlo.
El PUT es utilizado tambin como oscilador de relajacin. Si inicialmente el
condensador est descargado la tensin Vak ser igual a cero. A medida que
transcurre el tiempo ste adquiere carga. Cuando se alcanza el nivel Vp de
disparo, el PUT entra en conduccin y se establece una corriente Ip. Luego,
Vak tiende a cero y la corriente aumenta. A partir de este instante el
condensador empieza a descargarse y la tensin Vgk cae prcticamente a
cero. Cuando la tensin en bornes del condensador sea prcticamente cero, el
dispositivo se abre y se regresa a las condiciones inciales.

Potrebbero piacerti anche