Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
1. OBJETIVOS
1.1 OBJETIVOS GENERALES
Fortalecer en el estudiante una metodologa formal de diseo para desarrollar proyectos de
pequea complejidad que integren elementos de desarrollo HW, permitindole afianzar y
ampliar los conceptos adquiridos en las materias Electrnica Bsica, Circuitos Analgicos
bsicos y Sistemas Digitales Simples.
Fortalecer al estudiante en el desarrollo de prcticas que le permitan realizar un verdadero
trabajo en grupo, donde se aplique la divisin de tareas considerando conocimientos,
aptitudes y cualidades individuales, lo cual incluye: toma de decisiones, bsqueda, anlisis y
seleccin de documentacin e informacin requerida.
2. PREREQUISITOS GENERALES
Para cumplir los objetivos de este laboratorio es indispensable para el estudiante:
Tener un conocimiento previo de circuitos bsicos de uso general en electrnica, con
dominio suficiente para
DISEAR
IMPLEMENTAR
3. ESTRATEGIAS.
Para la realizacin de los proyectos del laboratorio se debe seguir como mtodo de organizacin
de actividades la adopcin de la metodologa TOP-DOWN o proceso de lo General a lo
Particular, que brinda lineamientos generales para desarrollo de proyectos HW y/ SW, y
adems permite generar una adecuada documentacin empleando trminos normalizados.
Para lograr buenos resultados se requiere, no solamente el USO CONTINUO de las horas de
consulta programadas, las cuales permiten revisar y adecuar el contenido y el enfoque de los
proyectos planteados; sino lograr el intercambio continuo con el usuario (Docente). Es
responsabilidad de cada grupo mantener el ritmo y la secuencia del logro de los objetivos.
La entrega de documentos involucra una sustentacin de stos, donde todos los integrantes
deben mostrar un nivel homogneo de conocimientos. El que se divida el trabajo por
especialidades o fortalezas dentro del grupo NO SIGNIFICA que deban desconocer el resto de
aspectos que involucra el laboratorio.
5. METODOLOGIA
Para cumplir los objetivos del laboratorio los proyectos deben ser desarrollados mediante la
aplicacin de la metodologa TOP-DOWN, en la cual se definen las siguientes actividades
claves, con el objetivo de presentar una infraestructura metodolgica unificada y elevar la
calidad de las soluciones a presentar:
A. Claridad del requerimiento: En esta primera fase los estudiantes realizarn un anlisis
individual de las caractersticas del proyecto para posteriormente realizar la depuracin de
los requerimientos de usuario con el cliente. Esta etapa inicial es totalmente informal pero
indispensable para que se cumplan los objetivos tcnicos y metodolgicos buscados por el
docente que en este caso cumple las funciones de director del proyecto y usuario.
B. Con pleno conocimiento de las funciones que debe realizar el sistema, se proceder a la
elaboracin y entrega del diseo por parte de los integrantes del grupo, en la cual se
entregar el documento con todos y cada uno de los puntos a desarrollar explicados
detenidamente en la gua para la documentacin incluida en este documento.
C. Los estudiantes debern realizar la respectiva sustentacin de dicho trabajo escrito y el
director del proyecto realizar la evaluacin tcnica del mismo, emitiendo las observaciones
que sean del caso y precisando las correcciones tcnicas y metodolgicas que deban hacerse
al documento de diseo. Producto de esta actividad y especficamente cuando se hayan
cumplido todos los objetivos de esta etapa de la metodologa, el director del proyecto avalar
el desarrollo del mismo firmando la hoja que contiene el listado de componentes para que
los desarrolladores los reciban de parte del auxiliar de laboratorios, esto no excluye que
puedan montarse y/o probarse con anterioridad submdulos o prcticas totales con
elementos propios.
D. La etapa siguiente corresponde a la realizacin de la simulacin del sistema, proceso en el
cual se deben elaborar modificaciones a los parmetros y elementos que se manejan,
analizando las implicaciones en el funcionamiento del sistema para lograr una eficiencia
terica del sistema diseado. Dichos cambios se deben tener en cuenta para el montaje final
DEBEN LLEVAR EL
tiene programada sesin ese da. El ingreso de personal diferente a hacer uso de los equipos
6. CRONOGRAMA.
El cronograma de actividades variar de acuerdo al nmero de prcticas programadas en el
semestre y la complejidad de las mismas. En seguida se presenta una propuesta general, en
donde la sesin, su tipo y la semana acadmica a la que corresponde.
1 2 3
Tipo de Sesin
Introduccin
Entrega Diseo Prctica No1 con su sustentacin,
Trabajo en Laboratorio
Trabajo en laboratorio y/o Simulacin de la Prctica
No1
Trabajo en laboratorio y/o Simulacin de la Prctica
No1
Entrega Prctica No1 / Sustentacin, entrega de
informe final de la prctica
Entrega Diseo Prctica No 2con su sustentacin,
Trabajo en laboratorio
Trabajo en laboratorio y/o Simulacin de la Prctica
No2
Entrega Prctica No2 / Sustentacin, entrega de
informe final de la prctica.
Entrega Diseo Prctica No 3con su sustentacin,
Trabajo en laboratorio
Trabajo en laboratorio y/o Simulacin de la Prctica
No3
Trabajo en laboratorio y/o Simulacin de la Prctica
No3
Entrega Prctica No3 / Sustentacin, entrega de
informe final de la prctica
Entrega Diseo Prctica No 4 con su sustentacin,
Trabajo en laboratorio
Trabajo en laboratorio y/o Simulacin de la Prctica
No3
Trabajo en laboratorio y/o Simulacin de la Prctica
No3
Entrega Prctica No4 / Sustentacin, entrega de
informe final de la prctica
Semanas
4 5 6 7 8 9 10 11 12 13 14 15 16
Los Informes finales de cada prctica deben ser entregados en la sesin siguiente a la sustentacin del
montaje de la prctica correspondiente.
A continuacin se explicar de manera general el objetivo de cada sesin:
SESIN 1. INTRODUCCIN.
En la primera reunin de laboratorio se realizar la presentacin de los directores de los
proyectos, se elaborar una explicacin de la metodologa a seguir para enfrentar dichos
requerimientos y se detallarn los proyectos a realizarse en el semestre con una breve
descripcin de los mismos. Se debern conformar los grupos de trabajo cada uno de dos (2)
personas.
SESIN 2. ENTREGA DISEO PRCTICA NO1 CON SUS SUSTENTACIN.
Cada uno de los grupos presentar y sustentar con la documentacin del caso, el diseo del
primer requerimiento del laboratorio para su discusin y depuracin con el Profesor. Se
espera adems del perfecto manejo de las caractersticas tcnicas de la solucin presentada,
claridad en los componentes, dispositivos y materiales que debe usar para verificar y
optimizar el sistema con su cronograma de actividades particular.
SESIN 3. SIMULACIN PRCTICA NO1 / PRUEBAS DEL MONTAJE PRCTICA NO1.
En esta sesin de laboratorio se sustentar la simulacin de la solucin al requerimiento
correspondiente a la primera prctica de laboratorio, en donde cada integrante del grupo
debe demostrar sus habilidades con el software de simulacin y los fundamentos tcnicos
relacionados con la solucin HW y cada uno de los dispositivos que lo constituyen. Una
vez acabada dicha actividad pasarn a realizar pruebas del montaje HW correspondiente a
la prctica No1.
SESIN 4. ENTREGA PRCTICA NO1 / ENTREGA BORRADOR DISEO PRCTICA NO2.
Cada uno de los grupos sustentar los resultados obtenidos en el desarrollo de la prctica
No1, verificndose que el plan de pruebas definido se ha cumplido a cabalidad para la
verificacin funcional del sistema. Adems, en esta sesin se debe entregar una primera
10
propuesta de diseo correspondiente a la prctica No2, para ello se espera que en semanas
anteriores los estudiantes hayan realizado la depuracin tcnica y funcional de este segundo
requerimiento con el usuario.
SESIN 5. ENTREGA DISEO PRCTICA NO2 / PRUEBAS DE MONTAJE PRACTICA NO2.
Cada uno de los grupos presentar y sustentar el documento de diseo de la prctica No2
para posteriormente realizar pruebas del montaje HW correspondiente a dicha prctica.
SESIN 6. PRUEBAS DE MONTAJE PRACTICA NO2.
En esta sesin de laboratorio los estudiantes realizarn las pruebas de los mdulos
constitutivos a la solucin circuital de la segunda prctica de laboratorio bien sea
directamente en el montaje y/o en la depuracin de detalles utilizando herramientas de
simulacin SW.
SESIN 7. SUSTENTACIN MONTAJE PRCTICA NO2.
Cada uno de los grupos sustentar los resultados obtenidos en el desarrollo de la prctica
No2, verificndose que el plan de pruebas definido se ha cumplido a cabalidad para la
verificacin funcional del sistema.
11
12
DEL DISEO DE
DE MONTAJE
PRACTICA
NO4.
Cada uno de los grupos presentar y sustentar el documento de diseo de la prctica No4
para posteriormente realizar pruebas del montaje HW correspondiente a dicha prctica.
13
FECHA
HORA
8. EVALUACION.
Las sustentaciones de la simulacin y del circuito cableado son de carcter
INDIVIDUAL,
as
20 %
RESULTADOS PRCTICOS:
20 % (simulacin y montaje).
(simulacin y montaje).
20 %
La nota definitiva del laboratorio ser distribuida dependiendo del nmero de prcticas y
complejidad de las mismas.
14
Como ya se ha definido la
funcin y las caractersticas de las seales de entrada y salida para cada submdulo, se
procede a seleccionar una solucin circuital apropiada para cada uno de ellos; circuito que
deber cumplir cabalmente con todas las funciones que el mdulo debe realizar, por tanto
es indispensable sustentar los conceptos y caractersticas de funcionamiento del diseo
presentado, elaborando un anlisis de funcionamiento de cada submdulo segn una
aproximacin circuital de la solucin.
9.5. CALCULO
DE
15
9.6. CARACTERSTICAS
DE LOS
la seleccin de los elementos y dispositivos que se han escogido para la realizacin del
montaje del sistema, proporcionando los parmetros relevantes en los conceptos tericos
relacionados con el sistema que son entregados por el fabricante.
9.7. DIAGRAMA ELCTRICO
TOTAL:
TOTAL
del
DE
9.11. BIBLIOGRAFA.
16
17
DE
PROBLEMAS
SUSTENTACIN
DE LAS
MODIFICACIONES
REALIZADAS
AL CIRCUITO :
Se deben
10.4. DIAGRAMA FINAL ELCTRICO TOTAL: Se relaciona el diagrama circuital final despus de
haber realizado la depuracin y optimizacin del sistema.
10.5. ANLISIS
RESULTADOS
DEL
PLAN
DE
se deben presentar los resultados del plan de pruebas propuesto en el tem 9.8 del
documento de diseo consignndose:
Resultado de la Prueba.
18
19
DOCUMENTO DE DISEO
11.1. OBJETIVOS
Disear una fuente regulada, que cumpla con las especificaciones dadas por el usuario.
Adquirir habilidad y destreza para solucionar los problemas que se presentan a travs de
todas las fases de un diseo, para as formular soluciones que conlleven al xito del
funcionamiento del circuito.
Implementar el circuito de tal manera que tengamos en cuenta los criterios de eficiencia
y desempeo.
20
11.2. ESPECIFICACIONES
El usuario desea una fuente de poder DC regulada, cuya regulacin est basada
exclusivamente en diodo zner para entregar una potencia mnima de salida: 2.5 W a 0.5
Amps. Tenindose como entrada la seal de lnea que presenta 110Vrms a 60 Hz. Por tanto
el sistema debe entregar un voltaje constante a una carga delimitada por los valores de
salida anteriormente predefinidos.
Para poder satisfacer las necesidades de usuario es necesario en primera instancia reducir
los valores de voltaje de la seal de entrada a la fuente de poder regulada para convertirla
en una seal pulsante bien sea eliminando los semiciclos negativos o aprovechando toda la
seal y convertirla en una seal unipolar. Posteriormente es necesario regular ese voltaje
para que la seal de salida presente la menor variacin posible.
21
MODULO 2:
completa con un valor de pico aproximadamente igual a la tensin de pico del secundario.
La frecuencia del rizado es el doble de la frecuencia de la red.
MODULO 3:
MODULO 4:
un rizado mnimo.
22
secundario de valor 11 Vrms, por tanto este elemento debe presentar una razn de vueltas
de 1 : 10.
Para el resto del diseo se continuar trabajando con un voltaje pico, y por eso se hace
necesario multiplicar por 2 el voltaje del secundario del transformador.
23
En este caso el voltaje de entrada es una onda sinusoidal variable en el tiempo, se realiza
rectificacin de onda completa para evitar perdidas en la seal de entrada y de esta manera
el proceso de conversin de AC a DC se hace ms fcil, no se usa un rectificador de
media onda porque se estara perdiendo la mitad de la seal antes de establecer el nivel
de DC deseado;
24
Se utiliza un filtro de capacitor simple para generar un voltaje DC, presentndose una salida
con un nivel de rizado elevado para el objetivo propuesto.
El voltaje obtenido a la salida del rectificador es un voltaje DC pulsante y oscilante, el
filtro proporcionar un voltaje DC ms estable.
con respecto al nivel DC, mejor ser la operacin del circuito con filtro.
No se debe olvidar que valores altos de capacitancia producen menos rizo y la accin del
rizo ser mejor. Por esta razn el condensador usado ser de tipo electroltico.
25
El transistor cumple tres funciones importantes, se usa para absorber la diferencia entre el
voltaje de entrada y el de salida, se comporta como un impulsor de corriente y disipador de
potencia para proteger el zner y adems acta como una resistencia variable y al modificar
el voltaje colector emisor, se regula el voltaje hacia la carga.
Debido a los requerimientos de potencia se necesita un disipador de calor para evitar el
calentamiento del transistor y as asegurar que el sistema trabaje confiablemente sin la
dependencia del tiempo de uso.
26
La seal de entrada es de 120 Vrms tomados de la red elctrica local (condicin del problema).
Se
Vo
12Vrms
Vo
N2
Vo
1
10
Vp Vrms *
2 12 * 2 16.97Vp
De acuerdo con las mallas que se presentan en el puente de diodos para los semiciclos positivos y
negativos, se encuentra el voltaje rectificado Vi con la ecuacin:
Vi V 1 1.4
Vi ' 15.57Vp
27
Para efectos del manejo de una alta corriente de salida, es conveniente usar un diodo zner de 1W. En este
caso se asumi un voltaje de zner nominal de 12 V para obtener el zner fcilmente en el comercio, ya que
zners de voltajes inferiores se encuentran pero con una potencia menor y corren mayor riesgo de quemarse.
Vz P.I
Iz mx
P
1
83.33mA
Vz 12
Iz min = 10% de Iz mx
Izmin 8.3mA
Para el voltaje de salida:
Ic I E
I L mx 450mA RLmin
Vo
25
I L mx
Teniendo Ilmx se puede calcular Ilmn mediante un criterio que dice que Ilmn es el 10% de Ilmx.
Este criterio se deduce al observar la relacin que existe entre las corrientes del transistor.
I L min 45mA RL mx
Vo
250
I L min
Ic .I B
El transistor mas comnmente usado es el 2N2222 , cuyo = 200
I L mx 450mA
2.25mA
200
I min 45mA
I B min L
0.25mA
200
I B mx
Observando las diferentes corrientes que circulan por el circuito, se puede notar que:
28
I 1 Ic Is
Is I B Iz
Is mx I B min Iz mx 0.225mA 83.33mA
Is mx 83.52mA
Ismin I B mx Izmin 2,25mA 8.3mA
Ismin 10.55mA
Para efectos prcticos en este circuito, se usar la corriente Is de 83.52 mA, puesto que en el circuito se van a
manejar corrientes considerables.
Ahora, Rs =
En el circuito se puede observar que: Vs = VCB
Teniendo presente que el voltaje que llega al filtro puede presentar un rizo, como condicin de diseo se
asumir que vale 1 V
Vi 15.57V
Vi mx 15.57V 0.5V 16.07V
Vimin 15.57V 0.5V 15.07V
Planteando una ecuacin de malla en la parte externa del circuito regulador, se puede encontrar el valor del
voltaje colector-emisor :
VCE mx Vi mx Vo 4.77V
VCE min Vi min Vo 3.77V
29
Se puede encontrar el valor del voltaje colector-base a partir de una ecuacin que se observa en el transistor :
Teniendo el voltaje colector-base se pueden calcular directamente los valores de la resistencia Rs:
VCB mx 4.07V
68
Is
60mA
V min 3.07V
Rsmin CB
51
Is
60mA
Rs mx
NOTA: Conociendo Ismx e Ismin, se halla el valor de Rs para una corriente que est entre los valores
mximo y mnimo para evitar que el zner se dae.
I 1 mx Ic Is mx 450mA 85.5mA 5 * I 1 mx
I 1 mx 535.5mA
2 * f 2 * V
Sabiendo que
T2
V 1V
T1
2
Se tiene:
f2
1
2
f 2 f 2 2. f1
T1
T1
2
30
5 * 533.5mA
2 * 120 * 1
C 3536 . f
C
Transformador :
Diodo zner : Es un diodo que regula 6.8v con capacidad mxima de manejo de
potencia de 1 vatio.
C1 : Capacitor, C = 3536 uf
Rs : Resistencia limitadora, Rs = 60
Dz : Diodo zner
Q1 : Transistor 2N2222
31
32
33
Con el objetivo de obtener los propsitos expuestos anteriormente se analizarn las formas
de onda a la salida de cada mdulo y se realizarn las mediciones de los siguiente
parmetros claves:
VRS
VCAP
VZ
VO.
IS
IZ
IB
IL.
Rizado en el Condensador =
Rizado en la carga =
Dichas medidas se van a realizar para las siguientes condiciones del sistema:
Rs mnimo
Rs mximo
Rs definida en el diseo.
RL mnima.
RL mxima.
34
ELEMENTO
Transformador
Puente de Diodos
Diodo zner
Capacitores
Resistencias
Transistor
UNIDADES
1
1
1
1
2
1
VALOR
5.6V 1W
2200 uf
10 . 180.
=75
35
11.9. BIBLIOGRAFIA
BOYLESTAD, Robert y NASHELSKY, Louis. Electrnica: Teora de circuitos sexta
edicin. Editorial Prentice Hall Hispanoamericana, S.A. Mexico 1997.
PHILIPS ECG. Semiconductor Master Replacement Guide.
USA, 1995
36
TABLA DE CONTENIDO
INTRODUCCION.
1. OBJETIVOS.
2. PREREQUISITOS GENERALES.
3. ESTRATEGIAS.
5. METODOLOGA.
6. CRONOGRAMA.
13
8. EVALUACION.
13
14
16
17
37
DEPARTAMENTO DE ELECTRNICA
INSTRUMENTACIN Y CONTROL
POPAYAN
2000