Sei sulla pagina 1di 6

Ao de la Diversificacin Productiva y del Fortalecimiento de la Educacin

UNIVERSIDAD NACIONAL DEL CALLAO


Ciencia y Tecnologa rumbo al Tercer Milenio
FACULTAD DE INGENIERIA ELECTRICA Y ELECTRNICA
ESCUELA PROFESIONAL DE INGENIERIA ELECTRNICA

INFORME:

RELOJ DIGITAL

CURSO: SISTEMAS DIGITALES

DOCENTE: ING. UTRIA SALAZAR DARIO

CICLO ACADMICO: CUARTO CICLO (IV)

ALUMNO:
LLIUYACC LEON EDWARD

1313220623

CALLAO PER

2015

RELOJ DIGITAL
I.

INTRODUCCION

A continuacin presentamos un proyecto en el cual utilizaremos compuertas


lgicas 7493 como contadores en la realizacin de un reloj. Como vern en las
imgenes es de muy fcil conexin y con excelentes resultados.
Los flip flop poseen una propiedad especifica que es la de almacenar
temporalmente un estado y aprovecharemos esto para crear nuestro reloj.

II.

OBJETIVOS
.

Construir un reloj digital con flip flops en formato 24 horas.


Conocer el principio de operacin de un flip flop
Aprovechar las propiedades de almacenamiento del flip flop como
memoria temporal de estado.
Limitar el conteo a 60 y 12 segn lo necesitemos valindonos de
la herramienta reset del flip flop.

.
III.

RESUMEN

Los flip flops almacenan temporalmente un estado hasta que se produzca un


nuevo cambio y este pulso saliente se va almacenando en el siguiente pulso
hasta completar su valor mximo de almacenamiento y lo desplaza hacia otro
que iniciara un nuevo ciclo.
La configuracin de los flip flops es relativamente fcil y no presenta mayor
complicacin a la hora de un montaje, los inconvenientes se presentan en los
limites de conteo es decir que cuente hasta 59 y en vez de mostrar 60 se reinicie
en 00. Para esto es muy importante la simulacin y el tipo de flip flop que
elijamos pues no todos presentan las mismas divisiones de salida.
En nuestro caso la compuerta 7493 presenta en uno de sus valores de salida la
limitacin a 6, la cual nos favorece mucho pues los conteos de segundos y
minutos presentan este comportamiento. Para el caso de la limitacin a 24
tendremos que sumar y multiplicar las salidas cuando coincidan y utilizar los
reset para reiniciar el conteo cuando se llega al valor mximo.
Tuve muchos inconvenientes con el generador de pulsos en la configuracin de
555 para que en su salida nos diera exactamente un pulso por segundo. Siendo
este pulso el corazn del reloj se adelantaba al patrn de tiempo cuando los
valores en R2 eran inferiores a 5K y se atrasaba cuando se presentaban valores
en R2 por encima de los 5.01K. de manera que he tenido que utilizar resistencias
muy precisas para que en el transcurso de una hora se quedara atrasado
algunas 30 milsimas de segundo y en algunos casos 1 segundo
IV.

VI. LISTADO DE MATERIALES:

Circuitos Integrados IC 555, TTL: 74LS00, 74LS04, 74LS08, 74LS21, 74LS30, 74LS32,
74LS47, 74LS74, 74LS76, 74LS90, 74LS93, 74LS147, 7 SEG-COM-ANODE.

Prothoboard, pulsador, resistores


Cables de conexin
Manuales tcnicos.
Resistencias de diversos valores (100Kohm, 120 Kohm)
Diodos LEDs.
Condensadores de diversos valores: 0.1 uF, 4.7uF, 10uF.

V.

IMPLEMENTACION DEL CIRCUITO

El siguiente es el esquema de montaje del 555 que utilizamos para


generar el pulso por segundo.

Valores:
R1. 4.7 K
R2. 5K (este valor varia dependiendo de los valores crticos delos
componentes es aconsejable una resistencia variable)
C1. 0.01uF cermico (103 j)
C2. 100uF electroltico a 25v

3
5

1
6

9
10

U10:C

74LS32

U10:A

U9:A

74LS32

3
74LS08

U9:B
74LS08

2
1

14
1
2
3
6
7

14
1
2
3
6
7

+5V

U5

74LS47

A
B
C
D
BI/RBO
RBI
LT

U6

74LS47

+5V

A
B
C
D
BI/RBO
RBI
LT

QA
QB
QC
QD
QE
QF
QG

QA
QB
QC
QD
QE
QF
QG

R1

7
1
2
6
4
5
3

120

Q0
Q1
Q2
Q3

Q0
Q1
Q2
Q3

12
9
8
11

R2

U15:A(CLK)

12
9
8
11

7
1
2
6
4
5
3

120

U7
CKA
CKB
R0(1)
R0(2)
R9(1)
R9(2)
74LS90

U8
CKA
CKB
R0(1)
R0(2)
R9(1)
R9(2)
74LS90

13
12
11
10
9
15
14

13
12
11
10
9
15
14

4
1
16

J
CLK
K

+5V

15

U15:A

14
74LS76

4
5

9
6
12

U10:B

+5V

74LS32

HORA 00-23

J
CLK
K

11

U16:B

10

R0(1)
R0(2)
R9(1)
R9(2)

CKA
CKB

U4

74LS90

R0(1)
R0(2)
R9(1)
R9(2)

CKA
CKB

U3

74LS76

14
1
2
3
6
7

14
1
2
3
6
7

74LS90

Q0
Q1
Q2
Q3

Q0
Q1
Q2
Q3

12
9
8
11

12
9
8
11

4
1
16

J
CLK
K

7
1
2
6
4
5
3

7
1
2
6
4
5
3

15

U16:A

14
74LS76

U1
A
B
C
D
BI/RBO
RBI
LT
74LS47

U2
A
B
C
D
BI/RBO
RBI
LT
74LS47

QA
QB
QC
QD
QE
QF
QG

QA
QB
QC
QD
QE
QF
QG

9
6
12

13
12
11
10
9
15
14

13
12
11
10
9
15
14

+5V

11

U15:B

10
74LS76

MINUTOS 00-59

CLK
K

7
S
R
8

2
S
R
3

7
S
R
8

2
S
R
3

+5V

14
1
2
3
6
7

14
1
2
3
6
7

U13
CKA
CKB
R0(1)
R0(2)
R9(1)
R9(2)
74LS90

CKA
CKB

U14

R0(1)
R0(2)
R9(1)
R9(2)
74LS90

Q0
Q1
Q2
Q3

Q0
Q1
Q2
Q3

12
9
8
11

12
9
8
11

7
1
2
6
4
5
3

7
1
2
6
4
5
3

U11

A
B
C
D
BI/RBO
RBI
LT

74LS47

U12

A
B
C
D
BI/RBO
RBI
LT

74LS47

QA
QB
QC
QD
QE
QF
QG

QA
QB
QC
QD
QE
QF
QG

13
12
11
10
9
15
14

13
12
11
10
9
15
14

+5V

SEGUNDOS 00-59

+5V

I. CONCLUSIONES
En la elaboracin del reloj es indispensable escoger bien los componentes
que vamos a utilizar, es importante siempre simular los procesos antes de
hacer los montajes.
Los valores para R2 en la configuracin del 555 determinan la frecuencia
del pulso y factores como la temperatura influye en el desempeo del
pulso, para logar estos valores en los rangos requeridos utilizamos
potencimetros para ajustarlo a las resistencia fijas y conseguir valores
que no vararan tanto al aplicar una corriente.
Los flip flop son CI que nos ofrecen la posibilidad de almacenamiento
temporal de estado y son muy tiles en los procesos de temporizado.
II. BIBLIOGRAFIA
TOMAS L. FLOYD. Fundamentos de Sistemas Digitales. Editorial Pearson
Educacin S.A. Novena edicin 2006. Madrid Espaa. Pag 550 a 599.
SAVANT. RODEN. CARPENTER Diseo electrnico. Editorial Addison
Wesley Iberoamericana. Segunda edicin.

Potrebbero piacerti anche