Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
INTRODUCCION
El presente laboratorio el estudiante reconocer el funcionamiento de un circuito
multiplexor y demultiplexor de 16 pines. Se utilizara dispositivos digitales el Mux
74LS150, Demux 74LS154, un contador 74LS193, compuerta NAND 74LS00 y el
CLK Timer 555.
Se realizara el diagrama de tiempo, identificando el proceso cuando se realiza una
seleccin.
Realizara un informe tcnico del laboratorio donde muestre sus resultados y las
conclusiones que ha llegado, esto lo realizar bajo el formato indicado.
OBJETIVO
Identificar y manipular los circuitos integrado MUX y DEMUX mediante una
simulacin y compralo con la implementacin circuital.
Implementar un circuito selector de eventos, cul de ellos surgi primero.
MATERIALES
Una Fuente de alimentacin
Circuitos integrados: (uno de c/u)
- Mux 74LS150
- Demux 74LS154
- Contador 74LS193
- Compuerta NAND 74LS00
- CLK Timer 555.
- Timer 555.
Resistencia: (16 unidades de cada una)
- 4.7K ohmios (16 unidades)
- 330 ohmios (16 unidades)
- 1K ohmio (01 unidad)
- 2.2K ohmios (01 unidad)
Condensador : 1nf
Diodos Leds (16 unidades)
Pulsadores (16 unidades)
Un protoboard.
DESCRIPCION
Este circuito puede ser utilizado en concursos de preguntas, permite identificar quien
pulso primero para dar una respuesta. Est constituido por circuitos TTL que permite
realizar la lgica circuital.
El diseo se basa en un multiplexor 74150 TTL, un demultiplexor 74LS154 y un
contador binario de 4 bits (74LS193). Inicialmente todos los interruptores estn abiertos
y el pin 10 del IC1 74150 es baja, lo que permite que el oscilador de reloj 555 formada
por IC5b y IC4, activen al contador binario. La salida mostrara el encendido de los led
de manera secuencial.
Cuando un interruptor es cerrado, el pin 10 del IC1 74150 va alta, el envo de una baja a
travs IC5A a la entrada de IC5b, desactiva la seal del reloj. Adems, el pin 18 de IC2
es ahora baja, la salida correspondiente para el interruptor en particular pasa a nivel
bajo. El reloj permanece desactivado mientras el interruptor est cerrado. Cerrando los
otros interruptores en este momento no tiene efecto en las salidas. Una vez que se abre
el interruptor, la exploracin contina.
La principal ventaja de este circuito es que slo unos pocos de IC son obligatorios. El
circuito se puede ampliar con dispositivos adicionales para IC1, IC2 y IC3. La
velocidad del reloj debe ser tan alta como sea posible, pero alrededor de 200Khz se
adaptar a la mayora de los propsitos.
PROCEDIMIENTO
1. Trabajo Previo: tenerlo antes del experimento
-
Figura 1
2.1 Realizar el diagrama de tiempo del sistema, considerando el clock (555)
como base.
RESULTADOS
Presentar sus resultados de acuerdo al formato indicado.
a) Debe indicar los resultados del punto 2.1
b) Presentar en el formato establecido