Sei sulla pagina 1di 3

UNIVERSIDAD NACIONAL MAYOR DE SAN MARCOS

FACULTAD DE INGENIERIA ELECTRONICA


LABORATORIO DE CIRCUITOS DIGITALES II
LABORATORIO 6: ANLISIS y SINTESIS DE CIRCUITOS LGICOS SECUENCIALES
Profesor: Ing. Oscar Casimiro Pariasca
I. OBJETIVO:

Analizar y comprender el funcionamiento de los circuitos lgicos secuenciales; obteniendo las


ecuaciones de estados, funciones de entrada, salida, tabla y diagramas de estado que define una
mquina de Mealy o Moore.
Establecer las diferencias funcionales entre una mquina de Mealy y una de Moore, a travs del
anlisis.
La sntesis de circuitos secuenciales sncronos tiene por objetivo obtener el esquema fsico del circuito
(formado por puertas lgicas y flip-flops) a partir de la descripcin de la funcin que se quiere realizar.

II. MATERIALES y EQUIPO :


- CI TTL: 7400, 7404, 7408, 7432, 7486, 7474, 7476
- Resistencias: 3 x 220 ohm , 4 x 3.9 Kohm ,
- Condensador, diodo, etc.(Los valores de R y C deben ser calculados para que el tiempo que en la entrada CLR haya un nivel bajo sea
igual o superior al tCLRmn indicado por el fabricante.)
- Protoboard, 4 x leds , cables de conexin.
- 2 microinterruptores de 8 switch
- Fuente C.C. +5 voltios; VOM; Generador de Pulsos (TM-01).
III. CUESTIONARIO PREVIO:

1. Analice tericamente los circuitos mostrados en las figuras (A1) , (A2) y (B1) :
A) Anlisis de circuitos secuenciales sncronos.
A1. Mquinas de Mealy
Analice en forma terica el siguiente circuito:

Como se puede observar, es un sistema con una sola entrada (X0) y salida (Z0), y dos flip-flops de tipo JK
activos en el flanco de subida. Adems, se puede ver que la salida es funcin de la entrada (X0) y de las salidas
de los flip-flops (estado), por lo tanto, la realizacin de este circuito responde a una mquina de Mealy.
Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los flip-flops Q(t+1)
c) La funcin lgica de salida del sistema.
c) La tabla de transiciones o de estados codificada.
d) Representar el diagrama de estados o grafo de comportamiento del sistema a partir de la tabla de estados.

Ing. Oscar Casimiro Pariasca


Sem. 2011-0

A2. Mquinas de Moore.


Analice en forma terica el circuito de la figura. Como se puede observar, es un circuito de una sola entrada, dos
flip-flops de tipo D y una salida que depende nicamente de las salidas de los flip flops, por tanto, se trata de un
autmata de Moore.

Obtener:
a) Las ecuaciones lgicas de las entradas de los flip-flops
b) Las ecuaciones lgicas del prximo estado: las prximas salidas de los flip-flops Q(t+1)
c) La funcin lgica de salida del sistema.
c) La tabla de transiciones o de estados codificada.
d) Representar el diagrama de estados o grafo de comportamiento del sistema a partir de la tabla de estados.
B) Sntesis de circuitos secuenciales sncronos.
Los pasos a seguir son prcticamente los mismos que los del proceso de anlisis, pero en sentido inverso. De
forma resumida estos pasos son:
- Planteamiento del problema.
- Obtencin del diagrama de estados.
- Obtencin de la tabla de estados o transiciones inicial.
- Minimizacin de la tabla de estados.
- Asignacin de estados y obtencin de la tabla de estados o transiciones codificada.
- Obtencin de las ecuaciones de salida del sistema.
- Obtencin de las tablas de excitacin y ecuaciones de entrada de cada flip-flop del circuito.
- Implementacin del circuito.
- Inclusin de los circuitos de control de las entradas asncronas para asegurar que, al alimentar el circuito, ste
se site en el estado inicial del diagrama de estados.
B1. Diseo de un autmata de Mealy.
Se quiere disear un circuito secuencial sncrono que proporcione a su salida un nivel alto cada vez que en su
lnea de entrada se presente la secuencia 101".
IV. PARTE EXPERIMENTAL:
1. Verificar experimentalmente y segn los resultados del anlisis previo, los circuitos mostrados en las figuras
(A1) , (A2) y (B1) .
2. En los diagramas de estado mostrados, indique cual de ellos corresponde a un autmata de Mealy o de Moore.
Explique por qu.

3. Compruebe los resultados de los anlisis anteriores por medio del paquete Proteus u otro simulador.
Ing. Oscar Casimiro Pariasca
Sem. 2011-0

V. CUESTIONARIO FINAL:
1. Cundo es preferible utilizar mquinas de Mealy?
2. Cundo es preferible utilizar mquinas de Moore?
3.- Cul es la finalidad del pulsador P en el circuito mostrado?. Cmo funciona ste?

4. Qu influencia tiene sobre el anlisis el flanco para la transicin de los Flip Flop mostrados en los circuitos?
5. Cundo se dice que dos estados son equivalentes? .
5. Por qu no existe algn integrado comercial con Flip Flops tipo T?
6. Circuito sumador serie: Se quiere disear un autmata de Mealy, utilizando flip-flop tipo JK, que realice la
suma de dos datos que llegan en serie por dos canales diferentes (es decir, los bits de los sumandos se presentan
secuencialmente y por parejas). Primero se presentan los bits de menor peso de ambos sumandos, el sumador los
suma y obtiene el bit de menor peso del resultado y toma nota del acarreo, sumando a continuacin los siguientes
bits y el acarreo, y as sucesivamente. El resultado se va presentando a la salida en serie a medida que se va
generando.

Ing. Oscar Casimiro Pariasca


Sem. 2011-0

Potrebbero piacerti anche