Sei sulla pagina 1di 67

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A

Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

3V

D-2A-3C-4B
B-2A-3C-4D
D-2C-3A-4B
B-2A-3D-4B

5 V

5 V

R1

2N

5 V
R3
1k

2N

1k

3V

1
1
1
1

2N

R11k

D1

R6
2k
R5

1k

1k

R2
3k

R4
2k

Z1

5 V

5 V
R3
1k

5 V

R1

D1

R6
2k
R5

1k

1k

R2
3k

R4
2k

Z1

7 v

VT = 1V

Iin

R7
500

Vz
Iz m

R8
250

I1= -1,43 [mA] ; I2= -6,3[mA]


I1= 6,3 [mA] ; I2= 1,43[mA]
I1= 1,43 [mA] ; I2= 6,3[mA]
I1= 1,43 [mA] ; I2= -6,3[mA]
C

D1:"OFF" y Z1:"OFF"

D1:"OFF" y Z1:"fuente"
D1:"OFF" y Z1:"ON"
D1:"ON" y Z1:"fuente"
B

D1:"OFF" y Z1:"OFF"
D1:"OFF" y Z1:"fuente"
D1:"OFF" y Z1:"ON"
D1:"ON" y Z1:"fuente"
B

Determine el voltaje VE (voltaje en el emisor) del transistor Q1

4.0V
3.3V
12.0V
4.6V

3V

3V

2N1711

R11k

2N1711

1k

2N171
Solucin

5 V
R3
1k

R4
2k

Argumento de opcin A
Argumento de 5opcin
B
V
Argumento de
opcin C
R6
2k
Argumento de opcin D
R5
Referencia
bibliogrfica
1k
Z1

5 V

5 V
R3
1k

R6
2k
R5
1k

R4
2k

Z1

7 v

VT =
1V
Solucin

R7
500

Vz = 5V
Iz min = 1mA

R8
250

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Solucin

Argumento de opcin A

Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Opcin A

Alternativa Correcta
Las respuestas 1 B y 4 D no son correctas
Las respuestas 2 C y 3 A no son correctas
Las respuestas 1 B y 3 D no son correctas
Teora y solucionario de Problemas

El problema consiste primero en observarlo detenidamente y luego escoger el estado del diodo

Aplica incorrectamente la definicion de diodos


Aplica incorrectamente la definicion de diodos
OPCION CORRECTA
Aplica incorrectamente la definicion de diodos
Anlisis de circuitos en Ingenieria .- Hayt Kemmerly.-7ma Edicion

El problema consiste primero en observarlo detenidamente y luego escoger los estados de los diodos.

Aplica incorrectamente la definicion de diodos

OPCION CORRECTA
Aplica incorrectamente la definicion de diodos
Aplica incorrectamente la definicion de diodos
Anlisis de circuitos en Ingenieria .- Hayt Kemmerly.-7ma Edicion

El problema consiste primero en observarlo detenidamente y luego escoger los estados de los diodos.

Aplica incorrectamente la definicion de diodos


OPCION CORRECTA
Aplica incorrectamente la definicion de diodos
Aplica incorrectamente la definicion de diodos
Anlisis de circuitos en Ingenieria .- Hayt Kemmerly.-7ma Edicion

Voltaje IVpI
Voltaje IVpI-0.7
mitad de Vcc
Calculo de ID, VD, VE

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Calcule el voltaje de salida Vo y la ganancia del circuito cuando V2=100mVpp, de la figura


muestra a continuacin . Asuma que V1 =0

Vo = -454,54mVpp y

AV = +1

Vo = -454,54mVpp y

AV = -1

Vo = +454,54mVpp y

AV = +1

Vo = +454,54,55mVpp y

AV = -1
B

Opcin B

Solucin

Argumento de opcin A

De acuerdo a la Solucin la Ganancia Av no es


correcta

Argumento de opcin B

Alternativa Correcta

Argumento de opcin C

De acuerdo a la Solucin ninguna respuesta es


correcta

Argumento de opcin D
Referencia bibliogrfica

De acuerdo a la Solucin Vo no es correcta


Prcticas de Laboratorio de Electrnica A

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Dado el siguiente oscilador con un timer 555, y suponiendo al transistor BJT en zona lineal, determin
capacitor C cuando se genera un impulso (flanco negativo) en Vi.

Capacitor se carga de manera exponencial.


Capacitor se carga de manera lineal.
Capacitor se carga de manera sinusoidal.
Capacitor se carga y descarga linealmente de manera periodica.
B

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Es una aplicacin de un toemr 555 monoestable. La salida en Vo es un pulso cuya duracin e


controlada por el tiempo de carga del capacitor C1. Suponiendo que el transistor opera en zona activa
la carga del capacitor se hara con una fuente de corriente constante, por tanto es de tipo lineal.

Falso. Esto es en condiciones de red RC con alimentacin VDC.


Verdadero.
Falso. No corresponde a las posibles formas de carga.
Falso , es un monoestable. No es oscilador astable.

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

La etapa de oscilacin esta dada por:

Q1 y Q2
Q3 y Q4
Q1 y Q4
Q2 y Q3

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Primero oscila, luego amplifica. 2 transistores, 2 circuitos RC


Confusion con circuito amplificador de corriente

2 transistores
2 transistores
http://www.unicrom.com/cir_sirena4transistores.asp

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Con respecto a un Oscilador Controlado por Voltaje (VCO) cual de las siguientes alternativas es verdad

Entrega en su salida un voltaje proporcional a la frecuencia de entrada


La salida es siempre un voltaje multiplicado por su frecuencia
Su salida, presenta una frecuencia que es una funcin directa del voltaje de entrada.
La salida est siempre modulada en amplitud y frecuencia

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Respuesta Falsa
Respuesta Falsa
Respuesta Correcta
Respuesta Falsa
Manual gua de Prcticas del Lab de Electrnica B

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Ejecute las lineas de codigo siguientes, asuma DS=1508H.


1508:0200 90
NOP
1508:0201 B008
MOV AL, 08H
1508:0203 B415
MOV AH, 15H
1508:0205 8ED0
MOV SS, AX
1508:0207 BD0002 MOV BP, 0200H
1508:020A BE0800 MOV SI, 0003H
1508:020D 8A5201 MOV DL, [BP+SI]
1508:0210 90
NOP
Despus de ejecutar la ultima instruccin NOP el contenido del registro DL es:
15H
8AH
B4H
52H
Opcion C.

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

No correpone con el byte que apunta [BP+SI] en segmento DS.


No correpone con el byte que apunta [BP+SI] en segmento DS.
Solucion Correcta.
No correpone con el byte que apunta [BP+SI] en segmento DS.
Libro: MICROPROCESADORES INTEL autor BARRY B. BREY.

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Considere la siguiente secuencia de instrucciones en lenguaje ensamblador para un PIC de la


gama media que funciona con un XTAL de 16 MHz. Observe que CNT2 es una variable
previamente definida.
MOVLW
.5
MOVWF
CNT2
LAZO
DECFSZ
CNT2, F
GOTO
LAZO
GOTO
$
Cuanto tiempo tarda en salir de LAZO?
2 microsegundos.
4 microsegundos.
8 microsegundos.
16 microssegundos.
Opcion B

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Numero total de ciclos de instruccion incorrecto.


Solucion correcta.
Numero total de ciclos de instruccion incorrecto.
Numero total de ciclos de instruccion incorrecto.
Hoja datos de microcontroladores de gama media de Microchip.

Tema

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Calcular el voltaje a traves de la resistencia marcada como R6

2.1 Voltios 2.7mA


2.1 Voltios 0.27 A
1.8 Voltios 2.7mA
1.8 Voltios 0.27 A
A

Solucin

El problema consiste primero en observarlo


detenidamente y luego escoger el camino correcto para
realizar una ley de voltaje de Kirchhoff con el propsito
de encontrar la corriente de base y con esta corriente
calcular el voltaje colector emisor.

Argumento de opcin A

OPCION CORRECTA

Argumento de opcin B

Aplica incorrectamente la Ley de voltaje de Kirchhoff

Argumento de opcin C

Aplica incorrectamente la Ley de voltaje de Kirchhoff

Argumento de opcin D

Aplica incorrectamente la Ley de voltaje de Kirchhoff

Referencia bibliogrfica

Anlisis de circuitos en Ingenieria .- Hayt Kemmerly.-7ma


Edicion

Tema

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

3V

2N1711

Al realizar las siguientes conexiones:


Obtenemos que el ampermetro A1 marca 785 mA y A2 marca 386 mA. Indique la polaridad relativ
ambos casos.

CIRCUITO 1 representa polaridad aditiva y CIRCUITO 2 polaridad sustractiva.


Ambos circuitos representan polaridad sustractiva.
CIRCUITO 2 representa polaridad aditiva y CIRCUITO 1 polaridad sustractiva.
Ambos circuitos representan polaridad aditiva.
C

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

El problema consiste en aplicar correctamente la Convencin de puntos o marcas .

Aplica incorrectamente la Convencin de puntos o marcas.


Aplica incorrectamente la Convencin de puntos o marcas.
OPCION CORRECTA
Aplica incorrectamente la Convencin de puntos o marcas.
Guia de Practicas del Laboratorio de Redes Elctricas .- Ing. Luis Vasquez Vera.- 1ra Edicion

Planteamiento
Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

1
2

5
4

1
4

J
K
C

13
CLR

Con un decodificador de n entrada podemos implementar:


Funciones de n variables
Funciones de n+1 variables
Varias funciones de n variables
Funciones de 2^n variables
D

L
5

K
V

Q
7

3
2
7

De acuerdo al diagrama ASM de la figura, el decodificador para la salida OUT1 y


OUT2, es:

OUT1=Ta.In ; OUT2=Td
OUT1=Ta.NOT(In) ; OUT2=Td
OUT1=Ta.In ; OUT2=NOT(Td)
OUT1=Ta ; OUT2=Td.In
D

Solucin
Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Funciones de 2^n variables


Conceptualmente errado
Conceptualmente errado
Conceptualmente errado
Correcta
Bronw and Zvonko. Fundamentals Digital Logic with VHDL Design

Opcin A.

Alternativa Correcta
Incorrecta operacin NOT en In
Incorrecta operacin NOT en Td
Falta operacin AND entre Ta e In.
Digital Design, Principles and Practices, McGraw Hill.

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

De acuerdo a lo establecido en la asignatura, defina la diferencie de la salida entre


una Maquina Secuencial Sncrona modelo MOORE y modelo MEALY.

El modelo MOORE la salida solo depende del estado presente sin importar la entreda.En el modelo MEALY
la salida depende del estado presente y del valor de la entrada.
En ambos modelos la salida dependen de la entrada, pero en el modelo MOORE depende tambin del estado
actual.
En ambas modelos la salida dependen del estado presente, pero el modelo MOORE depende tambin de la
entreda.
El modelo MEALY la salida solo depende del estado presente sin importar la entreda.En el modelo MOORE
la salida depende del estado presente y del valor de la entrada.
C

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

En el modelo MOORE de una Maquina Secuencial Sncrona, la salida depende solo del estado presente. En el
modelo MEALY la salida depende del estado presente y el valor de la entreda.
Definicin Correcta
De acuerdo a la Solucin, la alternativa es Incorrecta
De acuerdo a la Solucin, la alternativa es Incorrecta
Los conceptos antes definidos no son iguales
Digital Design, Principles and Practices, McGraw Hill.

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

OPCIN A
OPCIN B
Opcin C
Opcin D
Respuesta correcta

Considerando la siguiente lista Cul de las opciones representa la secuencia correcta del proceso de
construccin de un prototipo de un sistema digital?
1. Simulacin
2. Cableado del prototipo
3. Interpretacin de especificaciones
4. Diseo preliminar
5. Pruebas finales
4, 3, 2, 1, 5
3, 1, 4, 2, 5
3, 4, 2, 1, 5
3, 4, 1, 2, 5
D

La complejidad de un circuito integrado digital puede medirse por el nmero de


puertas lgicas que contiene. stos se clasifican en niveles o escalas de
integracin. La capacidad de integracin depende fundamentalmente de dos
factores

El rea ocupada por cada puerta y del consumo total del chip.
La fuente de alimentacin y la velocidad de procesamiento
La forma de fabricacin y del tipo de integracin
Ninguna de las anteriores
A

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Primero debe ir la interpretacin de especificaciones. Opcin incorrecta.


Luego de la interpretacin de especificaciones debe ir el diseo preliminar. Opcin incorrecta.
Luego del diseo preliminar debe ir la simulacin y no el cableado del prototipo. Opcin incorrecta.
Respuesta correcta ya que es el orden de construccin utilizado por los diseadores.
"Fundamentos de Lgica Digital con diseo VHDL", Stephen Brown & Zvonko Vranesic, Segunda
Edicin, McGraw Hill

El rea ocupada por cada puerta y de consumo total del chip.

Definicin Correcta
De acuerdo a la Solucin, la alternativa es Incorrecta
De acuerdo a la Solucin, la alternativa es Incorrecta
De acuerdo a la Solucin, la alternativa es Incorrecta
Sistemas Digitales, Principios y Aplicaciones. Ronald Tocci., 10 ma Edicin. Prentice Hall

Formato

Dependiente de la Grafica
En el siguiente Sistema Masa-Resorte-Amortiguador. Determine la Funcin de
Transferencia:

Planteamiento

Opcin A

Solucin

Alternativa Correcta
Opcion A

Argumento de opcin A

Opcion B

Argumento de opcin B

De acuerdo a la solucin del problema esta alternativa no es correcta

Opcin C

Argumento de opcin C

De acuerdo a la solucin del problema esta alternativa no es correcta

Argumento de opcin D
Referencia bibliogrfica

De acuerdo a la solucin del problema esta alternativa no es correcta


Sistema Moderno de Control, Dorf & Bishop

Opcin D
Respuesta correcta

Planteamiento

Opcion A
Opcion B
Opcin C
Opcin D
Respuesta correcta

Planteamiento

Opcion A

Opcion B

Opcin C

Opcin D
Respuesta correcta

Dada la funcin de transferencia H(s), representativo de una sistema LTI-CT causal, es verdad que :

()= (2) ^2/((^2+3+2)


(+7) ^2 )
El sistema es BIBO estable
Los polos deben ubicarse dentro del circulo unitario del plano complejo.
Los ceros de la funcin de transferencia deteminan la estabilidad del sistema
No se puede determinar la estabilidad del sistema a partir de los datos dados.
A

Dada la siguinete seal x(t), es verdad que:

()=cos(3)+2(5)+2

La frecuencia Wo de x(t) es igual a 15

Los coeficientes de fourier de x(t) son:

_0=2 _3=1/2 _(3)=1/2


_5= _(5)=
Los coeficientes de fourier de x(t) son:

_0= _3=(1)/2 _(3)=1/2


_5= _(5)=

La suma de los coeficientes de fourier es:


B

Solucin

Argumento de opcin A
Argumento de opcin B
Argumento de opcin C
Argumento de opcin D
Referencia bibliogrfica

Solucin

Argumento de opcin A

Argumento de opcin B

Argumento de opcin C

Argumento de opcin D
Referencia bibliogrfica

Criterios de estabilidad de un sistema en base a la ubicacin de polos de la funcin de transferencia.


Todas las componentes reales delas raices del denominador deben ser negativas.

Si cumple la condicin de biboestabilidad.


No cumple la condicin de biboestabilidad.
Falso.
Falso.
Seales y Sistemas- Serie Shaum.

La frecuencia de la seal es igual al MCD de las frecuencias individuales, cuando la seal finalmente es
periodica. En este caso la relacin de periodos es un numero racional 5/3, lo cual indica que si es
periodica x(t). Wo=1. Para identificar los coeficientes de fourier, se obtiene:

()=1/2 ^(3(1))+1/2 ^(3(1))+2/2


^(5(1)) "-" 2/2 ^(5(1))+2
Falso. Wo=1

Falso.

Falso. La suma es igual a

2+1

Seales y Sistemas-Serie Shaum.

Potrebbero piacerti anche