Documenti di Didattica
Documenti di Professioni
Documenti di Cultura
2015B
TTULO:
INTERCONEXIN PUNTO
A PUNTO
NOMBRE:
LIMAICO
JOS
F.
FECHA:25/10/2015
RESUMEN:
La arquitectura de bus compartido fue el enfoque estndar para la interconexin entre el
procesador y otros componentes (memoria, E / S, y as sucesivamente) durante dcadas. Pero
sistemas contemporneos se basan cada vez ms en la interconexin de punto a punto en lugar
que los buses compartidos. [1]
La razn principal para el cambio desde bus a interconexin punto a punto fueron las restricciones
elctricas que evidenciaron el aumento de la amplia frecuencia con la sincronizacin de los buses.
De igual manera se encontr que el uso de un bus compartido en un solo chip aumentaba la latencia
y dificultaba la trasmisin de datos para mantenerse en contacto con el procesador.
Si comparamos un bus compartido con la interconexin punto a punto, esta tiene trasmisin de
datos ms alta, menor latencia y mejor escalabilidad. Segn una aproximacin de Intels
QuickPath Interconnect (QPI) se tienen los siguientes esquemas:
REFERENCIAS:
[1] Stallings, William. POINT-TO-POINT INTERCONNECT Computer Organization and Architecture:
Designing for Performance, 9th Edition, Prentice Hall, 2010, ISBN-13: 978-0-13-607373-4, pp.93-97
[2] Kondratyev, A. ; Sorensen, L. ; Streich, A. (2002). Point to point GALS interconnect [en
linea].Dsiponible en: http://ieeexplore.ieee.org/xpl/login.jsp?
tp=&arnumber=1000297&url=http%3A%2F%2Fieeexplore.ieee.org%2Fxpls
%2Fabs_all.jsp%3Farnumber%3D1000297