Sei sulla pagina 1di 2

PRACTICA

DE LABORATORIO 3
Escobar P. Andres Felipe, Martinez P. Herzon Andres, Guerrero C. Anderson Danilo
23 de septiembre de 2015
RESULTADOS

Abstract Este informe trata acerca de la implementaci


on de compuertas l
ogicas distintas. Con
el fin de obtener un control para un 7 segmentos
(conversor vinario a decimal de 3 bits), un controlador de 2 bits y un sumador de un bit.

INTRODUCCION
Un comparador de 2 bits consiste en un circuito que
analiza y compara los valores de 2 entradas de 2 bits y
muestra un valor alto de salida si la primera entrada es
mayor que la segunda, para este laboratorio tambien
se implement
o un sumador de un bit el cual permite
con dos entradas de un bit mostrar un numero de 2
bits, finalmente se hizo un circuito que controla un 7
segmentos, mostrando n
umeros del 0 al 9.
Figura 1. Circuito 7 segmentos, salida 0.

MARCO TEORICO
El visualizador de 7 segmentos es un componente que
se utiliza para la representaci
on de n
umeros en muchos
dispositivos electr
onicos, debido en gran medida a
su simplicidad. Aunque externamente su forma difiere
considerablemente de un led tpico, internamente estan
constituidos por una serie de ledes con unas determinadas conexiones internas, estrategicamente ubicados
de tal forma que forme un n
umero 8.
Un comparador de 2 bits consiste en un circuito que
analiza y compara los valores de 2 entradas de 2 bits
y muestra un valor alto de salida si la primera entrada
es mayor que la segunda.

Figura 2. Circuito 7 segmentos, salida 5.

DE LA PRACTICA

DESCRIPCION
Para cada uno de los circuitos a probar fue necesario
hacer de cada uno su respectiva tabla de verdad (ver
marco te
orico), luego de esto se hicieron varias simplificaciones en materia de compuertas par as ahorrar
recursos y conexiones, para las entradas de se
nal usamos un D-switch, dispositivo que permite tener varios
interruptores juntos lo que nos ayud
o a poder controlar
f
acilmente las entradas en los circuitos.
En el caso de circuitos que tenan alguna entrada para
invertirse, fue muy u
til el uso de transistores npn pues
estos ayudaron a hacer las compuertas NOT.

Figura 3. Circuito 7 segmentos, salida 3.


1

Figura 7. Circuito sumador cin = 0, X=1, Y=0, Cout


= 0, S =1.

Figura 4. Circuito sumador, entradas Cin = 1, X =1,


Y = 1, Cout=1., S=1.
Figura 8. Circuto comparador p1p0 = 00q1qo =01, s
= 0.

Figura 5. Circuito sumador, entradas Cin = 1, X =0,


Y = 1, Cout = 1, S=0.
Figura 8. Circuto comparador p1p0 = 10q1qo =01, s
= 1.
CONCLUSIONES
Se puede concluir que a partir de varias compuertas
y dependiendo de su configuracion se podra implementar controladores para 7 segmentos ademas poder hacer
comparaciones entre dos se
nales de entrada y tambien
poderlas sumar.
REFERENCIAS
Figura 6. Circuto comparador p1p0 = 10 q1qo =00,
s = 1.

[1] https : //es.wikipedia.org/wiki/V isualizadord es ietes egmentos


[2] http : //www.unicrom.com/Digs umab inariac ompleto.asp

Potrebbero piacerti anche