Sei sulla pagina 1di 10

UNIVERSIDAD NACIONAL DEL CALLAO

FACULTAD DE INGENIERIA ELECTRICA Y ELECTRONICA


ESCUELA PROFESIONAL DE INGENIERIA ELECTRONICA

Compuertas lgicas
Daz Chavez Ricardo Jos
Lope Chaucca Samuel
Mamani Cherres Renzo Augusto
Principe Torres Andrs
Solis Robles Roberto David
Soto Ingaroca Walter Eric
Septiembre 2015

Introduccin
Dentro de la electrnica digital, existe un
gran nmero de problemas a resolver que
se repiten normalmente. Por ejemplo, es
muy comn que al disear un circuito
electrnico necesitemos tener el valor
opuesto al de un punto determinado, o
que cuando un cierto nmero de
pulsadores estn activados, una salida
permanezca apagada. Todas estas
situaciones pueden ser expresadas
mediante ceros y unos, y tratadas
mediante
circuitos
digitales.
Los
elementos bsicos de cualquier circuito
digital son las compuertas lgicas.
Palabras claves: compuertas,
microprocesador, nmero binarios
Abstract
In digital electronics, there are a lot of
problems to solve that repeat normally.
For example, is very common to design
an electronic circuit that we need to have
the opposite value to a certain point, or

when a certain number of buttons are


enabled, an output remains off. All these
situations can be expressed by zeros and
ones, and treated by digital circuits. The
basic elements of any digital circuit are
logic gates.
Keywords: gates, microprocessor, binary
number
Compuerta lgica AND (7408)
Cada compuerta tiene dos variables de
entrada designadas por A y B y una salida
binaria designada por Q. La compuerta
AND produce la multiplicacin lgica
AND dada por la siguiente tabla:
A
0
0
1
1

B
0
1
0
1

Q
0
0
0
1

Como se puede observar solamente el


resultado ser 1 cuando ambas
compuertas lgicas sean 1. El smbolo de
Pgina 1 de 10

operacin algebraico de la funcin AND


es el mismo que el smbolo de la
multiplicacin de la aritmtica ordinaria.
Las compuertas AND pueden tener ms
de dos entradas y por definicin, la salida
es 1 si y solo si todas las entradas son 1.

Figura 1: Smbolo AND

Pin 1: La entrada A de la
compuerta 1.
Pin 2: La entrada B de la
compuerta 1.
Pin 3: Aqu veremos el resultado
de la operacin de la primera
compuerta.

Pin 4: La entrada A de la
compuerta 2.

Pin 5: La entrada B de la
compuerta 2.

Pin 6: Aqu veremos el resultado


de la operacin de la segunda
compuerta.

Pin 7 Normalmente GND: Es el


polo negativo de la alimentacin,
generalmente tierra.

Pin 8: Aqu veremos el resultado


de la operacin de la cuarta
compuerta.

Pin 9: La entrada B de la
compuerta 4.

Pin 10: La entrada A de la


compuerta 4.

Pin 11: Aqu veremos el resultado


de la operacin de la tercera
compuerta.

Pin 12: La entrada B de la


compuerta 3.

Pin 13: La entrada A de la


compuerta 3.

Pin 14 Normalmente
VCC: Alimentacin, es el pin donde
se conecta el voltaje de alimentacin
de 5 0.25 voltios.

Figura 2: Circuito AND


Compuerta lgica NAND (7400)
La compuerta NAND o NOT AND es
una puerta lgica que produce una salida
Pgina 2 de 10

que es falsa solamente si todas sus


entradas son verdaderas; por tanto, su
salida es complemento a la de la puerta,
-se comporta de acuerdo a la tabla de
verdad mostrada a la derecha. Cuando
todas sus entradas estn en 1 (uno) o en
ALTA, su salida est en 0 o en BAJA,
mientras que cuando una sola de sus
entradas o ambas est en 0 o en BAJA, su
SALIDA va a estar en 1 o en ALTA.

obtener ms informacin, vea Smbolos


de puertas lgicas.

Se puede ver claramente que la salida X


solamente es "0" (0 lgico, nivel bajo)
cuando la entrada A como la entrada B
estn en "1". En otras palabras la salida X
es igual a 0 cuando la entrada A y la
entrada B son 1.

Pin 2: la entrada B de la compuerta 1.

La puerta NAND es significativa debido a


que cualquier funcin booleana se puede
implementar mediante el uso de una
combinacin de puertas NAND. Esta
propiedad se llama integridad funcional.

Pin 6: aqu veremos el resultado de la


operacin de la segunda compuerta.

A
0
0
1
1

B
0
1
0
1

Q
1
1
1
0

Figura 3: Smbolo NAND


Pin 1: la entrada A de la compuerta 1.

Pin 3: aqu veremos el resultado de la


operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.

Pin 7: normalmente GND: Es el polo


negativo de la alimentacin, generalmente
tierra.
Pin 8: aqu veremos el resultado de la
operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.

Hay tres smbolos para las puertas


NAND: el MIL/ANSI, el IEC, as como
el obsoleto smbolo DIN que a veces se
encuentra en los esquemas viejos. Para

Pin 11: aqu veremos el resultado de la


operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pgina 3 de 10

Pin 13: la entrada A de la compuerta

Se puede ver claramente que la salida S


solamente es "0" (0 lgico, nivel bajo)
cuando la entrada A como la entrada B
estn en "0". En otras palabras la salida S
es igual a 0 cuando la entrada A y la
entrada B son 0
Hay tres smbolos para las puertas OR: el
smbolo texano -Americano- (ANSI o
"militar") y el smbolo IEC ("europeo" o
"rectangular"), as como el obsoleto
smbolo DIN.

Figura 4: Circuito NAND

Compuerta lgica OR (7432)


La puerta
OR o compuerta
OR es
una puerta lgica digital que implementa
la disyuncin lgica. Cuando todas sus
entradas estn en 0 (cero) o en BAJA, su
salida est en 0 o en BAJA, mientras que
cuando al menos una o ambas entradas
estn en 1 o en ALTA, su SALIDA va a
estar en 1 o en ALTA. En otro sentido, la
funcin
de
la
compuerta
OR
efectivamente encuentra el mximo entre
dos dgitos binarios, as como la funcin
AND encuentra el mnimo.
A
0
0
1
1

B
0
1
0
1

Figura 5: Smbolo OR

Q
0
1
1
1

Pgina 4 de 10

Las puertas OR son puertas lgicas


bsicas, y como tales estn disponibles en
TTL y familias lgicas de CI CMOS. Las
serie estndar 4000 de los CI CMOS es el
4071, que incluye cuatro puertas OR
independientes de dos entradas. La
versin tradicional TTL es el 7432.
Existen muchas ramas de la puerta OR
7432 original. Todas tienen el mismo
pinout pero diferente arquitectura interna,
que les permite operar en diferentes
rangos de voltaje y/o a velocidades ms
altas. En adicin a la puerta OR estndar
de 2-entradas, tambin estn disponibles
puertas OR de 3 y 4 entradas. En la serie
CMOS, estas son:

4075: Puerta OR triple de 3


entradas

4072: Puerta OR dual de 4


entradas

Las variaciones TTL incluyen:

74LS32: Puerta OR cudruple de


2 entradas (de baja potencia
versin Schottky)

74HC32: Puerta OR cudruple de


2 entradas (versin CMOS de alta
velocidad) - tiene menor consumo
de corriente / mayor rango de
voltaje

74LVC32: Versin CMOS de bajo


voltaje de la misma

Figura 6: Circuito OR
Compuerta lgica NOR (7402)
La puerta NOR o compuerta NOR es
una puerta lgica digital que implementa
la disyuncin lgica negada -se comporta
de acuerdo a la tabla de verdad mostrada
a la derecha. Cuando todas sus entradas
estn en 0 (cero) o en BAJA, su salida
est en 1 o en ALTA, mientras que cuando
una sola de sus entradas o ambas estn en
1 o en ALTA, su SALIDA va a estar en 0
o en BAJA. NOR es el resultado de la
negacin de que el operador OR. Tambin
puede ser visto como una puerta AND
con todas las entradas invertidas. El NOR
es
una
operacin
completamente
funcional. Las puertas NOR se pueden
combinar para generar cualquier otra
funcin lgica. En cambio, el operador
OR es montono, ya que solo se puede
cambiar BAJA a ALTA, pero no
viceversa.
A

Q
Pgina 5 de 10

0
0
1
1

0
1
0
1

1
0
0
0

Esta tabla de la verdad es la que ms se


suele ver en la enseanza ya que estn
todas las combinaciones posibles que
puede tener la puerta lgica NOR y es
ms fcil de entender.

En lgica digital, un inversor, puerta


NOT o compuerta NOT es una puerta
lgica que
implementa
la negacin
lgica . A la derecha se muestra la tabla
de verdad. Siempre que su entrada est en
0 (cero) o en BAJA, su salida est en 1 o
en ALTA, mientras que cuando su entrada
est en 1 o en ALTA, su SALIDA va a
estar en 0 o en BAJA.
La funcin fsica del inversor, es la de
cambiar en su salida el nivel del voltaje
de su entrada entre los definidos como
lgico ALTO Y lgico BAJO.

Figura7: Smbolo NOR

A
0
1

B
1
0

Los circuitos electrnicos digitales


funcionan a niveles de voltaje fijos que
corresponden a un 0 lgico o 1
(ver binario). Un circuito inversor sirve
como la puerta lgica bsica para cambiar
entre los dos niveles de tensin. La
aplicacin determina la tensin real, pero
los niveles comunes incluyen (0, + 5V)
para circuitos TTL.
Figura 8: Circuito NOR
Compuerta lgica NOT (7406)
Figura 9: Smbolo NOT
Pgina 6 de 10

El inversor es uno de los bloques bsicos


utilizados en el diseo que de circuitos
electrnicos digitales. Como ejemplo, un
bit de memoria esttica se puede construir
usando un latch que consta de dos
inversores con sus salidas y entradas
entre-conectadas en un bucle ms dos
transistores adicionales para permitir la
lectura y sobre-escritura del bit
almacenado.
Los
multiplexores,
decodificadores, mquinas de estado y
otros dispositivos digitales sofisticadas
tambin pueden ser implementados
usando inversores.
El inversor hexadecimal es un circuito
integrado que contiene seis inversores
(hexa-).
Por
ejemplo,
el
chip TTL 7404 que tiene 14 pines y el
chipCMOS 4049 que tiene 16 pines, 2 de
los cuales se utilizan para la
alimentacin/referencia, y 12 de los
cuales son utilizados por las entradas y
salidas de los seis inversores (el 4049
tiene 2 pines sin conexin).

Figura 10: Circuito NOT


Compuerta lgica XOR (7486)
La compuerta XOR u OR exclusiva es
una puerta lgica digital que implementa
el o exclusivo; es decir, una salida
verdadera (1/HIGH) resulta si una, y solo
una de las entradas a la puerta es
verdadera. Si ambas entradas son falsas
(0/LOW) o ambas son verdaderas, resulta
en una salida falsa. La XOR representa la
funcin de la desigualdad, es decir, la
salida es verdadera si las entradas no son
iguales, de otro modo el resultado es
falso. Una manera de recordar XOR es
"uno o el otro, pero no ambos".
A
0
0
1
1

B
0
1
0
1

Q
0
1
1
0

Pgina 7 de 10

La XOR tambin se puede ver como


adicin mdulo 2. Como resultado, las
puertas XOR se utilizan para implementar
la adicin binaria en las computadoras.
Un semisumador consta de una puerta
XOR y una puerta AND. Tambin se
utiliza como comparador y como inversor
condicional.
Las expresiones
algebraicas
(
)
representan
ambas la puerta XOR con entradas A y B.
El comportamiento de la XOR se resume
en la tabla de verdad mostrada a la
derecha.
Existen dos smbolos para las compuertas
XOR que corresponden a la norma
estadounidense ANSI/IEEE Std 91-1984
y su suplemento ANSI/IEEE Std 91a1991.,
conocida
como
"smbolo
caracterstico" y el smbolo 'rectangular'
basado en la norma europea IEC 6061712.

Figura 11: Smbolo XOR

Si no se dispone de una compuerta XOR


de dos entradas, es posible implementarla
partiendo
de
otras
compuertas
disponibles. Una construccin trivial es la
de conectar la salida de una compuerta
XNOR a la entrada de una puerta NOT.
Otra forma, es implementar directamente
la expresin de la lgica XOR,
pero implica el uso de dos puertas NOT,
dos AND y otra OR. Una forma ms
sencilla se implementa con cuatro
compuertas NAND o cinco NOR. De
hecho, estas suelen ser llamadas "puertas
universales" ya que cualquier funcin
lgica se puede implementar solamente
con estas.
Como alternativa, nosotros podemos
aplicar lgebra booleana para as poder
transformar
(
) y
aplicar la ley de De Morgan al segundo
trmino para obtener
que
puede ser implementado usando solo tres
puertas; Una OR, una NAND y una AND.

Figura 12: Circuito XOR


Compuerta lgica XNOR (74266)
Pgina 8 de 10

Es una lgica digital cuya funcin es la


inversa de la puerta OR exclusiva (XOR).
La versin de dos entradas va a
implementar
la igualdad
lgica,
comportndose de acuerdo a la tabla de
verdad de la derecha. Una salida ALTA
(1) resulta si ambas las entradas a la
puerta son las mismas. Si una pero no
ambas entradas son altas (1), resulta una
salida BAJA (0).
A
0
0
1
1

B
0
1
0
1

Q
1
0
0
1

La compuerta XNOR posee las


entradas A y B donde se implementa la
expresin lgica

Pin 6: aqu veremos el resultado de la


operacin de la segunda compuerta.
Pin 7: normalmente GND: Es el polo
negativo de la alimentacin, generalmente
tierra.
Pin 8: aqu veremos el resultado de la
operacin de la cuarta compuerta.
Pin 9: la entrada B de la compuerta 4.
Pin 10: la entrada A de la compuerta 4.
Pin 11: aqu veremos el resultado de la
operacin de la tercera compuerta.
Pin 12: la entrada B de la compuerta 3.
Pin 13: la entrada A de la compuerta3.

Figura 13: Smbolo XNOR


Pin 1: la entrada A de la compuerta 1.
Pin 2: la entrada B de la compuerta 1.
Pin 3: aqu veremos el resultado de la
operacin de la primera compuerta.
Pin 4: la entrada A de la compuerta 2.
Pin 5: la entrada B de la compuerta 2.

Figura 12: Circuito XNOR


Referencias Bibliogrficas
M. Morris Mano, Lgica Digital
y Diseo de Computadores ,
Editorial Dossat S.A., 1982
System Technick, Mdulo DIGIBOARD2 Descripcin Tcnica
Pgina 9 de 10

Vctor P. Nelson, H. Troy Nagle,


Bill D. Carroll y J. David Irwin,
Anlisis y Diseo de Circuitos
Lgicos Digitales, Prentice-Hall
Hispanoamericana, S.A., 1996
Zevallo,
Marco
Llanos
J.
"Introduccion
al
diseo
logico".tomo1.1era edicion.Fondo
Editorial. Lima. 81-86

Pgina 10 de 10

Potrebbero piacerti anche