Sei sulla pagina 1di 14

Ao Del Centenario De Machu Picchu Para El

Mundo

COMPARADOR DE DADOS
ELECTRONICOS
CTEDRA

: SISTEMAS DIGITALES

CATEDRTICO : ING. MENDOZA RODRIGUEZ, Jos

ALUMNO

: HINOSTROZA MILLAN, Ivan

SEMESTRE

: V

HUANCAYO PER
2011-I

Dedicatoria:
El trabajo que
presento a
continuacin est
dedicado a todas
las personas que
desean aprender

sistemas digitales
as como tambin a
las personas que
han aportado en el
avance de esta
ciencia.

INTRODUCCIN

El avance de la ciencia en los ltimos aos ha trado grandes


beneficios a la humanidad, y una de las ciencias que mas resaltan y
de mayor avance han sido los sistemas digitales. Estos estn
basados en la lgica binaria, utilizando solo dos dgitos (1 y 0), y es
en este sistema en el que se basan las actuales computadoras y con
ellas lo ms avanzado en la ciencia.
La lgica binaria ha desarrollado un sistema algebraico propio, que
permite reducir los circuitos lgicos a formas ms simples, y esto
conjuntamente con el avance en la construccin de los CI (Circuitos
Integrados) ha sido la base del rpido desarrollo de los sistemas
digitales.
El presente trabajo es el resultado de la aplicacin de la teora de la
lgica binaria, utilizando el algebra de Boole, y los distintos mtodos
(como son el mtodo algebraico y los mapas de Kargnaugh) para la
reduccin de circuitos lgicos y luego utilizando compuertas lgicas
como tambin los flip flops que se encuentran en circuitos integrados,
y as lograr respuestas fsicas mediante un Display. Circuitos de esta
naturaleza son muy comunes en muchos componentes electrnicos
actuales y encuentran su aplicacin como sealizadores o
indicadores.
Es de esta manera que funcionan todos los sistemas modernos, los
equipos de cmputo, y los sistemas de control automtico que son la
base de las modernas industrias y del gran desarrollo que vivimos
actualmente. Sin duda alguna los sistemas digitales son de gran
importancia y conocerlos es parte fundamental en el desarrollo
acadmico y profesional de todos los estudiantes de ingeniera
elctrica y electrnica.

Esperamos ayude al lector a conocer ms sobre las aplicaciones que


tienen los circuitos lgicos e incentive una mayor investigacin del
lector.

1. OBJETIVOS
-

Demostrar de manera prctica y mediante una aplicacin


simple las teoras sobre los circuitos lgicos, sobre todo el uso
de los Flip Flops sncronos.

Ayudar al lector a conocer ms sobre las aplicaciones que


tienen los circuitos lgicos e incentive una mayor investigacin
del lector.

Despertar la curiosidad de investigacin de los alumnos hacia


los distintos circuitos electrnicos (usos y propiedades).

Demostrar que con el uso correcto de las distintos circuitos


electrnicos se puede realizar grandes e interesantes proyectos.

2. MATERIALES Y EQUIPOS UTILIZADOS:

PROTOBOARD

DISPLAY
. Anodo comn

74LS73

74LS47 74LS85 74LS 74LS32 74LS08

CIRCUITOS
INTEGRADOS

CONDUCTORES

RESISTENCIAS

V6
4.7 V

S3
PULSADORES

Key = pulsador
V6
5V

FUENTE DE
ALIMENTACIN DE
5V
-

3. PROCEDIMIENTO :
3.1. DISEO DEL CIRCUITO UTILIZANDO MEMORIAS FFS

3.2. DIAGRAMA DE ESTADOS DEL DADO ELECTRONICO:

3.3. TABLA DE ESTADOS DEL DADO ELECTRONICO:

Estado
presente

Estado futuro

Salidas

Q2

Q1

Q0

Q2(n

Q1(n+

Q0(n

+1)

1)

+1)

0
0
0

0
0
1

1
1
0

0
1
0

0
0
0

0
1
1

1
0
0

0
0
0

0
0
1

1
1
0

0
0
0

X
X
X

0
1
X

X
X
0

X
X
0

0
1
X

0
0
0
1

1
1
1
0

0
1
1
0

1
0
1
0

0
0
1
1

1
1
0
0

1
1
0
0

0
0
0
1

1
1
1
0

0
1
1
0

0
0
1
X

X
X
X
0

X
X
X
0

1
X
X
0

1
X
X
0

X
0
1
X

1
1
1

0
0
0

0
1
1

1
0
1

1
1
1

0
0
1

1
1
0

1
1
1

0
0
0

0
1
1

X
X
X

0
0
0

0
0
1

1
X
X

1
X
X

X
0
1

1
1

1
1

0
0

0
1

1
0

1
0

0
1

1
1

1
1

0
0

X
X

0
1

X
X

0
1

0
1

X
X

TABLAS DE EXCITACION PARA EL FLIP FLOP JK

3.4. MINIMIZACION DE ESTADOS DEL DADO ELECTRONICO


POR EL METODO DE KARNAUGH

J2 = Q1* Q0

K2 = Q1

J1 = Q 0

J0 = 1

K0 = 1

3.5. CIRCUITO DISEADO CON FLIP FLOP JK:

3.6. EJECUCIN DEL CIRCUITO EN EL PROTOBOARD:

Reconocimiento de los terminales de los circuitos


integrados.

Es necesario disear el clock con el 555 para poder


simular correctamente y emitir impulsos a nuestro
comparador de dados electrnicos.

Conexin de fuentes para cada circuito integrado.

Conexin de las resistencias para proteccin del display e


integrados.
Intalacion correcta de los flip flops para disear los dados
electrnicos.
Una vez ya efectuado los dados e instalados el un display
gracias al decodificador de siete segmentos, necesitamos
compararlos para saber quien es mayor, menor o si son
iguales.
Colocar diodos led a las salidas del comparador para asi
poder saber cual de ellos es el mayor numero, menor
numero o si son iguales.

4. SIMULACIN DEL CIRCUITO:


4.1. SIMULACIN DEL DADO ELECTRNICO:
CA

U2
1
2
3
4
5
6
7

V4
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U6
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

74LS73D

1J
~1Q
1Q
GND
2K
2Q
~2Q

74LS73D
U11
AND2

S2
Key = Space

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U7
14
13
12
11
10
9
8

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

U10
A B C D E F G

74LS47D

U12
OR2

V5
100 Hz
4.7 V

LED4

4.2. SIMULACIN DEL COMPARADOR DE DADOS:


4.2.1. Comparador de dados cuando el dado inferior
es menor:

CA

U3
1
2
3
4
5
6
7

V1
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U1
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

74LS73D

U4
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

74LS73D

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

U8
AND2

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

LED2

U5

U13

A B C D E F G

15 A3
1
B3
13 A2
14 B2

5
6
7

12 A1
11 B1
10 A0
9
B0

74LS47D

4
3
2

S1
Key = Space

OAGTB
OAEQB
OALTB

U9
OR2

AGTB
AEQB
ALTB

74LS85N

LED3

V3
100 Hz
4.7 V

LED1
CA

U2
1
2
3
4
5
6
7

V4
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U6
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

74LS73D

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U7
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

74LS73D

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

U11
AND2

S2
Key = Space

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

U10
LED5

A B C D E F G

74LS47D

U12
OR2

V5
100 Hz
4.7 V

LED4

4.2.2. Comparador de dados cuando el dado superior


es mayor:
CA

U3
1
2
3
4
5
6
7

V1
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U1
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

74LS73D

U4
1J
~1Q
1Q
GND
2K
2Q
~2Q

74LS73D

14
13
12
11
10
9
8

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

U8
AND2

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

LED2

U5

U13

A B C D E F G

15
1
13
14

OAGTB
OAEQB
OALTB

5
6
7

12 A1
11 B1
10 A0
9
B0

74LS47D

4
3
2

S1
Key = Space

A3
B3
A2
B2

U9
OR2

AGTB
AEQB
ALTB

74LS85N

LED3

V3
100 Hz
4.7 V

LED1
CA

U2
1
2
3
4
5
6
7

V4
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U6
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

74LS73D

U7
1J
~1Q
1Q
GND
2K
2Q
~2Q

74LS73D
U11
AND2

S2
Key = Space

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

14
13
12
11
10
9
8

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

U10
A B C D E F G

74LS47D

U12
OR2

V5
100 Hz
4.7 V

LED4

4.2.3. Comparador de dados cuando ambos dados


son iguales:

LED5

CA

U3
1
2
3
4
5
6
7

V1
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U1
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

74LS73D

U4
1J
~1Q
1Q
GND
2K
2Q
~2Q

74LS73D

14
13
12
11
10
9
8

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

U8
AND2

S1
Key = Space

VCC
OA
OB
OC
OD
OE
OF
OG

16
13
12
11
10
9
15
14

LED2

U5

U13

AB CDEFG

74LS47D

U9
OR2

15
1
13
14

A3
B3
A2
B2

12
11
10
9

A1
B1
A0
B0

4
3
2

AGTB
AEQB
ALTB

OAGTB
OAEQB
OALTB

5
6
7

74LS85N

LED3

V3
100 Hz
4.7 V

LED1
CA

U2
1
2
3
4
5
6
7

V4
4.7 V

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U6
1J
~1Q
1Q
GND
2K
2Q
~2Q

14
13
12
11
10
9
8

1
2
3
4
5
6
7

74LS73D

100 Hz
4.7 V

5. RECOMENDACIONES:

LED4

14
13
12
11
10
9
8

7
1
2
6

A
B
C
D

3
5
4
8

~LT
~RBI
~BI/RBO
GND

VCC
OA
OB
OC
OD
OE
OF
OG

74LS47D

U12
OR2

V5

1J
~1Q
1Q
GND
2K
2Q
~2Q

74LS73D
U11
AND2

S2
Key = Space

1CLK
~1CLR
1K
VCC
2CLK
~2CLR
2J

U7
16
13
12
11
10
9
15
14

U10
AB CDE FG

LED5

Se debe proteger a los displays con resistencias para


evitar quemar los leds interno de cada display.
Verificar que las conexiones estn bien instaladas
probando para cada led del display dependiendo de
las combinaciones de entrada.
Verificar la correcta alimentacin de los circuitos
integrados ya que podramos quemarlos.

6. CONCLUSIONES:

El uso de flip flops permite hacer un diseo ms


simple de lo que sera al disear el mismo circuito
solo utilizando compuertas lgicas.
Nos damos cuenta que al abrir el clock el numero q
aparece en el dado se detiene, eso es debido a que
los flip flops graban la salida anterior, ya que los flip
flops son dispositivos de memoria.
Este tipo de circuitos (flip flops) son muy tiles
adems de comunes en sealizacin.